맞춤기술찾기

이전대상기술

출력 전류의 왜곡이 보상된 트랜스컨덕터 회로

  • 기술번호 : KST2015079766
  • 담당센터 : 대전기술혁신센터
  • 전화번호 : 042-610-2279
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 칩 사이즈 및 동작 스피드 특성을 감소시키지 않으면서 출력 전류 왜곡을 보상할 수 있는 트랜스컨덕터 회로를 개시한다. 개시된 본 발명의 트랜스컨덕터는 차동 증폭기 형태를 가지며 소정의 입력 전압이 인가되는 주 회로부, 상기 주 회로부의 몇 개의 노드와 연결되어 상기 출력 전류의 왜곡을 보상하는 보조 회로부, 출력 전류의 왜곡 보상 동작의 깊이나 정도를 제어하는 제어 전압부, 및 상기 주 회로부에 일정 바이어스를 공급하는 전류원을 포함한다. 트랜스컨덕터(transconductor), 서브 쓰레쏠드(sub threshold), 포화(saturation), 트랜스컨덕턴스(transconductance)
Int. CL H03F 3/45 (2006.01)
CPC
출원번호/일자 1020030095399 (2003.12.23)
출원인 한국전자통신연구원
등록번호/일자 10-0576716-0000 (2006.04.27)
공개번호/일자 10-2005-0064115 (2005.06.29) 문서열기
공고번호/일자 (20060503) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 소멸
심사진행상태 수리
심판사항
구분
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2003.12.23)
심사청구항수 7

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전광역시 유성구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 이병우 대한민국 대전광역시유성구
2 박문양 대한민국 대전광역시유성구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 리앤목특허법인 대한민국 서울 강남구 언주로 **길 **, *층, **층, **층, **층(도곡동, 대림아크로텔)
2 이해영 대한민국 서울 강남구 언주로 **길 **, *층, **층, **층, **층(도곡동, 대림아크로텔)(리앤목특허법인)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전광역시 유성구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 특허출원서
Patent Application
2003.12.23 수리 (Accepted) 1-1-2003-0491513-99
2 선행기술조사의뢰서
Request for Prior Art Search
2005.06.15 수리 (Accepted) 9-1-9999-9999999-89
3 선행기술조사보고서
Report of Prior Art Search
2005.07.15 수리 (Accepted) 9-1-2005-0040480-47
4 의견제출통지서
Notification of reason for refusal
2005.08.26 발송처리완료 (Completion of Transmission) 9-5-2005-0412843-81
5 지정기간연장신청서
Request for Extension of Designated Period
2005.10.26 수리 (Accepted) 1-1-2005-0608742-17
6 의견서
Written Opinion
2005.11.26 수리 (Accepted) 1-1-2005-0685988-70
7 명세서등보정서
Amendment to Description, etc.
2005.11.26 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2005-0685989-15
8 등록결정서
Decision to grant
2006.03.27 발송처리완료 (Completion of Transmission) 9-5-2006-0167396-26
9 출원인정보변경(경정)신고서
Notification of change of applicant's information
2009.08.04 수리 (Accepted) 4-1-2009-5150899-36
10 출원인정보변경(경정)신고서
Notification of change of applicant's information
2015.02.02 수리 (Accepted) 4-1-2015-0006137-44
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
소정의 입력 전압이 인가되는 주 회로부, 상기 주 회로부와 연결되어 출력 전류의 왜곡을 보상하는 보조 회로부, 상기 출력 전류의 왜곡 보상을 제어하는 제어 전압부, 상기 주 회로부에 일정 바이어스를 공급하는 전류원을 포함하고,상기 주 회로부는 제 1 MOS 트랜지스터, 제 2 MOS 트랜지스터, 상기 제 1 MOS 트랜지스터의 드레인에 연결되는 제 3 MOS 트랜지스터, 상기 제 2 MOS 트랜지스터의 드레인에 연결되는 제 4 MOS 트랜지스터, 및 상기 제 1 MOS 트랜지스터 및 제 2 트랜지스터 사이에 직렬로 연결되는 제 1 및 제 2 저항을 포함하고,상기 보조 회로부는 제 5 MOS 트랜지스터, 제 6 MOS 트랜지스터, 제 3 저항 및 제 4 저항을 포함하고, 상기 제 5 MOS 트랜지스터의 게이트는 상기 제 1 MOS 트랜지스터의 드레인과 연결되고 상기 제 5 MOS 트랜지스터의 드레인은 상기 제 4 MOS 트랜지스터의 드레인과 연결되고, 상기 제 6 MOS 트랜지스터의 게이트는 상기 제 2 MOS 트랜지스터의 드레인과 연결되고 제 6 MOS 트랜지스터의 드레인은 상기 제 3 MOS 트랜지스터의 드레인과 연결되며,상기 주 회로부에 입력되는 소정의 입력 전압은 제 2 MOS 트랜지스터의 게이트에 입력된 제 2 입력전압에서 상기 제 1 MOS 트랜지스터의 게이트에 입력된 제 1 입력 전압을 감산한 전압이고, 상기 소정의 입력 전압의 절대값이 일정 전압 이하일때 상기 보조 회로부의 제 5 및 제 6 MOS 트랜지스터는 모두 서브 쓰레쏠드 영역으로 동작하고, 상기 소정의 입력 전압의 절대값이 일정 전압 이상일때 상기 보조 회로부의 제 5 및 제 6 MOS 트랜지스터중에서 어느 하나의 트랜지스터는 포화 영역에서 동작하고 다른 하나의 트랜지스터는 서브 쓰레쏠드 영역에서 동작하는 것을 특징으로 하는 다른 하나의 트랜지스터는 서브 쓰레쏠드 영역에서 동작하는 것을 특징으로 하는 트랜스컨덕터 회로
2 2
삭제
3 3
삭제
4 4
제 1 항에 있어서, 상기 제 5 MOS 트랜지스터의 소오스와 상기 제 1 MOS 트랜지스터의 소오스 사이에 제 3 저항이 연결되고, 상기 제 6 MOS 트랜지스터의 소오스와 상기 제 2 MOS 트랜지스터의 소오스 사이에 제 4 저항이 연결되어 있는 것을 특징으로 하는 트랜스컨덕터 회로
5 5
삭제
6 6
제 1 항에 있어서, 상기 제어 전압부는, 상기 제 3 및 제 4 MOS 트랜지스터의 게이트가 공통 접속된 노드와, 상기 제 1 및 2 저항의 공통 접속 노드 사이에 연결된 전압원인 것을 특징으로 하는 트랜스컨덕터 회로
7 7
제 1 항에 있어서, 상기 제어 전압부는 제 7 MOS 트랜지스터 및 상기 제 7 MOS 트랜지스터의 소오스에 연결된 제 3 전류원을 포함하고, 상기 제 7 MOS 트랜지스터의 게이트는 상기 제 1 및 제 2 저항의 공통 접속 노드와 연결되는 것을 특징으로 하는 트랜스컨덕터 회로
8 8
제 7 항에 있어서, 상기 제 1 내지 제 6 MOS 트랜지스터는 NMOS 트랜지스터이고, 제 7 MOS 트랜지스터는 PMOS 트랜지스터인 것을 특징으로 하는 트랜스컨덕터 회로
9 9
제 7 항에 있어서, 상기 제 1 내지 제 6 MOS 트랜지스터는 PMOS 트랜지스터이고, 제 7 MOS 트랜지스터는 NMOS 트랜지스터인 것을 특징으로 하는 트랜스컨덕터 회로
10 10
삭제
11 11
제 1 항에 있어서, 상기 전류원은,상기 제 1 MOS 트랜지스터의 소오스에 연결되는 제 1 정전류원; 및상기 제 2 MOS 트랜지스터의 소오스에 연결되는 제 2 정전류원을 포함하는 것을 특징으로 하는 트랜스컨덕터 회로
12 12
삭제
13 13
삭제
14 13
삭제
지정국 정보가 없습니다
순번, 패밀리번호, 국가코드, 국가명, 종류의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 패밀리정보 - 패밀리정보 표입니다.
순번 패밀리번호 국가코드 국가명 종류
1 US07038501 US 미국 FAMILY
2 US20050134329 US 미국 FAMILY

DOCDB 패밀리 정보

순번, 패밀리번호, 국가코드, 국가명, 종류의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 패밀리정보 - DOCDB 패밀리 정보 표입니다.
순번 패밀리번호 국가코드 국가명 종류
1 US2005134329 US 미국 DOCDBFAMILY
2 US7038501 US 미국 DOCDBFAMILY
국가 R&D 정보가 없습니다.