맞춤기술찾기

이전대상기술

유한체 GF(2^m)에서의 하이브리드 곱셈 연산 장치및 연산 방법

  • 기술번호 : KST2015080011
  • 담당센터 : 대전기술혁신센터
  • 전화번호 : 042-610-2279
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 유한체 GF(2m)에서의 하이브리드 곱셈 연산 장치 및 연산 방법에 관한 것으로, 특히 곱셈 연산 장치의 면적과 연산 속도간 trade-off를 꾀할 수 있는 유한체 GF(2m)에서의 하이브리드 곱셈 연산 장치 및 방법에 관한 것이다. 본 명세서에서 개시하는 곱셈 연산 장치는 GF(2m)에서의 m 비트 승수 a(x)의 [(m+k-1)×k] 계수 행렬로부터, 상기 a(x)와 m 비트 피승수 b(x)의 곱셈 연산시, 상기 b(x)를 k 비트()로 나누어 상기 a(x)와 b(x)의 부분곱 연산의 수행을 위한 [m×k] 행렬 Z를 생성하는 Z 행렬 생성부; 상기 부분곱 연산을, 상기 Z의 행 단위로 번 수행하여, 번째의 부분곱 연산값과 상기 곱셈 연산의 최종 결과값을 산출하는 부분곱 연산부; 및 상기 번째의 다음 번째 부분곱 연산값을 구하기 위해, 상기 부분곱 연산부로부터 상기 번째 부분곱 연산값을 피드백 받아 이를 리덕션(reduction) 연산하는 리덕션 연산부를 포함하여 본 발명의 목적 및 기술적 과제를 달성한다.
Int. CL H04L 9/30 (2006.01)
CPC
출원번호/일자 1020040087044 (2004.10.29)
출원인 한국전자통신연구원
등록번호/일자 10-0670780-0000 (2007.01.11)
공개번호/일자 10-2006-0037941 (2006.05.03) 문서열기
공고번호/일자 (20070117) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 소멸
심사진행상태 수리
심판사항
구분
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2004.10.29)
심사청구항수 6

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전광역시 유성구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 최용제 대한민국 광주 북구
2 장구영 대한민국 대전 유성구
3 홍도원 대한민국 대전 유성구
4 조현숙 대한민국 대전 유성구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 리앤목특허법인 대한민국 서울 강남구 언주로 **길 **, *층, **층, **층, **층(도곡동, 대림아크로텔)
2 이해영 대한민국 서울 강남구 언주로 **길 **, *층, **층, **층, **층(도곡동, 대림아크로텔)(리앤목특허법인)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전 유성구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 특허출원서
Patent Application
2004.10.29 수리 (Accepted) 1-1-2004-0498784-97
2 공지예외적용주장대상(신규성,출원시의특례)증명서류제출서
Submission of Document Verifying Exclusion from Being Publically Known (Novelty, Special Provisions for Application)
2004.11.11 수리 (Accepted) 1-1-2004-5177579-87
3 선행기술조사의뢰서
Request for Prior Art Search
2006.04.17 수리 (Accepted) 9-1-9999-9999999-89
4 선행기술조사보고서
Report of Prior Art Search
2006.05.16 수리 (Accepted) 9-1-2006-0031819-55
5 의견제출통지서
Notification of reason for refusal
2006.05.23 발송처리완료 (Completion of Transmission) 9-5-2006-0293183-86
6 지정기간연장신청서
Request for Extension of Designated Period
2006.07.24 수리 (Accepted) 1-1-2006-0527598-40
7 의견서
Written Opinion
2006.08.23 수리 (Accepted) 1-1-2006-0602266-91
8 명세서등보정서
Amendment to Description, etc.
2006.08.23 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2006-0602267-36
9 등록결정서
Decision to grant
2006.12.26 발송처리완료 (Completion of Transmission) 9-5-2006-0774416-23
10 출원인정보변경(경정)신고서
Notification of change of applicant's information
2009.08.04 수리 (Accepted) 4-1-2009-5150899-36
11 출원인정보변경(경정)신고서
Notification of change of applicant's information
2015.02.02 수리 (Accepted) 4-1-2015-0006137-44
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
유한체 GF(2m)에서의 m 비트 승수 a(x)와 m 비트 피승수 b(x)의 곱셈 연산장치에 있어서,m 비트 승수 a(x)와 m 비트 피승수 b(x)를 곱하여 m+k-1 비트를 도출할 수 있도록 a(x)의 계수를 행렬로 표현한 m 비트 승수 a(x)의 [(m+k-1)×k] 계수 행렬로부터 상기 b(x)를 k 비트()로 나누어 상기 a(x)와 b(x)의 부분곱 연산의 수행을 위한 [m×k] 행렬 Z를 상기 계수 행렬의 1 ~ m 번째 행을 취한 행렬 X, 상기 계수 행렬의 [m+1] 번째 이상의 행을 취하고 나머지 행들은 0으로 세팅한 행렬 T, 상기 T를 아래쪽으로 n 만큼 쉬프트 시키고 상위 n 개의 행은 0으로 만든 행렬 U의 합으로 생성하는 Z 행렬 생성부;상기 부분곱 연산을, 상기 Z의 행 단위로 번 수행하여, 번째의 부분곱 연산값과 상기 곱셈 연산의 최종 결과값을 산출하는 부분곱 연산부; 및상기 번째의 다음 번째 부분곱 연산값을 구하기 위해, 상기 부분곱 연산부로부터 상기 번째 부분곱 연산값을 피드백 받아 이를 기약다항식 을 이용하여 리덕션(reduction)하는 리덕션 연산부를 포함함을 특징으로 하는 유한체 GF(2m)에서의 하이브리드 곱셈 연산 장치
2 2
삭제
3 3
제 1 항에 있어서, 상기 부분곱 연산부는 상기 Z 행렬의 m 개의 행에 상기 k 비트의 각 비트들을 비트곱 연산(bit multiply) 연산하는 비트곱 연산부; 및 상기 비트곱 연산 결과의 행 원소끼리의 비트 덧셈(bit add) 연산과 상기 리덕션 연산된 값의 비트 덧셈 연산을 수행하여 상기 부분곱 연산값을 산출하는 비트 덧셈 연산부를 포함함을 특징으로 하는 유한체 GF(2m)에서의 하이브리드 곱셈 연산 장치
4 4
제 1 항에 있어서, 상기 부분곱 연산은 상위 k 비트 단위로 이루어짐을 특징으로 하는 유한체 GF(2m)에서의 하이브리드 곱셈 연산 장치
5 5
제 1 항에 있어서, 상기 Z의 임의의 i번째 행의 원소 Zi은 신호선 매핑(mapping)만으로 획득될 수 있음을 특징으로 하는 유한체 GF(2m)에서의 하이브리드 곱셈 연산 장치
6 6
GF(2m)에서의 m 비트 승수 a(x)와 m 비트 피승수 b(x)의 곱셈 연산 방법에 있어서,(a) m 비트 승수 a(x)와 m 비트 피승수 b(x)를 곱하여 m+k-1 비트를 도출할 수 있도록 a(x)의 계수를 행렬로 표현한 m 비트 승수 a(x)의 [(m+k-1)×k] 계수 행렬로부터 상기 b(x)를 k 비트()로 나누어 상기 a(x)와 b(x)의 부분곱 연산의 수행을 위한 [m×k] 행렬 Z를 상기 계수 행렬의 1 ~ m 번째 행을 취한 행렬 X, 상기 계수 행렬의 [m+1] 번째 이상의 행을 취하고 나머지 행들은 0으로 세팅한 행렬 T, 상기 T를 아래쪽으로 n 만큼 쉬프트 시키고 상위 n 개의 행은 0으로 만든 행렬 U의 합으로 생성하는 단계;(b) 상기 부분곱 연산을, 상기 Z의 행 단위로 번 수행하여, 번째의 부분곱 연산값과 상기 곱셈 연산의 최종 결과값을 산출하는 단계; 및(c) 상기 번째의 다음 번째 부분곱 연산값을 구하기 위해, 상기 부분곱 연산부로부터 상기 번째 부분곱 연산값을 피드백 받아 이를 기약다항식 을 이용하여 리덕션(reduction)하는 단계를 포함함을 특징으로 하는 유한체 GF(2m)에서의 하이브리드 곱셈 연산 방법
7 7
삭제
8 8
제 6 항에 있어서, 상기 (b)단계는 (b1)상기 Z 행렬의 m 개의 행에 상기 k 비트의 각 비트들을 비트곱 연산(bit multiply) 연산하는 단계; 및 (b2)상기 비트곱 연산 결과의 행 원소끼리의 비트 덧셈(bit add) 연산과 상기 리덕션 연산된 값의 비트 덧셈 연산을 수행하여 상기 부분곱 연산값을 산출하는 단계를 포함함을 특징으로 하는 유한체 GF(2m)에서의 하이브리드 곱셈 연산 방법
9 8
제 6 항에 있어서, 상기 (b)단계는 (b1)상기 Z 행렬의 m 개의 행에 상기 k 비트의 각 비트들을 비트곱 연산(bit multiply) 연산하는 단계; 및 (b2)상기 비트곱 연산 결과의 행 원소끼리의 비트 덧셈(bit add) 연산과 상기 리덕션 연산된 값의 비트 덧셈 연산을 수행하여 상기 부분곱 연산값을 산출하는 단계를 포함함을 특징으로 하는 유한체 GF(2m)에서의 하이브리드 곱셈 연산 방법
지정국 정보가 없습니다
순번, 패밀리번호, 국가코드, 국가명, 종류의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 패밀리정보 - 패밀리정보 표입니다.
순번 패밀리번호 국가코드 국가명 종류
1 US07599979 US 미국 FAMILY
2 US20060095495 US 미국 FAMILY

DOCDB 패밀리 정보

순번, 패밀리번호, 국가코드, 국가명, 종류의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 패밀리정보 - DOCDB 패밀리 정보 표입니다.
순번 패밀리번호 국가코드 국가명 종류
1 US2006095495 US 미국 DOCDBFAMILY
2 US7599979 US 미국 DOCDBFAMILY
국가 R&D 정보가 없습니다.