맞춤기술찾기

이전대상기술

무선 인터넷 시스템의 하위 매체 접근 계층 장치 및 그를이용한 데이터 처리 방법

  • 기술번호 : KST2015081087
  • 담당센터 : 대전기술혁신센터
  • 전화번호 : 042-610-2279
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 무선 인터넷 시스템의 하위 매체 접근 계층 장치 및 그를 이용한 데이터 처리 방법에 관한 것이다.이를 위하여 본 발명은, 물리 계층과 데이터 신호 및 제어 신호를 송수신하는 물리 계층 인터페이스 블록, 상위 MAC 계층과 데이터 신호 및 제어 신호를 송수신하는 상위 MAC 인터페이스 블록, 상향 링크 데이터에 필요한 복호화 작업 및 CRC 확인 작업을 수행하는 상향 링크 블록, 하향 링크 데이터에 필요한 암호화 작업 및 CRC 생성 작업을 수행하는 하향 링크 블록, 및 물리 계층 인터페이스 블록, 상위 MAC 인터페이스 블록, 상향 링크 블록 및 하향 링크 블록 사이에 전달되는 제어 정보 및 데이터를 저장하는 메모리를 포함하여 무선 인터넷 시스템에서 데이터의 암복호화 및 CRC 연산을 수행하는 하위 MAC 장치를 제공한다.본 발명에 의하면, 하위 MAC 계층에서 상위 MAC 계층으로 전달되는 대용량의 데이터에 대하여 시간 지연 없이 암호화, 복호화 작업 수행, CRC 생성 및 확인 작업을 수행할 수 있어 대용량 데이터의 실시간 통신이 가능하다. MAC, 매체 접근 계층, 무선 인터넷, 하위 MAC 장치, 상향 링크, 하향 링크
Int. CL H04L 29/10 (2010.01) H04L 12/28 (2010.01) H04W 80/02 (2010.01)
CPC H04L 69/321(2013.01) H04L 69/321(2013.01) H04L 69/321(2013.01) H04L 69/321(2013.01)
출원번호/일자 1020050121329 (2005.12.10)
출원인 한국전자통신연구원, 삼성전자주식회사, 주식회사 케이티, 에스케이텔레콤 주식회사, 에스케이브로드밴드주식회사
등록번호/일자 10-0749849-0000 (2007.08.09)
공개번호/일자 10-2007-0061684 (2007.06.14) 문서열기
공고번호/일자 (20070816) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 소멸
심사진행상태 수리
심판사항
구분
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2005.12.10)
심사청구항수 30

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전광역시 유성구
2 삼성전자주식회사 대한민국 경기도 수원시 영통구
3 주식회사 케이티 대한민국 경기도 성남시 분당구
4 에스케이텔레콤 주식회사 대한민국 서울특별시 중구
5 에스케이브로드밴드주식회사 대한민국 서울특별시 중구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 오정훈 대한민국 대전광역시 유성구
2 김현재 대한민국 인천광역시 부평구
3 김영일 대한민국 대전광역시 유성구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 유미특허법인 대한민국 서울특별시 강남구 테헤란로 ***, 서림빌딩 **층 (역삼동)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전광역시 유성구
2 삼성전자주식회사 대한민국 경기도 수원시 영통구
3 주식회사 케이티 대한민국 경기도 성남시 분당구
4 하나로텔레콤 주식회사 대한민국 서울특별시 영등포구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 특허출원서
Patent Application
2005.12.10 수리 (Accepted) 1-1-2005-0723060-18
2 출원인정보변경(경정)신고서
Notification of change of applicant's information
2006.05.03 수리 (Accepted) 4-1-2006-5060961-22
3 선행기술조사의뢰서
Request for Prior Art Search
2006.09.20 수리 (Accepted) 9-1-9999-9999999-89
4 선행기술조사보고서
Report of Prior Art Search
2006.10.17 수리 (Accepted) 9-1-2006-0069710-12
5 의견제출통지서
Notification of reason for refusal
2006.12.15 발송처리완료 (Completion of Transmission) 9-5-2006-0754825-25
6 의견서
Written Opinion
2007.02.14 수리 (Accepted) 1-1-2007-0135449-52
7 의견서
Written Opinion
2007.02.14 수리 (Accepted) 1-1-2007-0138877-05
8 명세서등보정서
Amendment to Description, etc.
2007.02.14 무효 (Invalidation) 1-1-2007-0135450-09
9 명세서등보정서
Amendment to Description, etc.
2007.02.14 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2007-0138878-40
10 보정요구서
Request for Amendment
2007.02.23 발송처리완료 (Completion of Transmission) 1-5-2007-0023411-73
11 무효처분안내서
Notice for Disposition of Invalidation
2007.04.03 발송처리완료 (Completion of Transmission) 1-5-2007-0040902-22
12 등록결정서
Decision to grant
2007.06.28 발송처리완료 (Completion of Transmission) 9-5-2007-0360243-12
13 출원인정보변경(경정)신고서
Notification of change of applicant's information
2008.10.06 수리 (Accepted) 4-1-2008-5157397-02
14 출원인정보변경(경정)신고서
Notification of change of applicant's information
2009.01.23 수리 (Accepted) 4-1-2009-5016183-55
15 출원인정보변경(경정)신고서
Notification of change of applicant's information
2009.03.13 수리 (Accepted) 4-1-2009-5047686-24
16 출원인정보변경(경정)신고서
Notification of change of applicant's information
2009.08.04 수리 (Accepted) 4-1-2009-5150899-36
17 출원인정보변경(경정)신고서
Notification of change of applicant's information
2010.04.19 수리 (Accepted) 4-1-2010-5068437-23
18 출원인정보변경(경정)신고서
Notification of change of applicant's information
2012.01.10 수리 (Accepted) 4-1-2012-5005621-98
19 출원인정보변경(경정)신고서
Notification of change of applicant's information
2012.03.21 수리 (Accepted) 4-1-2012-5058926-38
20 출원인정보변경(경정)신고서
Notification of change of applicant's information
2012.06.08 수리 (Accepted) 4-1-2012-5122434-12
21 출원인정보변경(경정)신고서
Notification of change of applicant's information
2012.06.21 수리 (Accepted) 4-1-2012-5132663-40
22 출원인정보변경(경정)신고서
Notification of change of applicant's information
2012.07.31 수리 (Accepted) 4-1-2012-5163428-43
23 출원인정보변경(경정)신고서
Notification of change of applicant's information
2013.07.31 수리 (Accepted) 4-1-2013-5106568-91
24 출원인정보변경(경정)신고서
Notification of change of applicant's information
2013.09.05 수리 (Accepted) 4-1-2013-5121625-03
25 출원인정보변경(경정)신고서
Notification of change of applicant's information
2014.02.11 수리 (Accepted) 4-1-2014-5018159-78
26 출원인정보변경(경정)신고서
Notification of change of applicant's information
2015.02.02 수리 (Accepted) 4-1-2015-0006137-44
27 출원인정보변경(경정)신고서
Notification of change of applicant's information
2016.06.03 수리 (Accepted) 4-1-2016-0041895-23
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
무선 인터넷 시스템에서 데이터의 암복호화 및 CRC(Cyclic Redundancy Code) 연산을 수행하는 하위 MAC(Media Access Control) 장치에 있어서,물리 계층과 데이터 신호 및 제어 신호를 송수신하는 물리 계층 인터페이스 블록;상위 MAC 계층과 상기 데이터 신호 및 상기 제어 신호를 송수신하는 상위 MAC 인터페이스 블록;상향 링크 데이터에 필요한 복호화 작업 및 CRC 확인 작업을 수행하는 상향 링크 블록;하향 링크 데이터에 필요한 암호화 작업 및 CRC 생성 작업을 수행하는 하향 링크 블록; 및상기 물리 계층 인터페이스 블록, 상기 상위 MAC 인터페이스 블록, 상기 상향 링크 블록 및 상기 하향 링크 블록 사이에 전달되는 제어 정보 및 데이터를 저장하는 메모리를 포함하는 것을 특징으로 하는 하위 MAC 장치
2 2
제1항에 있어서, 상기 하향 링크 블록은,입력되는 하향 링크 데이터의 PDU 페이로드(Payload)에 대한 블록 암호화 알고리즘을 실행하는 암호 블록;상기 하향 링크 데이터에 포함되는 CRC를 생성하는 CRC 생성 블록;상기 암호 블록과 상기 CRC 생성 블록 사이에 위치하여, 상기 하향 링크 데이터의 처리 순서를 관리하는 하향 링크 FIFO(First-In First-Out); 및상기 암호 블록과 상기 CRC 생성 블록의 동작 제어, 초기화 작업을 수행하며, 발생되는 오류 정보를 상기 상위 MAC 계층으로 보고하는 하향 링크 제어 블록을 포함하는 것을 특징으로 하는 하위 MAC 장치
3 3
제2항에 있어서, 상기 하향 링크 FIFO는,상기 암호 블록에서 암호화 작업이 진행되는 중에, 상기 암호 블록으로부터 암호화가 종료된 데이터를 입력받아, 별도의 저장 과정 없이 순차적으로 상기 CRC 생성 블록으로 진행시키는 것을 특징으로 하는 하위 MAC 장치
4 4
제1항에 있어서, 상기 상향 링크 블록은,입력되는 상향 링크 데이터의 PDU 페이로드에 대한 블록 복호화 알고리즘을 실행하는 복호 블록;상기 상향 링크 데이터에 포함되는 PDU 단위의 CRC를 확인하는 CRC 확인 블록;상기 복호 블록과 상기 CRC 확인 블록 사이에 위치하여, 상기 상향 링크 데이터의 처리 순서를 관리하는 상향 링크 FIFO; 및상기 복호 블록과 상기 CRC 확인 블록의 동작 제어, 초기화 작업을 수행하며, 발생되는 오류 정보를 상기 상위 MAC 계층으로 보고하는 상향 링크 제어 블록을 포함하는 것을 특징으로 하는 하위 MAC 장치
5 5
제4항에 있어서, 상기 상향 링크 FIFO는,상기 복호 블록에서 복호화 작업이 진행되는 중에, 상기 복호 블록으로부터 복호화가 완료된 데이터를 입력받아, 별도의 저장 과정 없이 순차적으로 상기 CRC 확인 블록으로 진행시키는 것을 특징으로 하는 하위 MAC 장치
6 6
제1항에 있어서, 상기 상위 MAC 인터페이스 블록은,상기 상향 링크 블록과 상향 링크 제어 신호를 송수신하기 위한 상향 링크 제어 신호선을 통해 연결되어 있으며, 상기 하향 링크 블록과 하향 링크 제어 신호를 송수신하기 위한 하향 링크 제어 신호선을 통해 연결되어 있는 것을 특징으로 하는 하위 MAC 장치
7 7
제1항에 있어서, 상기 메모리는,상기 물리 계층 인터페이스 블록과 상기 상향 링크 블록 사이에 전달되는 데이터를 저장하는 상향 링크 물리 계층 메모리;상기 물리 계층 인터페이스 블록과 상기 하향 링크 블록 사이에 전달되는 데이터를 저장하는 하향 링크 물리 계층 메모리;상기 상위 MAC 인터페이스 블록과 상기 상향 링크 블록 사이에 전달되는 데이터를 저장하는 상향 링크 메모리; 및상기 상위 MAC 인터페이스 블록과 상기 하향 링크 블록 사이에 전달되는 데이터를 저장하는 하향 링크 메모리를 포함하는 것을 특징으로 하는 하위 MAC 장치
8 8
제7항에 있어서,상기 상향 링크 물리 계층 메모리는 상기 제어 정보를 저장하기 위한 상향 링크 물리 계층 제어 정보 메모리와, 상기 데이터를 저장하기 위한 상향 링크 물리 계층 데이터 메모리를 포함하고,상기 하향 링크 물리 계층 메모리는 상기 제어 정보를 저장하기 위한 하향 링크 물리 계층 제어 정보 메모리와, 상기 데이터를 저장하기 위한 하향 링크 물리 계층 데이터 메모리를 포함하며,상기 상향 링크 메모리는 상기 제어 정보를 저장하기 위한 상향 링크 제어 정보 메모리와, 상기 데이터를 저장하기 위한 상향 링크 데이터 메모리를 포함하고,상기 하향 링크 메모리는 상기 제어 정보를 저장하기 위한 하향 링크 제어 정보 메모리와, 상기 데이터를 저장하기 위한 하향 링크 데이터 메모리를 포함하는 것을 특징으로 하는 하위 MAC 장치
9 9
무선 인터넷 시스템에서 데이터 암복호화 및 CRC(Cyclic Redundancy Code) 연산을 수행하는 하위 MAC(Media Access Control) 장치에 포함된 하향 링크 블록에서의 하향 링크 데이터 처리 방법에 있어서,(a) 입력되는 하향 링크 데이터의 버스트 정보를 확인하는 단계;(b) 암호화 및 CRC 생성을 위하여 필요한 제어 메시지 및 동작 시작 신호를 생성하여, 암호화 작업을 수행하는 암호 블록 및 CRC 생성 작업을 수행하는 CRC 생성 블록으로 전달하는 단계;(c) 상기 암호 블록을 통하여 상기 하향 링크 데이터의 버스트에 대한 암호화 작업을 수행하고, 상기 암호화 작업이 완료된 데이터를 상기 CRC 생성 블록으로 전달하는 단계;(d) 상기 CRC 생성 블록을 통해 상기 CRC 생성 작업을 수행하고, 생성된 상기 CRC를 상기 하향 링크 데이터의 마지막 부분에 첨가하는 단계; 및(e) 상기 버스트의 개수를 하나 줄인 후, 상기 버스트의 개수가 0이 아니면 상기 단계 (b) 이후의 과정을 반복하고, 상기 버스트의 개수가 0이면 상기 하향 링크 데이터 처리 작업을 종료하는 단계를 포함하는 것을 특징으로 하는 하향 링크 데이터 처리 방법
10 10
제9항에 있어서, 상기 (a)는,상위 MAC 계층으로부터 하향 링크 제어 신호선을 통해 상기 버스트 정보가 포함된 하향 링크 제어 정보와, 상기 하향 링크 데이터를 읽기 위한 신호(Ctrl Req, Data Req)를 수신하는 단계;상기 Ctrl Req와 Data Req에 따라, 상기 하향 링크 제어 정보와 상기 하향 링크 데이터에 포함되어 있는 상기 버스트 정보를 확인하는 단계; 및상기 버스트 정보를 통해 한 프레임에 속해 있는 버스트 개수를 확인하고, 상기 버스트 개수가 0이면 프레임 완료 신호를 출력하여 상기 하향 링크 데이터 처리 작업을 종료하고, 상기 버스트 개수가 0이 아니면 상기 단계 (b)로 진행하는 단계를 포함하는 것을 특징으로 하는 하향 링크 데이터 처리 방법
11 11
제9항에 있어서, 상기 단계 (b)는,버스트 시작 어드레스, 버스트 크기, 버스트 내부의 PDU 개수, PUD 암호화를 위한 초기 값, PDU 암호화를 위한 키 값을 포함하는 제어 메시지를 생성하는 것을 특징으로 하는 하향 링크 데이터 처리 방법
12 12
제9항에 있어서, 상기 단계 (c)는,(c1) 상기 제어 메시지를 통해 수신된 버스트 내부의 PDU 개수를 확인하는 단계;(c2) 상기 PDU의 헤더 내에 포함되어 있는 암호화 정보를 이용하여, 상기 PDU의 페이로드 부분에 대한 암호화 작업을 수행하는 단계;(c3) 상기 암호화 작업이 수행된 PDU를 하향 링크 FIFO로 출력하는 단계; 및(c4) 상기 PDU의 개수를 하나 감소시키고, 상기 단계 (c1) 이하의 과정을 반복하는 단계를 포함하는 것을 특징으로 하는 하향 링크 데이터 처리 방법
13 13
제12항에 있어서, 상기 단계 (c1)에 앞서서,상기 하향 링크 데이터의 버스트를 읽기 위하여 메모리의 포인터 위치를 설정하는 단계를 추가로 포함하는 것을 특징으로 하는 하향 링크 데이터 처리 방법
14 14
제12항에 있어서, 상기 단계 (c3)와 상기 단계 (c4) 사이에,상기 PDU 헤더에서 추출한 PDU 길이 정보를 이용하여, 상기 PDU의 크기를 누적하는 단계를 추가로 포함하는 것을 특징으로 하는 하향 링크 데이터 처리 방법
15 15
제14항에 있어서, 상기 (c1)은,상기 PDU의 개수가 0이면, 상기 PDU 크기의 누적분과 상기 버스트 크기를 비교하는 단계; 및상기 PDU 크기가 상기 버스트 크기보다 크면 비정상적으로 동작한 것으로 판단하여 암호 블록 오류 신호를 출력하고, 상기 버스트 크기가 상기 PDU 크기의 누적분보다 크면 상기 암호화 작업을 정상 종료시키는 단계를 포함하는 것을 특징으로 하는 하향 링크 데이터 처리 방법
16 16
제12항에 있어서, 상기 단계 (d)는,(d1) 상기 제어 신호를 통해 수신된 버스트 내부의 PDU 개수를 확인하는 단계;(d2) 상기 PDU의 헤더 내에 포함되어 있는 CRC 생성 여부 정보를 확인하여, 상기 PDU의 페이로드까지의 CRC를 생성하는 단계; (d3) 상기 PDU의 마지막 부분에 상기 CRC를 첨가하는 단계; 및(d4) 상기 PDU의 개수를 하나 감소시키고, 상기 단계 (d1) 이하의 과정을 반복하는 단계를 포함하는 것을 특징으로 하는 하향 링크 데이터 처리 방법
17 17
제16항에 있어서, 상기 단계 (d1)과 상기 단계 (d2) 사이에,상기 암호화 작업이 완료된 데이터가 저장되는 하향 링크 FIFO로부터 상기 암호화 작업이 수행된 PDU를 읽어오는 단계를 추가로 포함하는 것을 특징으로 하는 하향 링크 데이터 처리 방법
18 18
제16항에 있어서, 상기 단계 (d1) 이전에,상기 CRC 생성 작업이 완료된 PDU를 저장하기 위한 메모리의 포인터 위치를 설정하는 단계를 추가로 포함하는 것을 특징으로 하는 하향 링크 데이터 처리 방법
19 19
제18항에 있어서, 상기 단계 (d3) 이후에,상기 PDU 헤더에서 추출된 PDU 길이 정보를 이용하여, 상기 메모리의 포인터 위치를 상기 PDU 크기만큼 증가시키는 단계를 추가로 포함하는 것을 특징으로 하는 하향 링크 데이터 처리 방법
20 20
제16항에 있어서, 상기 단계 (d3) 이후에,상기 PDU 헤더에서 추출한 PDU 길이 정보를 이용하여, 상기 PDU의 크기를 누적하는 단계를 추가로 포함하는 것을 특징으로 하는 하향 링크 데이터 처리 방법
21 21
제20항에 있어서, 상기 (d1)은,상기 PDU의 개수가 0이면, 상기 PDU 크기의 누적분과 상기 버스트 크기를 비교하는 단계; 및상기 PDU 크기의 누적분이 상기 버스트 크기보다 크면 비정상적으로 동작한 것으로 판단하여 CRC 생성 블록 오류 신호를 출력하고, 상기 PDU 크기의 누적분이 상기 버스트 크기보다 작으면 완료 신호를 생성하고 상기 CRC 작업을 종료하는 단계를 포함하는 것을 특징으로 하는 하향 링크 데이터 처리 방법
22 22
무선 인터넷 시스템에서 데이터 암복호화 및 CRC(Cyclic Redundancy Code) 연산을 수행하는 하위 MAC(Media Access Control) 장치에 포함된 상향 링크 블록에서의 상향 링크 데이터 처리 방법에 있어서,(a) 입력되는 상향 링크 데이터의 버스트 정보를 확인하는 단계;(b) 복호화 및 CRC 확인을 위하여 필요한 제어 메시지 및 동작 시작 신호를 생성하여, 복호화 작업을 수행하는 복호 블록 및 상기 CRC 확인 작업을 수행하는 CRC 확인 블록으로 전달하는 단계;(c) 상기 복호 블록을 통하여 상기 상향 링크 데이터의 버스트에 대한 복호화 작업을 수행하고, 상기 복호화 작업이 완료된 데이터를 상기 CRC 확인 블록으로 전달하는 단계;(d) 상기 CRC 확인 블록을 통해 상기 CRC 확인 작업을 수행하는 단계; 및(e) 상기 버스트의 개수를 하나 줄인 후, 상기 버스트의 개수가 0이 아니면 상기 단계 (b) 이후의 과정을 반복하고, 상기 버스트의 개수가 0이면 상기 상향 링크 데이터 처리 작업을 종료하는 단계를 포함하는 것을 특징으로 하는 상향 링크 데이터 처리 방법
23 23
제22항에 있어서, 상기 (a)는,상위 MAC 계층으로부터 상향 링크 제어 신호선을 통해 상기 버스트 정보가 포함된 상향 링크 제어 정보와, 상기 상향 링크 데이터를 읽기 위한 신호(Ctrl Req, Data Req)를 수신하는 단계;상기 Ctrl Req와 Data Req에 따라, 상기 상향 링크 제어 정보와 상기 상향 링크 데이터에 포함되어 있는 상기 버스트 정보를 확인하는 단계; 및상기 버스트 정보를 통해 한 프레임에 속해 있는 버스트 개수를 확인하고, 상기 버스트 개수가 0이면 프레임 완료 신호를 출력하여 상기 상향 링크 데이터 처리 작업을 종료하고, 상기 버스트 개수가 0이 아니면 상기 단계 (b)로 진행하는 단계를 포함하는 것을 특징으로 하는 상향 링크 데이터 처리 방법
24 24
제22항에 있어서, 상기 단계 (b)는,버스트 시작 어드레스, 버스트 크기, PUD 암호화를 위한 초기 값, PDU 암호화를 위한 키 값을 포함하는 제어 메시지를 생성하는 것을 특징으로 하는 상향 링크 데이터 처리 방법
25 25
제22항에 있어서, 상기 단계 (c)는,(c1) 상기 제어 메시지를 통해 수신된 버스트 크기와 상기 버스트 내부의 PDU 크기의 누적분을 비교하는 단계;(c2) 상기 PDU의 헤더 내에 포함되어 있는 복호화 정보를 이용하여, 상기 PDU의 페이로드 부분에 대한 복호화 작업을 수행하는 단계;(c3) 상기 복호화 작업이 수행된 PDU를 상향 링크 FIFO로 출력하는 단계; 및(c4) 상기 PDU 크기를 누적하고, 상기 단계 (c1) 이하의 과정을 반복하는 단계를 포함하는 것을 특징으로 하는 상향 링크 데이터 처리 방법
26 26
제25항에 있어서, 상기 (c1)은,상기 버스트 크기가 상기 PDU 크기의 누적분보다 크면 상기 복호화 작업을 정상 종료시키고, 상기 버스트 크기가 상기 PDU 크기의 누적분보다 작으면 상기 단계 (c2)로 진행하는 것을 특징으로 하는 상향 링크 데이터 처리 방법
27 27
제22항에 있어서, 상기 단계 (d)는,(d1) 상기 버스트 크기와 상기 버스트 내부의 PDU 크기의 누적분을 비교하는 단계;(d2) 상기 PDU의 헤더부터 페이로드까지의 CRC를 확인하여, 에러 발생 여부를 확인하는 단계;(d3) 상기 에러가 발생한 경우에는 CRC 오류 신호를 생성하여 출력하고, 상기 에러가 발생하지 않은 경우에는 상기 CRC 확인된 PDU를 출력시키고, PDU의 크기를 누적하여 상기 단계 (d1) 이하의 과정을 반복하는 단계;를 추가로 포함하는 것을 특징으로 하는 상향 링크 데이터 처리 방법
28 28
제27항에 있어서, 상기 단계 (d1)과 상기 단계 (d2) 사이에,상기 복호화 작업이 완료된 데이터가 저장되는 상향 링크 FIFO로부터 상기 복호화 작업이 수행된 PDU를 읽어오는 단계를 추가로 포함하는 것을 특징으로 하는 상향 링크 데이터 처리 방법
29 29
제27항에 있어서, 상기 단계 (d1) 이전에,상기 CRC 확인 작업이 완료된 PDU를 저장하기 위한 메모리의 포인터 위치를 설정하는 단계를 추가로 포함하는 것을 특징으로 하는 상향 링크 데이터 처리 방법
30 30
제29항에 있어서, 상기 단계 (d3) 이후에,상기 PDU 헤더에서 추출된 PDU 길이 정보를 이용하여, 상기 메모리의 포인터 위치를 상기 PDU 크기만큼 증가시키는 단계를 추가로 포함하는 것을 특징으로 하는 상향 링크 데이터 처리 방법
지정국 정보가 없습니다
패밀리정보가 없습니다
국가 R&D 정보가 없습니다.