맞춤기술찾기

이전대상기술

고속 다단 전압 비교기

  • 기술번호 : KST2015084563
  • 담당센터 : 대전기술혁신센터
  • 전화번호 : 042-610-2279
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 고속 다단 전압 비교기에 관한 것으로, 본 발명에 따른 다단 전압 비교기는 옵셋 제거 스위치에 의해 각 전단 증폭기의 출력에서 옵셋을 제거할 수 있도록 구성되어 있으며, 아울러 리셋 스위치에 의해 각 전단 증폭기의 출력을 리셋시켜 출력 회복 시간을 감소시킬 수 있도록 구성되어 있다. 따라서, 본 발명에 따른 다단 전압 비교기는 높은 정확도를 가지면서 고속 동작이 가능하므로, 아날로그-디지털 변환기, 특히 고속 SAR ADC에 유용하게 적용이 가능하다.고속, 다단, 비교기, 옵셋, 출력 회복 시간, 전단 증폭기, SAR ADC
Int. CL H03F 3/34 (2006.01) H03F 3/45 (2006.01)
CPC
출원번호/일자 1020080131613 (2008.12.22)
출원인 한국전자통신연구원
등록번호/일자 10-1201893-0000 (2012.11.09)
공개번호/일자 10-2010-0073035 (2010.07.01) 문서열기
공고번호/일자 (20121116) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 소멸
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2008.12.22)
심사청구항수 10

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전광역시 유성구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 조영균 대한민국 대전광역시 서구
2 전영득 대한민국 대전광역시 중구
3 남재원 대한민국 대전광역시 유성구
4 권종기 대한민국 대전광역시 서구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 신영무 대한민국 서울특별시 강남구 영동대로 ***(대치동) KT&G타워 *층(에스앤엘파트너스)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대전광역시 유성구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2008.12.22 수리 (Accepted) 1-1-2008-0880897-02
2 출원인정보변경(경정)신고서
Notification of change of applicant's information
2009.08.04 수리 (Accepted) 4-1-2009-5150899-36
3 의견제출통지서
Notification of reason for refusal
2012.03.19 발송처리완료 (Completion of Transmission) 9-5-2012-0160019-28
4 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2012.05.16 수리 (Accepted) 1-1-2012-0391741-80
5 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2012.05.16 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2012-0391759-01
6 등록결정서
Decision to grant
2012.10.29 발송처리완료 (Completion of Transmission) 9-5-2012-0649872-27
7 출원인정보변경(경정)신고서
Notification of change of applicant's information
2015.02.02 수리 (Accepted) 4-1-2015-0006137-44
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
다수의 전단 증폭기가 다단으로 연결된 다단 증폭기;상기 다단 증폭기의 출력단에 연결된 래치;상기 각 전단 증폭기로부터 출력되는 전압을 각각 저장하는 다수의 커패시터;상기 각 전단 증폭기의 출력단에 각각 연결되어 상기 각 전단 증폭기의 출력에서 옵셋을 제거하는 다수의 옵셋 제거 스위치; 및상기 각 전단 증폭기의 출력단에 각각 연결되어 상기 각 전단 증폭기의 출력을 리셋시키는 다수의 리셋 스위치를 포함하고,상기 각 리셋 스위치는 상기 각 전단 증폭기에 입력되는 입력 전압의 교차 시점 이후까지 하이 상태를 유지하는 클럭에 각각 응답하여 상기 각 전단 증폭기의 출력을 리셋시키는 것을 특징으로 하는 고속 다단 전압 비교기
2 2
다수의 전단 증폭기가 다단으로 연결된 다단 증폭기;상기 다단 증폭기의 출력단에 연결된 래치;상기 각 전단 증폭기로부터 출력되는 전압을 각각 저장하는 다수의 커패시터;상기 각 전단 증폭기의 출력단에 각각 연결되어 상기 각 전단 증폭기의 출력에서 옵셋을 제거하는 다수의 옵셋 제거 스위치; 및상기 각 전단 증폭기의 출력단에 각각 연결되어 상기 각 전단 증폭기의 출력을 리셋시키는 다수의 리셋 스위치를 포함하고,상기 각 전단 증폭기의 출력단에 연결된 상기 각 옵셋 제거 스위치와 상기 각 리셋 스위치는 서로 겹치지 않는 클럭에 응답하여 동작하는 것을 특징으로 하는 고속 다단 전압 비교기
3 3
다수의 전단 증폭기가 다단으로 연결된 다단 증폭기;상기 다단 증폭기의 출력단에 연결된 래치;상기 각 전단 증폭기로부터 출력되는 전압을 각각 저장하는 다수의 커패시터;상기 각 전단 증폭기의 출력단에 각각 연결되어 상기 각 전단 증폭기의 출력에서 옵셋을 제거하는 다수의 옵셋 제거 스위치; 및상기 각 전단 증폭기의 출력단에 각각 연결되어 상기 각 전단 증폭기의 출력을 리셋시키는 다수의 리셋 스위치를 포함하고,상기 각 전단 증폭기에 입력 전압이 입력되기 이전에, 상기 각 옵셋 제거 스위치가 소정 시간 동안 모두 동시에 온되어 상기 각 전단 증폭기의 출력에서 옵셋을 제거하는 것을 특징으로 하는 고속 다단 전압 비교기
4 4
제 1항에 있어서, 상기 각 전단 증폭기에 입력 전압이 입력되기 이전에, 상기 각 옵셋 제거 스위치가 소정 시간 동안 순차적으로 온되어 상기 각 전단 증폭기의 출력에서 옵셋 및 피드스루를 제거하는 것을 특징으로 하는 고속 다단 전압 비교기
5 5
제 1항에 있어서, 상기 각 옵셋 제거 스위치는 CMOS 스위치로 구성되는 것을 특징으로 하는 고속 다단 전압 비교기
6 6
삭제
7 7
다수의 전단 증폭기가 다단으로 연결된 다단 증폭기;상기 다단 증폭기의 출력단에 연결된 래치;상기 각 전단 증폭기로부터 출력되는 전압을 각각 저장하는 다수의 커패시터;상기 각 전단 증폭기의 출력단에 각각 연결되어 상기 각 전단 증폭기의 출력에서 옵셋을 제거하는 다수의 옵셋 제거 스위치; 및상기 각 전단 증폭기의 출력단에 각각 연결되어 상기 각 전단 증폭기의 출력을 리셋시키는 다수의 리셋 스위치를 포함하고,상기 각 리셋 스위치는 상기 각 전단 증폭기에 입력되는 입력 전압의 교차 시점 이후까지 하이 상태를 유지하는 클럭 중에서 가장 긴 주기를 갖는 하나의 클럭에 각각 응답하여 상기 각 전단 증폭기의 출력을 리셋시키는 것을 특징으로 하는 고속 다단 전압 비교기
8 8
제 1항에 있어서, 상기 각 전단 증폭기에 입력되는 입력 전압의 교차 시점 이후까지 상기 각 리셋 스위치가 온 상태를 유지함에 따라 상기 각 전단 증폭기의 전달 지연시간이 감소되어 출력 회복 시간이 감소되는 것을 특징으로 하는 고속 다단 전압 비교기
9 9
제 8항에 있어서, 상기 각 전단 증폭기는 상기 각 리셋 스위치에 의해 소정 시간 동안 리셋된 후 상기 교차 시점 이후의 입력 전압의 차이를 증폭하여 출력하는 것을 특징으로 하는 고속 다단 전압 비교기
10 10
제 8항에 있어서, 상기 다단 증폭기에서 앞단에 배치된 전단 증폭기의 동작 속도는 뒷단에 배치된 전단 증폭기의 동작 속도 보다 빠른 것을 특징으로 하는 고속 다단 전압 비교기
11 11
제 8항에 있어서, 상기 다단 증폭기에서 앞단에 배치된 전단 증폭기의 증폭에 의해 뒷단에 배치된 전단 증폭기가 포화되는 경우, 상기 뒷단에 배치된 전단 증폭기의 출력단에 연결된 각 리셋 스위치에 의해 상기 뒷단에 배치된 전단 증폭기가 소정 시간 동안 리셋되어 출력 회복 시간이 감소되는 것을 특징으로 하는 고속 다단 전압 비교기
지정국 정보가 없습니다
순번, 패밀리번호, 국가코드, 국가명, 종류의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 패밀리정보 - 패밀리정보 표입니다.
순번 패밀리번호 국가코드 국가명 종류
1 US07977979 US 미국 FAMILY
2 US20100156469 US 미국 FAMILY

DOCDB 패밀리 정보

순번, 패밀리번호, 국가코드, 국가명, 종류의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 패밀리정보 - DOCDB 패밀리 정보 표입니다.
순번 패밀리번호 국가코드 국가명 종류
1 US2010156469 US 미국 DOCDBFAMILY
2 US7977979 US 미국 DOCDBFAMILY
순번, 연구부처, 주관기관, 연구사업, 연구과제의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 국가R&D 연구정보 정보 표입니다.
순번 연구부처 주관기관 연구사업 연구과제
1 지식경제부 및 정보통신연구진흥원 한국전자통신연구원 IT성장동력기술개발 45nm급 혼성 SoC용 아날로그 회로