1 |
1
아날로그 입력 전압을 소정 비트의 디지털 신호로 변환하기 위해 각 단이 2개의 연속 근사 레지스터 아날로그 디지털 변환기(SAR ADC)로 이루어지며 상기 단들이 순차적으로 연결된 복수의 SAR ADC단과,
상기 복수의 SAR ADC단의 각 단 사이에 하나씩 연결되며, 이전 SAR ADC단에서 출력된 잔류 전압을 증폭하여 다음 SAR ADC단으로 출력하는 1개 이상의 잔류 전압 증폭기를 포함하며,
상기 각 단을 이루는 상기 2개의 SAR ADC가 상기 잔류 전압 증폭기를 공유하는 것을 특징으로 하는 다단 듀얼 SAR ADC
|
2 |
2
제 1항에 있어서, 상기 다단 듀얼 SAR ADC는 위상이 서로 다른 4개의 클록에 따라 작동하는 다단 듀얼 SAR ADC
|
3 |
3
제 2항에 있어서, 상기 각 단을 구성하는 2개의 SAR ADC는 병렬로 연결되어 각각이 독립적으로 아날로그-디지털 변환을 수행하고, 상기 2개의 SAR ADC에서 출력되는 각각의 잔류 전압은 상이한 클록에서 증폭되는 다단 듀얼 SAR ADC
|
4 |
4
제 3항에 있어서, 상기 각 단을 구성하는 2개의 SAR ADC는 첫번째 클록 및 세번째 클록에서 샘플링을 수행하고, 상기 잔류 전압 증폭기는 상기 2개의 SAR ADC에서 출력되는 잔류 전압 각각을 두번째 및 네번째 클록에서 증폭하는 다단 듀얼 SAR ADC
|
5 |
5
제 1항에 있어서, 상기 각 단을 이루는 2개의 SAR ADC 각각은,
상기 소정 비트에 따른 비트 레벨 전압들을 생성하는 커패시터 어레이와,
상기 입력된 아날로그 입력 전압과 상기 비트 레벨 전압들을 비교하는 비교기와,
상기 비교기의 비교 결과를 이용하여 상기 입력된 아날로그 입력 전압을 소정 비트로 디지털 변환하는 SAR 논리 회로
를 포함하는 다단 듀얼 SAR ADC
|
6 |
6
제 5항에 있어서, 상기 커패시터 어레이는,
상기 SAR ADC가 n(n은 양의 정수) 비트 변환기인 경우, 2n -1 개의 커패시터로 구성됨을 특징으로 하는 다단 듀얼 SAR ADC
|
7 |
7
제 5항에 있어서, 상기 비교기는,
상기 비트 레벨 전압들과 상기 입력된 아날로그 입력 전압을 비교하여 하이(high) 또는 로(low) 신호를 출력하는 다단 듀얼 SAR ADC
|
8 |
8
제 1항에 있어서,
상기 아날로그 입력 전압의 디지털 변환 해상도는 상기 복수의 SAR ADC단 각각의 디지털 변환 해상도를 합한 것인 다단 듀얼 SAR ADC
|
9 |
9
제 1항에 있어서, 상기 복수의 SAR ADC단은 제1 내지 제3의 SAR ADC단으로 이루어지며 상기 제1 및 제2 SAR ADC단과 상기 제2 및 제3 SAR ADC단 사이에 상기 잔류전압 증폭기가 연결되는 다단 듀얼 SAR ADC
|
10 |
10
아날로그 입력전압을 소정 비트의 디지털 신호로 변환하기 위해 복수의 SAR ADC단이 순차적으로 연결되고 각 단은 병렬로 연결된 2개의 SAR ADC를 포함하며 상기 각 단 사이에 1개의 잔류 전압 증폭기가 연결되는 다단 듀얼 SAR ADC에서 아날로그 디지털 변환을 수행하는 방법에 있어서, 상기 방법은,
상기 각 단에 포함되는 상기 2개의 SAR ADC 각각이 상이한 클록 구간에서 독립적으로 아날로그 디지털 변환을 수행하는 단계와,
상기 아날로그 디지털 변환을 수행한 이후에 상기 2개의 SAR ADC에서 출력되는 잔류 전압 각각을 상기 잔류 전압 증폭기가 증폭하는 단계
를 포함하는 다단 듀얼 SAR ADC에서의 아날로그 디지털 변환 방법
|
11 |
11
제 10항에 있어서, 상기 다단 듀얼 SAR ADC는 위상이 서로 다른 4개의 클록에 따라 작동하는 다단 듀얼 SAR ADC에서의 아날로그 디지털 변환 방법
|
12 |
12
제 11항에 있어서, 상기 아날로그 디지털 변환 단계에서,
상기 각 단에 포함되는 상기 2개의 SAR ADC 각각은 1개의 클록 구간동안 샘플링을 수행하고 후속하는 2개의 클록 구간동안 아날로그 디지털 변환을 수행하며, 첫번째 SAR ADC가 샘플링을 개시한 후에 2개 클록 간격을 두고 두번째 SAR ADC가 샘플링을 개시하는 다단 듀얼 SAR ADC에서의 아날로그 디지털 변환 방법
|
13 |
13
제 11항에 있어서, 상기 증폭 단계에서,
상기 잔류 전압 증폭기는 상기 2개의 SAR ADC에서 출력되는 잔류 전압 각각을 2개 클록 간격으로 증폭하는 다단 듀얼 SAR ADC에서의 아날로그 디지털 변환 방법
|