1 |
1
기설정된 크기의 전류를 발생시키는 정전류 발생부;상기 정전류 발생부에서 발생된 전류를 클럭 제어 신호에 의해 조절하여 출력하는 전류 가변부;상기 전류 가변부의 출력단에 병렬로 연결되어 상기 전류 가변부에서 인가되는 전류를 통과 또는 차단시키는 제1 제어기 및 제2 제어기;상기 제1 제어기의 출력단과 상기 제2 제어기의 출력단 사이에 배치되는 PMOS 충방전부;상기 PMOS 충방전부의 양단에 각각 연결되며, 상기 PMOS 충방전부에 충전된 전압을 인가받아 하이 또는 로우 레벨의 전압을 출력하는 제1 비교기 및 제2 비교기; 및상기 제1 비교기 및 제2 비교기에서 출력된 전압을 각각 지연시켜 발진신호로 출력하는 래치회로를 포함하며,상기 전류 가변부는,상기 정전류 발생부의 전류를 통과시켜 최소 발진 주파수를 출력시키도록 하는 고정 트랜지스터; 및상기 고정 트랜지스터와 병렬로 연결되고, 디지털 클럭 제어 신호에 의해 상기 정전류 발생부의 전류를 조절하여 출력주파수를 조절하는 가변 트랜지스터를 포함하는 것을 특징으로 하는 저전력 완화 발진기
|
2 |
2
제1항에 있어서,상기 PMOS 충방전부는,제1 PMOS 캐패시터; 및 제2 PMOS 캐패시터를 포함하며, 상기 제1 PMOS 캐패시터와 제2 PMOS 캐패시터는 게이트와 드레인이 크로스 커플드 연결된 것을 특징으로 하는 저전력 완화 발진기
|
3 |
3
삭제
|
4 |
4
제1항에 있어서,상기 가변 트랜지스터는,4 비트의 디지털 클럭 제어 신호에 의해 전류를 조절하는 제1 내지 제4 가변 트랜지스터를 포함하는 것을 특징으로 하는 저전력 완화 발진기
|
5 |
5
제1항에 있어서,상기 제1 제어기 및 제2 제어기는, 각각 상기 래치회로의 출력단에 연결되어 상기 래치회로에서 피드백된 전압에 따라 상기 전류 가변부에서 인가되는 전류를 통과 또는 차단시키는 것을 특징으로 하는 저전력 완화 발진기
|
6 |
6
제1항에 있어서,상기 제1 비교기 및 제2 비교기는,슈미트 트리거인 것을 특징으로 하는 저전력 완화 발진기
|
7 |
7
클럭 발생부; 및상기 클럭 발생부의 출력 주파수를 조절하기 위한 클럭 제어 신호를 제공하는 디지털부를 포함하며, 상기 클럭 발생부는,기설정된 크기의 전류를 발생시키는 정전류 발생부;상기 정전류 발생부에서 발생된 전류를 클럭 제어 신호에 의해 조절하여 출력하는 전류 가변부;상기 전류 가변부의 출력단에 병렬로 연결되어 상기 전류 가변부에서 인가되는 전류를 통과 또는 차단시키는 제1 제어기 및 제2 제어기;상기 제1 제어기의 출력단과 상기 제2 제어기의 출력단 사이에 배치되는 PMOS 충방전부;상기 PMOS 충방전부의 양단에 각각 연결되며, 상기 PMOS 충방전부에 충전된 전압을 인가받아 하이 또는 로우 레벨의 전압을 출력하는 제1 비교기 및 제2 비교기; 및상기 제1 비교기 및 제2 비교기에서 출력된 전압을 각각 지연시켜 발진신호로 출력하는 래치회로를 포함하며,상기 전류 가변부는,상기 정전류 발생부의 전류를 통과시켜 최소 발진 주파수를 출력시키도록 하는 고정 트랜지스터; 및상기 고정 트랜지스터와 병렬로 연결되고, 디지털 클럭 제어 신호에 의해 상기 전류를 조절하여 출력주파수를 조절하는 가변 트랜지스터를 포함하는 것을 특징으로 하는 RFID 태그
|
8 |
8
제7항에 있어서,상기 디지털부는,상기 클럭 발생부에서 출력되는 클럭을 카운팅하는 카운터;상기 카운터에서 카운팅된 클럭수를 기설정된 클럭수와 비교하는 비교기; 및상기 비교기에서 비교된 클럭수의 차이에 대해 클럭 주파수를 보상하도록 상기 클럭 발생부에 클럭 제어 신호를 공급하는 클럭 제어부를 포함하는 것을 특징으로 하는 RFID 태그
|
9 |
9
삭제
|
10 |
10
제7항에 있어서,상기 가변 트랜지스터는,4 비트의 디지털 클럭 제어 신호에 의해 전류를 조절하는 제1 내지 제4 가변 트랜지스터를 포함하는 것을 특징으로 하는 RFID 태그
|