1 |
1
전력 증폭기의 비선형성을 보상하기 위한 디지털 전치 왜곡 장치에 있어서:입력 신호에 각각 인접한 제 1 입력값과 제 2 입력값, 그리고 상기 제 1 입력값에 대응하는 제 1 왜곡값과 상기 제 2 입력값에 대응하는 제 2 왜곡값을 출력하는 전치 보상 룩업 테이블; 그리고상기 제 1 내지 제 2 입력값, 그리고 상기 제 1 내지 제 2 왜곡값을 참조하여 전치 왜곡 함수를 생성하고, 상기 전치 왜곡 함수로부터 상기 입력 신호에 대응하는 전치 왜곡값을 생성하는 함수 발생기를 포함하는 디지털 전치 왜곡 장치
|
2 |
2
제 1 항에 있어서,상기 전치 보상 룩업 테이블은, 입력 신호의 레벨에 대응하는 입력값과, 상기 입력값에 대한 전치 왜곡값의 맵핑 테이블로 구성되며, 상기 입력 신호의 레벨과 일치하는 입력값이 존재하지 않는 경우에 상기 제 1 입력값, 상기 제 1 왜곡값, 상기 제 2 입력값, 그리고 상기 제 2 왜곡값을 출력하는 디지털 전치 왜곡 장치
|
3 |
3
제 2 항에 있어서,상기 입력 신호의 레벨과 일치하는 입력값이 존재하는 경우, 상기 전치 보상 룩업 테이블은 상기 입력값에 맵핑되는 왜곡값을 상기 전치 왜곡값으로 출력하는 디지털 전치 왜곡 장치
|
4 |
4
제 3 항에 있어서,상기 입력 신호의 레벨과 일치하는 입력값이 존재하는 경우, 상기 함수 발생기는 상기 전치 왜곡값을 상기 전력 증폭기에 바이패스시키는 디지털 전치 왜곡 장치
|
5 |
5
제 1 항에 있어서, 상기 함수 발생기는 상기 제 1 입력값, 상기 제 1 왜곡값이 구성하는 제 1 좌표점과, 상기 제 2 입력값과 상기 제 2 왜곡값이 구성하는 제 2 좌표점을 연결하는 상기 전치 왜곡 함수를 생성하는 디지털 전치 왜곡 장치
|
6 |
6
제 5 항에 있어서,상기 전치 왜곡 함수는 상기 제 1 좌표점과 상기 제 2 좌표점을 연결하는 직선 함수, 지수 함수, 그리고 로그 함수들 중 적어도 하나에 대응하는 디지털 전치 왜곡 장치
|
7 |
7
제 5 항에 있어서,상기 함수 발생기는 상기 전력 증폭기의 비선형성을 참조하여 상기 전치 왜곡 함수를 생성하는 디지털 전치 왜곡 장치
|
8 |
8
제 1 항에 있어서,상기 전치 왜곡값과 상기 전치 왜곡값에 대한 상기 전력 증폭기의 피드백 신호를 비교하여 상기 전치 보상 룩업 테이블을 갱신하는 디지털 전치 보상 제어부를 더 포함하는 디지털 전치 왜곡 장치
|
9 |
9
제 8 항에 있어서,상기 디지털 전치 보상 제어부는 상기 전치 왜곡값과 상기 피드백 신호 사이에 존재하는 에러를 감소시키는 값으로 상기 전치 보상 룩업 테이블을 갱신하는 디지털 전치 왜곡 장치
|
10 |
10
전력 증폭기의 비선형성을 보상하기 위한 디지털 전치 왜곡 방법에 있어서:입력 신호의 레벨과 동일한 입력값이 전치 보상 룩업 테이블에 존재하는지 검출하는 단계;상기 입력 신호의 레벨과 동일한 입력값이 상기 전치 보상 룩업 테이블에 존재하지 않는 경우, 상기 입력 신호의 레벨의 근사값인 제 1 입력값과 제 2 입력값, 그리고 상기 제 1 입력값에 대응하는 제 1 왜곡값과 상기 제 2 입력값에 대응하는 제 2 왜곡값을 출력하는 단계;상기 제 1 입력값, 상기 제 1 왜곡값이 구성하는 제 1 좌표점과, 상기 제 2 입력값과 상기 제 2 왜곡값이 구성하는 제 2 좌표점을 연결하는 전치 왜곡 함수를 생성하는 단계; 그리고상기 전치 왜곡 함수 상에서 상기 입력 신호의 레벨에 대응하는 전치 왜곡값을 계산하는 단계를 포함하는 디지털 전치 왜곡 방법
|
11 |
11
제 10 항에 있어서,상기 입력 신호의 레벨과 동일한 입력값이 상기 전치 보상 룩업 테이블에 존재하는 경우, 상기 전치 보상 룩업 테이블에 존재하는 상기 입력값에 대응하는 왜곡값을 상기 전치 왜곡값으로 제공하는 단계를 더 포함하는 디지털 전치 왜곡 방법
|
12 |
12
제 10 항에 있어서,상기 입력 신호를 샘플링하고 양자화하여 상기 입력 신호의 레벨로 제공하는 단계를 더 포함하는 디지털 전치 왜곡 방법
|
13 |
13
제 10 항에 있어서,상기 제 1 입력값은 상기 입력 신호의 레벨보다 낮고, 상기 제 2 입력값은 상기 제 2 입력값보다 높은 상기 입출력 맵핑 테이블 상에서의 입력값들인 것을 특징으로 하는 디지털 전치 왜곡 방법
|
14 |
14
제 10 항에 있어서,상기 전치 왜곡값에 대한 상기 전력 증폭기의 출력을 피드백하는 단계; 상기 피드백된 전치 왜곡값과 상기 전치 왜곡값을 비교하는 단계; 그리고상기 비교 결과를 참조하여 상기 전치 보상 룩업 테이블을 갱신하는 단계를 더 포함하는 디지털 전치 왜곡 방법
|
15 |
15
제 10 항에 있어서,상기 전치 왜곡 함수는 상기 전력 증폭기의 비선형성을 더 고려하여 생성되는 상기 디지털 전치 왜곡 방법
|