맞춤기술찾기

이전대상기술

동작 모드 변경이 가능한 멀티-비트 파이프라인아날로그-디지털 변환기

  • 기술번호 : KST2015093945
  • 담당센터 : 대전기술혁신센터
  • 전화번호 : 042-610-2279
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 동작 모드 변경이 가능한 멀티-비트 파이프라인 아날로그-디지털 변환기에 관한 것으로, 본 발명에 따른 동작 모드 변경이 가능한 멀티-비트 파이프라인 아날로그-디지털 변환기는, 입력된 아날로그 전압을 샘플링 및 홀딩하는 SHA; 아날로그 신호를 입력받아 디지털 신호로 변환하여 출력하는 n+1개의 B-비트 플래시 ADC(Analog-to-Digital Converter); 상기 B-비트 플래시 ADC로부터 출력되는 디지털 신호와 이전 단의 출력신호의 차이를 다시 아날로그 신호로 변환하여 출력하는 n개의 B-비트 MDAC(Multiplying Digital-to-Analog Converter); 및 해상도(Dres)와 동작주파수(Ds)에 따라 상기 플래시 ADC 및 상기 MDAC을 제어하는 n비트의 제어신호(DC1~DCn)를 생성하는 모드 제어 회로를 포함하는 것을 특징으로 한다. 본 발명에 따르면, 요구되는 해상도와 동작주파수에 따라 파이프라인의 단수와 신호 경로를 제어하여 동작 모드를 변경시킴으로써 해당 동작 조건에서의 전력소모를 최소화하고 다양한 방식의 신호처리가 가능하게 되는 효과가 있다.아날로그-디지털 변환기 (analog-to-digital converter), 프로그래머블 (programmable), 파이프라인 (pipeline), 재구성형 (reconfigurable)
Int. CL H03M 1/44 (2006.01)
CPC
출원번호/일자 1020060121756 (2006.12.04)
출원인 한국전자통신연구원
등록번호/일자 10-0850749-0000 (2008.07.31)
공개번호/일자 10-2008-0050885 (2008.06.10) 문서열기
공고번호/일자 (20080806) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 소멸
심사진행상태 수리
심판사항
구분
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2006.12.04)
심사청구항수 6

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전광역시 유성구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 이승철 대한민국 대전 서구
2 전영득 대한민국 대전 중구
3 김귀동 대한민국 대전 대덕구
4 권종기 대한민국 대전 서구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 신영무 대한민국 서울특별시 강남구 영동대로 ***(대치동) KT&G타워 *층(에스앤엘파트너스)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전광역시 유성구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 특허출원서
Patent Application
2006.12.04 수리 (Accepted) 1-1-2006-0899146-07
2 명세서등보정서
Amendment to Description, etc.
2007.02.01 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2007-0097955-62
3 선행기술조사의뢰서
Request for Prior Art Search
2007.10.05 수리 (Accepted) 9-1-9999-9999999-89
4 선행기술조사보고서
Report of Prior Art Search
2007.11.08 수리 (Accepted) 9-1-2007-0064921-12
5 의견제출통지서
Notification of reason for refusal
2008.01.29 발송처리완료 (Completion of Transmission) 9-5-2008-0044765-44
6 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2008.03.25 수리 (Accepted) 1-1-2008-0215639-19
7 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2008.03.25 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2008-0215687-01
8 등록결정서
Decision to grant
2008.07.29 발송처리완료 (Completion of Transmission) 9-5-2008-0396022-51
9 출원인정보변경(경정)신고서
Notification of change of applicant's information
2009.08.04 수리 (Accepted) 4-1-2009-5150899-36
10 출원인정보변경(경정)신고서
Notification of change of applicant's information
2015.02.02 수리 (Accepted) 4-1-2015-0006137-44
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
입력된 아날로그 전압을 샘플링 및 홀딩하는 SHA;아날로그 신호를 입력받아 디지털 신호로 변환하여 출력하는 n+1개의 B-비트 플래시 ADC(Analog-to-Digital Converter);상기 B-비트 플래시 ADC로부터 출력되는 디지털 신호와 이전 단의 출력신호의 차이를 다시 아날로그 신호로 변환하여 출력하는 n개의 B-비트 MDAC(Multiplying Digital-to-Analog Converter); 및해상도(Dres)와 동작주파수(Ds)에 따라 상기 플래시 ADC 및 상기 MDAC을 제어하는 n비트의 제어신호(DC1~DCn)를 생성하는 모드 제어 회로를 포함하며,상기 모드 제어 회로는,상기 해상도(Dres) 값을 이진 온도계 코드(D'res)로 변환하고, 상기 동작주파수(Ds) 값을 1 of n 코드(D's)로 변환하여, 상기 변환된 이진 온도계 코드(D'res)를 상기 변환된 1 of n 코드(D's)에 의해 n 비트에서의 위치가 결정되는 스위치 어레이(switch array)로 통과시켜 n비트의 제어신호(DC1~DCn)를 생성하는 것을 특징으로 하는 동작 모드 변경이 가능한 멀티-비트 파이프라인 아날로그-디지털 변환기
2 2
삭제
3 3
제 1항에 있어서, 상기 해상도(Dres) 값이 r비트이고, 상기 동작주파수(Ds) 값이 s비트인 경우, 상기 제어신호의 비트수(n)는 n=2r+2s-1에 의해 결정되는 것을 특징으로 하는 동작 모드 변경이 가능한 멀티-비트 파이프라인 아날로그-디지털 변환기
4 4
제 1항에 있어서, 상기 n비트의 제어신호(DC1~DCn)는 상기 n개의 B-비트 MDAC의 동작 여부를 각각 나타내는 것을 특징으로 하는 동작 모드 변경이 가능한 멀티-비트 파이프라인 아날로그-디지털 변환기
5 5
제 1항에 있어서, 상기 MDAC은,상기 n비트의 제어신호(DC1~DCn)에 따라 하나의 위상에서 서로 다른 입력을 갖되,상기 DCn과 DC(n-1)이 모두 high이면, 제 1 클럭위상에서 이전 단 MDAC의 출력(VM(n-1))이 입력되며, 상기 DCn이 high이고 상기 DC(n-1)이 low이면, 상기 제 1 클럭위상에서 상기 SHA를 통과한 전압(Vs)이 입력되는 것을 특징으로 하는 동작 모드 변경이 가능한 멀티-비트 파이프라인 아날로그-디지털 변환기
6 6
제 1항에 있어서, 상기 플래시 ADC는,상기 n비트의 제어신호(DC1~DCn)에 따라 하나의 위상에서 서로 다른 입력을 갖되,상기 DC(n-1)이 high인 경우, 제 1 클럭위상에서 이전 단 MDAC의 출력(VM(n-1))이 입력되며, 상기 DC(n-1)이 low이고, 상기 DC(n)이 high인 경우, 상기 제 1 클럭위상에서 상기 SHA를 통과한 전압(Vs)이 입력되는 것을 특징으로 하는 동작 모드 변경이 가능한 멀티-비트 파이프라인 아날로그-디지털 변환기
7 7
제 1항에 있어서, 상기 B-비트 플래시 ADC로부터 출력되는 디지털 신호의 에러를 교정하기 위한 디지털 보정 회로를 더 포함하는 것을 특징으로 하는 동작 모드 변경이 가능한 멀티-비트 파이프라인 아날로그-디지털 변환기
지정국 정보가 없습니다
순번, 패밀리번호, 국가코드, 국가명, 종류의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 패밀리정보 - 패밀리정보 표입니다.
순번 패밀리번호 국가코드 국가명 종류
1 US07486216 US 미국 FAMILY
2 US20080129567 US 미국 FAMILY

DOCDB 패밀리 정보

순번, 패밀리번호, 국가코드, 국가명, 종류의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 패밀리정보 - DOCDB 패밀리 정보 표입니다.
순번 패밀리번호 국가코드 국가명 종류
1 US2008129567 US 미국 DOCDBFAMILY
2 US7486216 US 미국 DOCDBFAMILY
국가 R&D 정보가 없습니다.