1 |
1
외부 프로세서로부터 수신되는 DMA 채널동작요청 및 DMA 전송 제어를 위한 DMA 설정값을 저장하기 위한 DMA 채널 레지스터 뱅크와,DMA 전송에 관련된 인터럽트를 처리하기 위한 제어 프로그램을 저장하는 프로그램 메모리와,주변 장치에서 발생하는 DMA 요청 인터럽트 또는 상기 외부 프로세서로부터 수신되는 상기 DMA 채널동작요청에 응답하여 상기 프로그램 메모리에 저장된 상기 제어 프로그램을 수행하는 인터럽트 제어 프로세서와,상기 인터럽트 제어 프로세서의 DMA 채널 활성화 명령에 응답하여 상기 DMA 채널 레지스터 뱅크에 저장된 상기 DMA 설정값에 따라 DMA 채널의 동작을 제어하여 DMA 전송이 수행되도록 하는 DMA 채널 제어 모듈과,상기 주변장치로부터 발생하는 상기 DMA 요청 인터럽트를 수신하여 상기 인터럽트 제어 프로세서에 전달하고, 상기 DMA 전송이 완료되면 DMA 전송완료 인터럽트를 상기 인터럽트 제어 프로세서로 전달하고, 상기 인터럽트 제어 프로세서에 의해 처리완료된 인터럽트에 대한 해지 신호를 생성하는 인터럽트/DMA 요청 및 해지 모듈을 포함하며,상기 인터럽트 제어 프로세서는 상기 DMA 전송완료 인터럽트가 수신되면 상기 DMA 전송이 최종 완료될 때까지 상기 외부 프로세서의 제어와 상관없이 독립적으로 인터럽트를 처리한 후 다음 DMA 전송을 위한 동작을 반복 수행하는 DMA 제어기
|
2 |
2
제1항에 있어서, 상기 DMA 설정값은, DMA 데이터 전송을 위한 데이터 소스 주소, 목적지 주소, 전송 데이터 크기 및 DMA 채널 제어값을 포함하는 DMA 제어기
|
3 |
3
제1항에 있어서, 상기 인터럽트 제어 프로세서는 상기 제어 프로그램에 지정된 DMA 설정값을 상기 DMA 채널 레지스터 뱅크에 저장한 후에 DMA 채널 활성화 명령을 또한 DMA 채널 레지스터 뱅크에 저장하는 DMA 제어기
|
4 |
4
제3항에 있어서, 상기 DMA 채널 제어 모듈은 상기 DMA 채널 활성화 명령이 상기 DMA 채널 레지스터 뱅크에 저장되면 DMA 채널을 이용한 DMA 전송을 개시하는 DMA 제어기
|
5 |
5
제1항에 있어서, 상기 인터럽트 제어 프로세서는 상기 DMA 제어기에 연결된 인터럽트 제어 마스터 버스를 통해 상기 DMA 요청 인터럽트를 발생시킨 주변장치의 내부 상태를 확인하는 DMA 제어기
|
6 |
6
제1항에 있어서, 상기 인터럽트/DMA 요청 및 해지 모듈은 상기 DMA 채널을 통해 정해진 크기의 데이터 전송이 완료될 때마다 DMA 전송완료 인터럽트를 생성하여 상기 인터럽트 제어 프로세서에 전달하는 DMA 제어기
|
7 |
7
제1항에 있어서, 상기 인터럽트 제어 프로세서의 수행에 관련된 데이터를 저장하기 위한 데이터 메모리를 더 포함하는 DMA 제어기
|
8 |
8
제1항에 있어서, 외부 프로세서와의 인터페이스를 담당하는 DMA 제어 인터페이스를 더 포함하고, 상기 DMA 제어 인터페이스를 통해 상기 DMA 채널동작요청 및 상기 제어 프로그램을 수신하는 DMA 제어기
|
9 |
9
제1항에 있어서, 상기 DMA 설정값에 포함된 전송 데이터 크기만큼의 데이터 전송이 DMA 채널을 통해 최종적으로 완료됨을 나타내는 DMA 채널 동작 완료 인터럽트 및 상기 DMA 제어기 내부 상태에 연관된 인터럽트를 생성하여 외부 인터럽트 제어기에 전달하는 DMA 채널 인터럽트 생성 모듈을 더 포함하는 DMA 제어기
|
10 |
10
제1항에 있어서, 상기 DMA 제어기는, DMA 제어 버스, 인터럽트 제어 마스터 버스, 인터럽트 요청/해지 인터페이스 및 인터럽트 전송 인터페이스중 적어도 하나를 통해 주변 장치 및 외부 프로세서와 통신하는 DMA 제어기
|