맞춤기술찾기

이전대상기술

고속 라디오 네트워크 스위치용 암호 처리 장치

  • 기술번호 : KST2015095114
  • 담당센터 : 대전기술혁신센터
  • 전화번호 : 042-610-2279
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 고속 라디오 네트워크 스위치용 암호 처리 장치에 관한 것으로, 입출력 프로토콜 패킷이 저장되거나 패킷으로부터 추출한 데이터와 명령어, 제어 신호들을 저장하는 메모리 기억 장치부와, 패킷과 패킷으로부터 추출한 데이터, 제어 신호와 명령을 저장하는 공유 메모리 기억 장치부와, 상기 메모리 기억 장치부와 공유 메모리 기억 장치부의 입출력 제어와 동기화를 수행하는 메모리 제어부와, 기밀성 및 무결성 검증 암호 알고리즘을 처리하는 암호 처리 장치부와, 외부 입출력을 제어하는 외부 입출력 제어부와, 외부 네트워크 연결망으로부터 수신되는 패킷에 대하여 패킷 분석 작업을 수행하며, 분석된 패킷을 상기 암호 처리 장치부나 상기 메모리 기억 장치부 혹은 공유 메모리 기억 장치부로 전송하는 외부 네트워크 인터페이스 블록과, 기본 프로토콜 해석 및 패킷 처리, 메모리 관리, 공유 메모리 관리, 암호 처리기 제어를 수행하는 중앙 처리 장치부를 포함하며, 높은 처리율과 작은 응답 시간을 가지는 암호 처리기의 구조와 입출력 메모리 구조, 스케줄러 구조를 제공한다.암호 시스템, 3GPP, 다중 암호 처리기, RNC 시스템
Int. CL H04L 9/14 (2006.01)
CPC H04L 9/14(2013.01) H04L 9/14(2013.01)
출원번호/일자 1020010085801 (2001.12.27)
출원인 한국전자통신연구원
등록번호/일자 10-0416235-0000 (2004.01.12)
공개번호/일자 10-2003-0055732 (2003.07.04) 문서열기
공고번호/일자 (20040124) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 소멸
심사진행상태 수리
심판사항
구분
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2001.12.27)
심사청구항수 10

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전광역시 유성구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 김호원 대한민국 대전광역시유성구
2 최용제 대한민국 광주광역시북구
3 김무섭 대한민국 대전광역시서구
4 류희수 대한민국 대전광역시유성구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 장성구 대한민국 서울특별시 서초구 마방로 ** (양재동, 동원F&B빌딩)(제일특허법인(유))
2 김원준 대한민국 서울특별시 서초구 마방로 ** (양재동, 동원F&B빌딩)(제일특허법인(유))

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전 유성구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 특허출원서
Patent Application
2001.12.27 수리 (Accepted) 1-1-2001-0348210-70
2 보정통지서
Request for Amendment
2002.01.04 발송처리완료 (Completion of Transmission) 1-5-2002-0000692-18
3 서지사항보정서
Amendment to Bibliographic items
2002.02.05 수리 (Accepted) 1-1-2002-5033420-25
4 출원인정보변경(경정)신고서
Notification of change of applicant's information
2002.08.08 수리 (Accepted) 4-1-2002-0065009-76
5 선행기술조사의뢰서
Request for Prior Art Search
2003.07.11 수리 (Accepted) 9-1-9999-9999999-89
6 선행기술조사보고서
Report of Prior Art Search
2003.08.12 수리 (Accepted) 9-1-2003-0033894-02
7 등록결정서
Decision to grant
2003.11.29 발송처리완료 (Completion of Transmission) 9-5-2003-0479711-97
8 출원인정보변경(경정)신고서
Notification of change of applicant's information
2009.08.04 수리 (Accepted) 4-1-2009-5150899-36
9 출원인정보변경(경정)신고서
Notification of change of applicant's information
2015.02.02 수리 (Accepted) 4-1-2015-0006137-44
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1

고속 라디오 네트워크 스위치에서 기밀성 처리 및 무결성 검증 암호 알고리즘을 처리하는 고속 라디오 네트워크 스위치용 암호 처리 장치에 있어서,

입출력 프로토콜 패킷이 저장되거나 패킷으로부터 추출한 데이터와 명령어, 제어 신호들을 저장하는 메모리 기억 장치부와,

패킷과 패킷으로부터 추출한 데이터, 제어 신호와 명령을 저장하는 공유 메모리 기억 장치부와,

상기 메모리 기억 장치부와 공유 메모리 기억 장치부의 입출력 제어와 동기화를 수행하는 메모리 제어부와,

기밀성 및 무결성 검증 암호 알고리즘을 처리하는 암호 처리 장치부와,

외부 입출력을 제어하는 외부 입출력 제어부와,

외부 네트워크 연결망으로부터 수신되는 패킷에 대하여 패킷 분석 작업을 수행하며, 분석된 패킷을 상기 암호 처리 장치부나 상기 메모리 기억 장치부 혹은 공유 메모리 기억 장치부로 전송하는 외부 네트워크 인터페이스 블록과,

기본 프로토콜 해석 및 패킷 처리, 메모리 관리, 공유 메모리 관리, 암호 처리기 제어를 수행하는 중앙 처리 장치부를 포함하는 고속 라디오 네트워크 스위치용 암호 처리 장치

2 2

제 1 항에 있어서, 상기 암호 처리 장치부는

상기 공유 메모리 기억 장치부로부터 상기 중앙 처리 장치부의 개입 없이 데이터 통신을 가능하게 하는 DMA 제어기와,

다수의 암호 처리기가 병렬로 처리할 수 있는 구조로 된 다중 암호 처리부와,

상기 각 암호 처리기의 입출력 공용 메모리로 사용되는 다수의 입출력 메모리와,

상기 입출력 메모리를 제어하여 효율적인 암호 처리 분재 작업을 수행하는 스케줄러와,

상기 스케줄러 및 상기 다중 암호 처리부의 일반적인 동작을 제어하는 암호 처리 제어기를 포함하는 고속 라디오 네트워크 스위치용 암호 처리 장치

3 3

제 2 항에 있어서, 상기 DMA 제어기는

상기 메모리 기억 장치부 혹은 공유 메모리 기억 장치부에 있는 데이터 혹은 명령을 상기 중앙 처리 장치의 개입 없이 입출력하며, 상기 다중 암호 처리기가 필요한 대량의 데이터를 고속으로 입출력 처리하는 것을 특징으로 한 고속 라디오 네트워크 스위치용 암호 처리 장치

4 4

제 2 항에 있어서, 상기 스케줄러는

상기 다중 암호 처리부 혹은 파이프라인으로 설계된 병렬 암호 처리기에 입출력 데이터에 대한 스케줄링이 가능한 것을 특징으로 한 고속 라디오 네트워크 스위치용 암호 처리 장치

5 5

제 2 항에 있어서, 상기 다중 암호 처리부는

파이프라인화 된 암호 처리기를 수용할 수 있는 것을 특징으로 한 고속 라디오 네트워크 스위치용 암호 처리 장치

6 6

제 1 항에 있어서, 상기 중앙 처리 장치는

상기 공유 메모리 기억 장치부를 통하여 암호 처리 장치부 혹은 주변 블록과 통신을 행하며, 상기 중앙 처리 장치와 상기 암호 처리 장치부는 동일한 주소 공간을 사용하게 되어 고속 통신이 가능한 것을 특징으로 한 고속 라디오 네트워크 스위치용 암호 처리 장치

7 7

제 1 항에 있어서, 상기 메모리 제어부는

상기 메모리 기억 장치부 및 공유 메모리 장치부에 대한 접근 권한 확인 및 입출력 제어를 수행하며, 상기 공유 메모리 장치부의 일관성 유지기능도 수행하는 것을 특징으로 한 고속 라디오 네트워크 스위치용 암호 처리 장치

8 8

제 5 항에 있어서, 상기 파이프라인화된 암호 처리부는

파이프라인 기법으로 고속 수행할 수 있는 암호 처리기를 사용하는 것을 특징으로 한 고속 라디오 네트워크 스위치용 암호 처리 장치

9 9

제 1 항에 있어서, 상기 외부 네트워크 인터페이스 블록은

외부망에서 송수신되는 데이터에 대하여 하드웨어를 사용하여 패킷 분석 작업 및 패킷 작성 작업을 수행하는 것을 특징으로 한 고속 라디오 네트워크 스위치용 암호 처리 장치

10 10

제 1 항에 있어서, 상기 외부 네트워크 인터페이스 블록은

입출력용 공유 메모리와 공유 메모리 제어기를 포함하여 시스템의 공유 메모리와 상기 암호 처리 장치부의 입출력 메모리와 동일한 주소 공간을 가지는 것을 특징으로 한 고속 라디오 네트워크 스위치용 암호 처리 장치

지정국 정보가 없습니다
패밀리정보가 없습니다
국가 R&D 정보가 없습니다.