맞춤기술찾기

이전대상기술

기가비트 이더넷 스위치의 ATM 정합장치.

  • 기술번호 : KST2015096992
  • 담당센터 : 대전기술혁신센터
  • 전화번호 : 042-610-2279
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 ATM(Asynchronous Transfer Mode) 망을 통하여 IP(Internet Protocol) 서비스를 제공할 수 있게 하는 기가비트 이더넷 스위치의 ATM 정합장치를 개시한다. 상기 기가비트 이더넷 스위치의 ATM 정합장치는, 네트워크 프로세서, 제어 프로세서, 복수 개의 셀변환부 및 같은 복수 개의 회선정합부를 구비한다. 상기 네트워크 프로세서는, 상기 스위치 패브릭 장치로부터 고정 셀을 수신하여 이더넷 프레임으로 변환한 후 목적지 주소로 전달한다. 상기 복수 개의 셀변환부는, 상기 네트워크 프로세서와 GMII(Giga-bit Media Independent Interface)를 통하여 수신한 이더넷 프레임을 ATM 셀로 변환하거나, ATM 셀을 이더넷 프레임으로 변환한다. 상기 복수 개의 회선정합부는, ATM 셀을 622 Mbps 동기식 디지털 계위 신호로 변환하며, 광 선로를 연결한다. 상기 제어 프로세서는, 상기 라우팅 엔진의 명령에 따라, PCI(Peripheral Component Interconnect)를 통하여 연결된 상기 네트워크 프로세서, 프로세서 외부 버스로 연결된 상기 복수 개의 셀변환부 및 상기 복수 개의 회선정합부를 제어한다. 기가비트, 이더넷, 스위치, ATM, LAN
Int. CL H04L 12/28 (2006.01)
CPC H04L 49/352(2013.01) H04L 49/352(2013.01) H04L 49/352(2013.01) H04L 49/352(2013.01)
출원번호/일자 1020030097252 (2003.12.26)
출원인 한국전자통신연구원
등록번호/일자 10-0567329-0000 (2006.03.28)
공개번호/일자 10-2005-0066053 (2005.06.30) 문서열기
공고번호/일자 (20060404) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 소멸
심사진행상태 수리
심판사항
구분
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2003.12.26)
심사청구항수 6

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전광역시 유성구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 김도연 대한민국 대전광역시유성구
2 정해원 대한민국 대전광역시대덕구
3 김영선 대한민국 대전광역시유성구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 리앤목특허법인 대한민국 서울 강남구 언주로 **길 **, *층, **층, **층, **층(도곡동, 대림아크로텔)
2 이해영 대한민국 서울 강남구 언주로 **길 **, *층, **층, **층, **층(도곡동, 대림아크로텔)(리앤목특허법인)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전광역시 유성구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 특허출원서
Patent Application
2003.12.26 수리 (Accepted) 1-1-2003-0496981-04
2 선행기술조사의뢰서
Request for Prior Art Search
2005.08.16 수리 (Accepted) 9-1-9999-9999999-89
3 선행기술조사보고서
Report of Prior Art Search
2005.09.15 수리 (Accepted) 9-1-2005-0057222-72
4 의견제출통지서
Notification of reason for refusal
2005.11.28 발송처리완료 (Completion of Transmission) 9-5-2005-0604951-17
5 의견서
Written Opinion
2006.01.27 수리 (Accepted) 1-1-2006-0068415-15
6 명세서등보정서
Amendment to Description, etc.
2006.01.27 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2006-0068416-61
7 등록결정서
Decision to grant
2006.03.13 발송처리완료 (Completion of Transmission) 9-5-2006-0143053-20
8 출원인정보변경(경정)신고서
Notification of change of applicant's information
2009.08.04 수리 (Accepted) 4-1-2009-5150899-36
9 출원인정보변경(경정)신고서
Notification of change of applicant's information
2015.02.02 수리 (Accepted) 4-1-2015-0006137-44
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
이더넷 프레임 및 IP 패킷 포워딩 기능을 제공하는 기가비트 회선 정합장치, 상기 기가비트 회선 정합장치로부터 프레임을 수신하여 목적지의 기가비트 이더넷 포트로 패킷을 교환하는 스위치 패브릭(fabric) 장치 및 시스템 관리, 망 관리, L2(layer 2) 및 L3(layer 3) 프로토콜을 처리하는 라우팅 엔진과 함께 기가비트(giga bit) 이더넷(ethernet) 스위치를 구성하는 ATM(Asynchronous Transfer Mode) 정합장치에 있어서, 상기 스위치 패브릭 장치로부터 고정 셀을 수신하여 이더넷 프레임으로 변환한 후 목적지 주소로 전달하는 네트워크 프로세서; 상기 네트워크 프로세서와 GMII(Giga-bit Media Independent Interface)를 통하여 수신한 이더넷 프레임을 ATM 셀로 변환하거나, ATM 셀을 이더넷 프레임으로 변환하는 복수 개의 셀변환부; ATM 셀을 622 Mbps 동기식 디지털 계위 신호로 변환하며, 광 선로를 연결하는 복수 개의 회선정합부; 및 상기 라우팅 엔진의 명령에 따라, PCI(Peripheral Component Interconnect)를 통하여 연결된 상기 네트워크 프로세서, 프로세서 외부 버스로 연결된 상기 복수 개의 셀변환부 및 상기 복수 개의 회선정합부를 제어하는 제어 프로세서를 구비하는 것을 특징으로 하는 기가비트 이더넷 스위치의 ATM 정합장치
2 2
제1항에 있어서, 상기 회선정합부는, 광 인터페이스를 위한 회로로서, 광 신호를 전기적 신호로 변환하고 수신된 데이터로부터 통신 클록(clock)을 추출하며, 동기식 디지털 계위(SDH; Synchronous Digital Hierarchy) 신호로부터 데이터를 추출하여 셀 변환부로 전달하거나, 역으로 셀 변환부로부터 데이터를 수신하여 동기식 디지털 계위에 맞게 선로 관리정보를 추가하고 전기적 신호를 광신호로 변환하여 광 선로로 전송하는 기능을 구비하는 것을 특징으로 하는 기가비트 이더넷 스위치의 ATM 정합장치
3 3
제 1항에 있어서, 상기 네트워크 프로세서는, 상기 복수 개의 셀변환부에 저장된 프레임을 각각 독립된 4개의 GMII 인터페이스를 통하여 병렬로 수신하여 처리하며, 수신한 8비트 스트림에 대한 프레임 추출 및 CRC(cyclic redundancy checking) 검사를 하여 오류가 없으면, 추출한 패킷에 대해 계층 2 스위칭 및 라우팅을 위한 패킷 인식 및 분류, 주소 룩업 및 포워딩, 트래픽 관리 기능을 수행하고, 스위치 인터페이스를 통하여 상기 스위치 패브릭 장치로 스위치 포트를 부가한 고정 패킷 셀을 전송하며, 상기 스위치 패브릭 장치로부터 수신한 고정 패킷 셀을 1기가비트 이더넷 프레임으로 생성하여 셀변환부로 각각 전송하는 기능을 구비하는 것을 특징으로 하는 기가비트 이더넷 스위치의 ATM 정합 장치
4 4
제 1항에 있어서, 상기 각각의 셀변환부는, 일단이 네트워크 프로세서에 연결되고 다른 일단이 수신 프레임 제어기에 연결되며 또 다른 일단이 송신 프레임 제어기에 연결된 GMII 정합기; 일단이 상기 GMII 정합기에 연결되고, 다른 일단이 분할 패킷 메모리에 연결되며 또 다른 일단이 상기 프로세서 외부버스를 통하여 상기 제어프로세서와 연결된 수신 프레임 제어기; 일단이 상기 프로세서 외부버스를 통하여 상기 제어프로세서와 연결되고 다른 일단이 셀분할기로 연결되며 또 다른 일단이 분할제어 메모리에 연결된 분할 제어기; 상기 분할 패킷 메모리, 상기 분할 제어기, 분할제어 메모리 및 송신 셀 버스 변환기에 각각 연결된 셀 분할기; 상기 분할 제어기 및 상기 셀 분할기에 연결된 분할제어 메모리; 일단이 상기 셀 분할기로 연결되고 다른 일단이 회선정합부로 연결된 송신 셀 버스 변환기; 일단이 상기 회선정합부와 연결되고 다른 일단이 셀 조립기로 연결된 수신 셀 버스 변환기; 상기 수신 셀 버스 변환기, 조립제어기, 조립제어 메모리 및 조립패킷 메모리와 각각 연결된 셀 조립기; 일단이 상기 셀 조립기에 연결되고 다른 일단이 송신프레임 제어기에 연결된 조립패킷 메모리; 일단이 상기 프로세서 외부버스를 통하여 상기 제어프로세서와 연결되고, 다른 일단이 상기 셀 조립기에 연결되며 또 다른 일단이 상기 조립제어 메모리에 연결된 조립 제어기; 및 일단이 상기 프로세서 외부버스를 통하여 상기 제어프로세서에 연결되고, 다른 일단이 상기 조립패킷 메모리에 연결되며 또 다른 일단이 상기 GMII 정합기에 연결된 송신 프레임 제어기를 구비하는 것을 특징으로 하는 기가비트 이더넷 스위치의 ATM 정합 장치
5 5
제 4항에 있어서, 상기 GMII 정합기는, 네트워크 프로세서로부터 입력되는 기가비트 이더넷 프레임을 내부 버퍼에 저장하고, 한 프레임 이상이 저장되면 상기 수신프레임 제어기로 출력요청신호를 보내며, 상기 수신프레임 제어기는, 이더넷 프레임을 데이터 및 어드레스 버스를 통하여 상기 분할 패킷 메모리에 저장하고 프레임의 헤더는 상기 분할 제어기로 전송하며, 상기 분할 제어기는, 수신한 프레임 헤더와 IPC(Inter Processor Communication)를 통하여 수신한 PVC(Permanent Virtual Connection, 영구 가상 연결)된 설정 정보의 VPI(Virtual Path Identifier)/VCI(Virtual Path Identifier)값을 매핑(mapping)하여 상기 분할 제어 메모리에 저장하고 상기 셀분할기를 구동하며, 상기 셀분할기는, 상기 분할패킷 메모리에 저장된 이더넷 프레임에 VPI/VCI 헤더를 붙이고, 53 바이트의 ATM 셀로 분할하여 상기 송신 셀 버스 변환기로 전송하며, 상기 송신 셀 버스 변환기는, 상기 셀분할기로부터 수신된 ATM 셀을 UTOPIA(Universal Test and Operations Physical Interface for ATM) 신호로 변환하여 상기 회선 정합부로 전송하는 것을 특징으로 하는 기가비트 이더넷 스위치의 ATM 정합 장치
6 6
제 4항에 있어서, 상기 수신셀 버스 변환기는, 상기 회선정합부 인터페이스인 UTOPIA 인터페이스로 53 바이트의 ATM 셀을 수신하여 상기 셀조립기 사이의 통신 버스인 어드레스, 제어신호, 데이터 버스를 통하여 수신된 ATM 셀을 셀 조립기로 전송하며, 상기 셀조립기는, 상기 조립 제어기의 제어에 따라, 수신한 53 바이트의 ATM 셀에서 헤더 정보는 상기 조립제어 메모리에 저장하고, ATM 적응 계층 5 셀로 조립하며, 트레일러를 제거한 이더넷 프레임을 상기 조립 패킷 메모리에 저장하고, 상기 조립 패킷 메모리에 한 개 이상의 이더넷 프레임이 저장되면, 상기 송신프레임 제어기로 출력 요청 신호를 보내며, 상기 송신프레임 제어기는, 상기 조립 패킷 메모리에 저장된 이더넷 프레임을 어드레스, 데이터 버스를 통하여 읽어 GMII 정합기의 내부 버퍼에 저장하게 하고, 상기 GMII 정합기는, 내부 버퍼에 한 개 이상의 프레임이 저장되면, 상기 저장된 프레임을 GMII 인터페이스를 통하여 상기 네트워크 프로세서로 전송하는 것을 특징으로 하는 기가비트 이더넷 스위치의 ATM 정합 장치
7 6
제 4항에 있어서, 상기 수신셀 버스 변환기는, 상기 회선정합부 인터페이스인 UTOPIA 인터페이스로 53 바이트의 ATM 셀을 수신하여 상기 셀조립기 사이의 통신 버스인 어드레스, 제어신호, 데이터 버스를 통하여 수신된 ATM 셀을 셀 조립기로 전송하며, 상기 셀조립기는, 상기 조립 제어기의 제어에 따라, 수신한 53 바이트의 ATM 셀에서 헤더 정보는 상기 조립제어 메모리에 저장하고, ATM 적응 계층 5 셀로 조립하며, 트레일러를 제거한 이더넷 프레임을 상기 조립 패킷 메모리에 저장하고, 상기 조립 패킷 메모리에 한 개 이상의 이더넷 프레임이 저장되면, 상기 송신프레임 제어기로 출력 요청 신호를 보내며, 상기 송신프레임 제어기는, 상기 조립 패킷 메모리에 저장된 이더넷 프레임을 어드레스, 데이터 버스를 통하여 읽어 GMII 정합기의 내부 버퍼에 저장하게 하고, 상기 GMII 정합기는, 내부 버퍼에 한 개 이상의 프레임이 저장되면, 상기 저장된 프레임을 GMII 인터페이스를 통하여 상기 네트워크 프로세서로 전송하는 것을 특징으로 하는 기가비트 이더넷 스위치의 ATM 정합 장치
지정국 정보가 없습니다
패밀리정보가 없습니다
국가 R&D 정보가 없습니다.