요약 |
본 발명은 디지털 통신에서 필수적으로 사용되는 디지털 파형정형필터와 정합필터를 하나의 하드웨어로 구현하는 방법 및 구조에 관한 것이다. 디지털 파형정형필터는 1:N 인터폴레이션 FIR 필터로 구현할 수 있으며, FIR 필터의 각 탭계수 값에는 보통 나이퀴스트(Nyquist) 펄스의 샘플값, 또는 square-root raised-cosine Nyquist 펄스의 샘플값이 사용된다. 그러나 FIR 필터로 파형정형필터를 구현하는 경우 많은 곱셈기가 필요하게 되어 하드웨어의 양을 증가시키는 문제점이 있다. 이를 피하기 위해 일반적으로 파형정형필터의 입력 심볼과 탭계수값을 미리 곱한 결과값을 롬(ROM) 형식의 룩업테이블에 저장해 놓고, 입력 심볼을 롬 주소신호로 하여 결과값을 출력하는 이른바 룩업테이블(look-up) 방식이 사용된다. 그러나 이 방법은 입력되는 심볼의 경우의 수가 적은 경우에 적합하며, 256-QAM 등과 같이 입력 심볼의 경우의 수가 많은 경우에는 롬의 크기가 증가하는 문제점이 있다. 또한, 디지털 통신용 트랜시이버의 수신부에 사용되는 정합필터의 경우 입력 심볼은 더욱 많은 경우의 수를 가지게 되어 룩업테이블 형식으로 구현하기가 불가능하다. 본 발명은 파형정형필터 입력의 경우의 수가 증가하는 경우에도 별다른 하드웨어 증가없이 사용할 수 있고, 또한 수신부 정합필터로도 사용 가능한 다기능 파형정형필터를 제시한다. 본 발명에서는 파형정형필터에 사용되는 나이퀴스트 펄스가 좌우 대칭 형태의 임펄스 응답을 가지는 점과, 임펄스 응답의 중심값과 최외각값의 차이가 매우 큰 점에서 착안하여 FIR 필터의 곱셈기를 1/2로 줄였으며, 또한 덧셈기의 크기도 혁신적으로 줄일 수 있다. 파형정형필터, 정합필터, FIR필터, 곱셈기, 나이퀴스트 펄스
|