맞춤기술찾기

이전대상기술

NRZ데이터비트동기장치

  • 기술번호 : KST2015100344
  • 담당센터 : 대전기술혁신센터
  • 전화번호 : 042-610-2279
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 NRZ 데이터의 비트 패턴 및 비트 속도에 따라 비트 동기 장치의 PLL 루프 이득이 민감하게 변하지 않을 뿐만 아니라, NRZ 데이터에 천이가 없거나 전압제어 발진기의 클럭 주파수 변화 범위가 크더라도 외부 기준 클럭펄스의 주파수의 배수에 동기되게 전압제어 발진기를 발전시켜 NRZ 데이타와 클럭을 안정되게 복구하는 비트 동기장치를 제공하기 위한 것이다.본 발명은 위상비교기(21), 제1위상 및 주파수 비교 이득 조절기(22), 주파수 비교기(23), 제2위상 및 주파수 비교 이득 조절기(24), M분주기(25), 저역 여파기(26), 및 전압제어 발진기(27)를 구비하고 있다.
Int. CL H03L 7/00 (.)
CPC H03L 7/107(2013.01) H03L 7/107(2013.01) H03L 7/107(2013.01) H03L 7/107(2013.01) H03L 7/107(2013.01)
출원번호/일자 1019920004480 (1992.03.18)
출원인 한국전자통신연구원, 주식회사 케이티
등록번호/일자 10-0094831-0000 (1996.01.26)
공개번호/일자 10-1993-0020858 (1993.10.20) 문서열기
공고번호/일자 1019950008461 (19950731) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 소멸
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (1992.03.18)
심사청구항수 30

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전광역시 유성구
2 주식회사 케이티 대한민국 경기도 성남시 분당구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 이범철 대한민국 대전직할시유성구
2 박권철 대한민국 대전직할시유성구
3 박항구 대한민국 대전직할시유성구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 신성특허법인(유한) 대한민국 서울특별시 송파구 중대로 ***, ID타워 ***호 (가락동)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 주식회사 케이티 대한민국 경기도 성남시 분당구
2 재단법인한국전자통신연구소 대한민국 대전직할시유성구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 대리인선임신고서
Notification of assignment of agent
1992.03.18 수리 (Accepted) 1-1-1992-0025021-81
2 출원심사청구서
Request for Examination
1992.03.18 수리 (Accepted) 1-1-1992-0025022-26
3 특허출원서
Patent Application
1992.03.18 수리 (Accepted) 1-1-1992-0025020-35
4 출원인명의변경신고서
Applicant change Notification
1993.12.17 수리 (Accepted) 1-1-1992-0025023-72
5 출원공고결정서
Written decision on publication of examined application
1995.06.30 발송처리완료 (Completion of Transmission) 1-5-1992-0008221-55
6 등록사정서
Decision to grant
1995.10.27 발송처리완료 (Completion of Transmission) 1-5-1992-0008222-01
7 출원인정보변경(경정)신고서
Notification of change of applicant's information
1999.01.20 수리 (Accepted) 4-1-1999-0010652-29
8 출원인정보변경(경정)신고서
Notification of change of applicant's information
2000.01.14 수리 (Accepted) 4-1-2000-0005008-66
9 출원인정보변경(경정)신고서
Notification of change of applicant's information
2001.04.19 수리 (Accepted) 4-1-2001-0046046-20
10 출원인정보변경(경정)신고서
Notification of change of applicant's information
2002.04.09 수리 (Accepted) 4-1-2002-0032774-13
11 출원인정보변경(경정)신고서
Notification of change of applicant's information
2002.08.08 수리 (Accepted) 4-1-2002-0065009-76
12 출원인정보변경(경정)신고서
Notification of change of applicant's information
2009.03.13 수리 (Accepted) 4-1-2009-5047686-24
13 출원인정보변경(경정)신고서
Notification of change of applicant's information
2009.08.04 수리 (Accepted) 4-1-2009-5150899-36
14 출원인정보변경(경정)신고서
Notification of change of applicant's information
2010.04.19 수리 (Accepted) 4-1-2010-5068437-23
15 출원인정보변경(경정)신고서
Notification of change of applicant's information
2012.01.10 수리 (Accepted) 4-1-2012-5005621-98
16 출원인정보변경(경정)신고서
Notification of change of applicant's information
2012.03.21 수리 (Accepted) 4-1-2012-5058926-38
17 출원인정보변경(경정)신고서
Notification of change of applicant's information
2012.06.08 수리 (Accepted) 4-1-2012-5122434-12
18 출원인정보변경(경정)신고서
Notification of change of applicant's information
2013.07.31 수리 (Accepted) 4-1-2013-5106568-91
19 출원인정보변경(경정)신고서
Notification of change of applicant's information
2014.02.11 수리 (Accepted) 4-1-2014-5018159-78
20 출원인정보변경(경정)신고서
Notification of change of applicant's information
2015.02.02 수리 (Accepted) 4-1-2015-0006137-44
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1

입력되는 NRZ 데이터의 비트 패턴 및 비트 속도에 따라 비트 동기 장치의 PLL(위상 고정루프), 루프이득이 민감하게 변하지 않고 NRZ 데이터에서 천이 밀도가 매우 낮거나 VCO(전압 제어 발진기)의 주파수 변화 범위가 크더라도 NRZ 데이터를 안정되게 복구하고 외부 기준 클럭펄스에 의해서 제어된 주파수 안정도를 갖는 클럭펄스를 구동시키는 NRZ 데이터 비트 동기 장치에 있어서, 상기 입력되는 NRZ 데이터의 천이의 위상과 VCO의 클럭펄스의 상승 천이의 위상을 비교하여 상기 비교한 결과를 NRZ 데이터에서 천이가 있을 때만 출력하고 상기 입력되는 NRZ 데이터를 비트 동기된 클럭펄스로 리타이밍하여 출력하는 위상 비교수단, 상기 위상 비교수단에 연결되어 상기 입력되는 NRZ 데이터에서 천이의 밀도(density)가 설정된 확률보다 크게 발생하여 위상 비교 이득이 설정된 크기보다 커지게 되면 위상 비교 이득을 설정된 크기로 제한하고 상기 입력되는 NRZ 데이터에서 천이의 밀도가 설정된 확률보다 작게 발생하여 위상 비교 이득이 설정된 크기 보다 작게 되면 위상 비교 이득을 제한하지 않고, 출력되는 펄스 파형도 입력되는 NRZ 데이터의 비트 속도에 무관한 펄스 폭을 갖는 펄스 파형으로 정형하여 출력단자로 출력하는 제1위상 및 주파수 비교 이득 조절수단, 외부에서 입력되는 기준 클럭펄스의 반 주기의 배수와 VCO의 클럭펄스 주기의 배수와의 관계를 외부에서 입력되는 기준 클럭펄스에서 천이가 있을 때만 비교하여 결과를 출력하는 주파수 비교수단, 상기 주파수 비교수단에 연결되어 주파수 비교 이득이 설정된 크기보다 커지게 되면 주파수 비교 이득을 설정된 크기로 제한하고 주파수 비교 이득이 설정된 크기보다 작게 되면 주파수 비교 이득을 제한하지 않고, 출력되는 펄스 파형도 상기 외부 기준 클럭펄스 및 VCO 클럭펄스 주파수에 무관한 펄스 폭을 갖는 펄스로 정형하여 출력하는 제2위상 및 주파수 비교 이득 조절수단, 상기 제1위상 및 주파수 비교 이득 조절수단과 제2위상 및 주파수 비교 이득 조절수단에 연결되어 상기 제1위상 및 주파수 비교 이득 조절수단과 제2위상 및 주파수 비교 이득 조절수단에서 각각 출력되는 출력을 저역 여파시키거나 또는 적분하여 출력하기 위한 수단, 상기 저역 여파시키거나 적분하여 출력하기 위한 수단과 위상 비교수단과 주파수 비교수단에 연결되어 상기 저역 여파시키거나 적분하여 출력하기 위한 수단의 출력 전압에 따라 위상 및 주파수가 변경되는 클럭펄스를 상기 위상 비교수단과 주파수 비교수단으로 출력하는 전압 제어 발진수단, 및 상기 전압 제어 발진수단과 제1위상 및 주파수 비교 이득 조절수단과 제2위상 및 주파수 비교 이득 조절수단에 연결되어 상기 전압 제어 발진수단에서 구동된 클럭펄스를 N(N은 자연수) 분주하여 상기 제1위상 및 주파수 비교 이득 조절수단과 제 2 위상 및 주파수 비교 이득 조절수단에 각각 공급하는 N분주수단을 구비하고 있는 것을 특징으로 하는 NRZ 데이터 비트 동기 장치

2 2

제1항에 있어서, 상기 위상 비교수단은 상기 입력되는 NRZ 데이터의 눈모양의 중앙보다 VCO의 클럭펄스의 상승 천이가 앞에 있는지 또는 뒤에 있는지 비교하여 상기 비교한 결과를 입력되는 NRZ 데이터에서 천이가 있을 때만 논리레벨과 논리레벨을 래치하기 위한 래치 클럭펄스로 출력하고 NRZ 데이터에서 천이가 없을 때는 상기 래치 클럭펄스를 출력하지 않고 상기 입력되는 NRZ 데이터를 비트 동기된 클럭펄스로 리타이밍하여 출력하는 것을 특징으로 하는 NRZ 데이터 비트 동기 장치

3 3

제1항에 있어서, 상기 주파수 비교수단은 외부에서 입력되는 기준 클럭펄스의 반 주기의 K(K는 자연수)배가 VCO의 클럭펄스 주기의 4KM(M은 자연수)+1배인지 또는 4KM-1배인지를 상기 외부 기준 클럭펄스에서 천이가 있을 때만 비교하여 결과를 논리레벨과 상기 논리레벨을 래치하기 위한 래치클럭펄스로 출력하는 것을 특징으로 하는 NRZ 데이터 비트 동기 장치

4 4

제2항에 있어서, 상기 위상 비교수단은 한 입력단자에 상기 전압 제어 발진수단의 출력을 입력시키고 나머지 한 입력단자에 논리레벨 '0'으로 고정시킨 2입력 OR 및 NOR게이트, 상기 입력되는 NRZ 데이터를 데이터 입력단자에 입력하고 상기 2입력 OR 및 NOR게이트를 통한 상기 전압 제어 발진수단의 출력에 대해서 동상인 클럭펄스를 클럭펄스 입력단자에 입력하는 제1D플립플롭, 상기 입력되는 NRZ 데이터를 데이터 입력단자에 입력하고 상기 2입력 OR 및 NOR게이트를 통한 상기 전압 제어 발진수단의 출력에 대해서 역상인 클럭펄스를 클럭펄스 입력단자에 입력하는 제2D플립플롭, 상기 게2D플립플롭의 출력을 데이터 입력단자에 입력하고 상기 2입력 OR 및 NOR게이트를 통한 전압 제어 발진수단의 출력에 대해서 동상인 클럭펄스를 클럭펄스 입력단자에 입력하는 제3D플립플롭, 상기 제1D플립플롭의 출력을 데이터 입력단자에 입력하고 상기 2입력 OR 및 NOR게이트를 통한 전압 제어 발진수단에 출력에 대해서 동상인 클럭펄스를 클럭펄스 입력단자에 입력하는 제4D플립플롭, 상기 제2 및 제3D플립플롭의 출력을 두개의 입력단자에 각각 입력하는 배타적 OR게이트, 상기 제1 및 제3D플립플롭의 출력을 두개의 입력단자에 각각 입력하는 배타적OR 및 NOR게이트로 구성되어 상기 배타적 OR 및 NOR게이트 출력에서는 상기 입력되는 NRZ 데이터의 눈모양의 중앙과 VCO의 클럭펄스의 상승 천이와의 위상 관계를 논리레벨로 출력하고 상기 배타적 OR게이트 출력에서는 상기 입력되는 NRZ 데이터의 눈모양의 중앙과 VCO의 클럭펄스의 상승 천이와의 위상 관계를 나타내는 논리래벨을 대치하기 위한 래치클럭펄스를 출력하는 것을 특징으로 하는 NRZ 데이터 비트 동기 장치

5 5

제4항에 있어서, 상기 제1위상 및 주파수 비교 이득 조절수단은 상기 위상 비교수단의 배타적 OR 및 NOR게이트의 배타적 NOR 출력을 데이터 입력단자로 입력하고 상기 위상 비교수단의 배타적 OR게이트의 출력을 클럭펄스 입력단자로 입력하는 게5D플립플롭, 상기 위상 비교수단의 배타적 OR 및 NOR게이트의 배타적 OR 출력을 데이터 입력단자로 입력하고 상기 위상 비교수단의 배타적 OR게이트의 출력을 클럭펄스 입력단자로 입력하는 제6D플립플롭, 상기 제5D플립플롭의 출력을 데이터 입력단자로 입력하고 상기 N분주수단의 출력을 클럭펄스 입력단자로 입력하는 제7D플립플롭, 상기 제6D플립플롭의 출력을 데이터 입력단자로 출력하고 상기 N분주수단의 출력을 클럭펄스 입력단자로 입력하는 제8D플립플롭, 상기 제5및 제6D플립플롭의 출력을 두개의 입력단자에 입력하는 2입력 NOR게이트, 상기 제7 및 제8D플립플롭의 출력을 두개의 입력단자에 입력하는 2입력 OR게이트, 상기 2입력 NOR게이트의 출력을 클리어 입력단자로 입력하고 상기 2입력 OR게이트의 출력을 클럭펄스 입력단자로 입력하고 데이터 입력단자에 논리레벨 '1'을 고정시키고 출력이 상기 제5 및 제6D플립플롭의 클리어 입력단자로 출력되는 제9D플립플롭, 상기 제2입력 OR게이트의 출력을 데이터 입력단자로 입력하고 상기 N분주수단의 출력을 클럭펄스 입력단자로 입력하는 n비트 쉬프트 레지스터, 상기 n비트 쉬프트 레지스터의 n개의 출력을 n개의 입력단자에 각각 입력하고 출력을 상기 제7 및 제8D플립플롭의 클리어 입력단자로 출력하는 n입력 OR게이트, 상기 제7D플립플롭이 출력을 입력단자로 입력하고 출력을 제1출력단자를 통해 상기 저역 여파시키거나 적분하여 출력하기 위한 수단으로 출력하는 제1출력 버퍼, 상기 제8D플립플롭의 출력을 입력단자로 입력하고 출력을 제2 출력단자를통해 상기 저역 여파시키거나 적분하여 출력하기 위한 수단으로 출력하는 제2출력 버퍼로 구성된 것을 특징으로 하는 NRZ 데이터 비트 동기 장치

6 6

제3항에 있어서, 상기 주파수 비교수단은 외부에서 입력되는 기준 클럭펄스를 한 입력단자로 입력하고 나머지 한 입력단자는 논리레벨 '0'로 고정시킨 2입력 OR 및 NOR게이트, 상기 2입력 OR 및 NOR게이트의 OR 출력을 클럭펄스 입력단자에 입력하고 데이터 입력단자는 논리레벨 '1'로 고정시킨 제5D플립플롭, 상기 2입력 OR 및 NOR게이트의 NOR 출력을 클럭펄스 입력단자에 입력하고 데이터 입력단자는 논리레벨'1'로 고정시킨 제6D플립플롭, 상기 제5 및 제6D플립플롭의 출력을 두개의 입력단자에 각각 입력하는 제12입력 OR게이트, 상기 제12입력 OR게이트의 출력을 데이터 입력단자에 입력시키고 상기 전압 제어 발진수단의 출력을 클럭펄스 입력단자에 입력시키고 출력을 상기 제5 및 제6D플립플롭의 클리어 입력단자로 출력하는 제7D플립플롭, 상기 제7D플립플롭의 부출력이 한 입력단자로 입력되는 제12입력 NOR게이트, 상기 제7D플립플롭의 출력이 데이터 입력단자에 입력시키고 상기 전압 제어 발진수단의 출력을 클럭 입력단자에 입력시키는 제9D플립플롭, 상기 제12입력 NOR게이트 출력을 한 입력단자로 입력되는 제22입력 NOR게이트, 상기 제22입력 NOR게이트의 출력을 데이터 입력단자에 입력시키고 상기 전압 제어 발진수단의 출력을 클럭 입력단자에 입력시키는 제8D플립플롭, 상기 제12입력 NOR게이트의 출력이 한 입력단자로 입력되고

상기 제9D플립플롭의 부출력을 나머지 한 입력단자로 입력되는 제22입력 NOR게이트, 상기 제22입력 NOR게이트의 출력을 데이터 입력단자에 입력시키고 상기 전압 제어 발진수단의 출력을 클럭펄스 입력단자에 입력시키고 부출력이 상기 제22입력 OR게이트의 나머지 한 입력단자로 출력되는 제10D플립플롭, 상기 제8D플립플롭의 부출력을 한 입력단자로 입력하고 상기 제9D플립플롭의 출력을 다른 한 입력단자로 입력하고 상기 제10D플립플롭의 출력을 나머지 한 입력단자로 입력하는 제13입력 NOR게이트, 상기 제8D플립플럽의 부출력을 한 입력단자로 입력하고 상기 제9D플립플롭의 부출력을 다른 한 입력단자로 입력하고 상기 제10D플립플롭의 부출력을 나머지 한 입력단자로 입력하고 제23입력 NOR게이트, 상기 제13입력 NOR게이트 출력을 데이터 입력단자에 입력시키고 상기 전압 제어 발진수단의 출력을 클럭펄스 입력단자에 입력시키는 제11D플립플롭, 상기 제23입력 NOR게이트의 출력을 데이터 입력단자에 입력시키고 상기 전압 제어 발진수단의 출력을 클럭펄스 입력단자에 입력시키는 제12D플립플롭, 상기 제8D플립플롭의 출력을 클럭펄스 입력단자에 입력시키고 데이터 입력단자는 논리레벨 '1'로 고정시키고 출력이 상기 제12입력 NOR게이트의 나머지 한 입력단자로 출력되는 제l3D플립플롭, 상기 제11D플립플롭의 출력을 데이터 입력단자에 입력시키고 상기 전압 제어 발진수단의 출력을 클럭펄스 입력단자에 입력시키는 제14D플립플롭, 상기 제12D플립플롭의 출력을 데이터 입력단자에 입력시키고 상기 전압 제어 발진수단의 출력을 클럭펄스 입력단자에 입력시키는 제15D플립플롭, 상기 제14D플립플롭의 출력을 한 입력단자로 입력하고 상기 제15D플립플롭의 출력을 다른 한 입력단자로 입력하고 외부에서 입력되는 초기화 신호를 나머지 한 입력단자로 입력하고 출력을 상기 제14D플립플롭의 클리어 입력단자(D9)와 상기 제2위상 및 주파수 비교 이득 조절수단으로 출력하는 3입력 OR게이트, 상기 제11D플립플롭의 출력을 한 입력단자로 입력하고 상기 제14D플립플롭의 출력을 나머지 한 입력단자로 입력하고 출력을 상기 제2위상 및 주파수 비교 이득 조절수단으로 출력하는 제32입력 OR게이트, 상기 제12D플립플롭의 출력을 한 입력단자로 입력하고 상기 제15D플립플롭의 출력을 나머지 한 입력단자로 입력하고 출력을 상기 제2위상 및 주파수 비교 이득 조절수단으로 출력하는 제42입력 OR게이트로 구성된 것을 특징으로 하는 NRZ 데이더 비트 동기 장치

7 7

제6항에 있어서, 상기 제2위상 및 주파수 비교 이득 조절수단은 상기 주파수 비교수단의 제32입력 OR게이트의 출력을 데이터 입력단자로 입력하고 상기 위상 비교수단의 배타적 OR게이트의 출력을 클럭펄스 입력단자로 입력하는 제16D플립플롭, 상기 주파수 비교수단의 제42입력 OR게이트의 출력을 데이터 입력단자로 입력하고 상기 위상 비교수단의 배타적 OR게이트의 출력을 클럭펄스 입력단자로 입력하는 제17D플립플롭, 상기 제17D플립플롭의 출력을 데이터 입력단자로 입력하고 상기 N분주수단의 출력을 클럭펄스 입력단자로 입력하는 제18D플립플롭, 상기 제16D플립플롭의 출력을 데이터 입력단자로 출력하고 상기 N분주수단의 출력을 클럭펄스 입력단자로 입력하는 제19D플립플롭, 상기 제16 및 제17D플립플롭의 출력을 두개의 입력단자에 입력하는 제42입력 NOR게이트, 상기 제18 및 제19D플립플롭의 출력을 두개의 입력단자에 입력하는 제52입력 OR게이트, 상기 제42입력 NOR게이트의 출력을 클리어 입력단자로 입력하고 상기 제52입력 OR게이트의 출력을 클럭펄스 입력단자로 입력하고 데이터 입력단자에 논리레벨 '1'을 고정시키고 출력이 상기 제16 및 제17D플립플롭의 클리어 입력단자로 출력되는 제20D플립플롭, 상기 제52입력 OR게이트의 출력을 데이터 입력단자로 입력하고 상기 N분주수단의 출력을 클럭펄스 입력단자로 입력하는 n비트 쉬프트 레지스터, 상기 n비트 쉬프트 레지스터의 n개의 출력을 n개의 입력단자에 각각 입력하고 출력을 상기 제3 및 제4D플립플롭의 클리어 입력단자로 출력하는 n입력 OR게이트, 상기 제18D플립플롭의 출력을 입력단자로 입력하고 출력을 제1출력단자를 통해 상기 저역 여과시키거나 적분하여 출력하기 위한 수단으로 출력하는 제1출력 버퍼, 상기

제19D플립플롭의 출력을 입력단자로 입력하고 출력을 제2출력단자를 통해 상기 저역 여파시키거나 적분하여 출력하기 위한 수단으로 출력하는 제2출력 버퍼로 구성된 것을 특징으로 하는 NRZ 데이터 비트 동기 장치

8 8

입력되는 NRZ 데이터의 비트 패턴 및 비트 속도에 따라 비트 동기 장치의 PLL 루프이득이 민감하게 변하지 않고 NRZ 데이터에서 천이 밀도가 매우 낮거나 VCO(전압 제어 발진기)의 주파수 변화 범위가 크더라도 NRZ 데이터를 안정되게 복구하고 외부 기준 클럭펄스에 의해서 제어된 주파수 안정도를 갖는 클럭펄스를 구동시키는 NRZ 네이더 비트동기 장치에 있어서, 상기 입력되는 NRZ 데이터의 천이의 위상과VCO의 클럭펄스의 상승 천이의 위상을 비교하여 결과를 NRZ 데이터에서 천이가 있을 때만 출력하고 상기 입력되는 NRZ 데이터를 비트 동기된 클럭펄스로 리타이밍하여 출력하는 위상 비교수단, 상기 위상 비교수단에 연결되어 상기 입력되는 NRZ 데이터에서 천이 밀도(density)가 설정된 확률보다 크게 발생하여 위상 비교 이득이 설정된 크기보다 커지게 되면 위상 비교 이득을 설정된 크기로 제한하고 상기 입력되는 NRZ 데이터에서 천이의 밀도가 설정된 확률보다 작게 발생하여 위상 비교 이득이 설정된 크기 보다 작게되면 위상 비교 이득을 제한하지 않고, 출력되는 펄스 파형도 입력되는 NRZ 데이터의 비트 속도에 무관한 펄스폭을 갖는 펄스 파형으로 정형하여 출력단자로 출력하는 위상 및 주파수 비교 이득 조절수단, 외부에서 입력되는 기준 클럭펄스의 반 주기의 배수와 VCO의 클럭펄스 주기의 배수와의 관계를 외부에서 입력되는 기준 클럭펄스에서 천이가 있을 때만 비교하여 결과를 출력하는 주파수 비교수단, 상기 위상 및 주파수 비교 이득 조절수단과 주파수 비교수단에 연결되어 상기 위상 및 주파수 비교 이득 조절수단과 주파수 비교수단에서 각각 출력되는 출력을 저역 여과시키거나 또는 적분하여 출력하기 위한 수단, 상기 저역 여파시키거나 적분하여 출력하기 위한 수단과 위상 비교수단과 주파수 비교수단에 연결되어 상기 저역 여파기 시키거나 적분하여 출력하기 위한 수단의 출력 전압에 따라 위상 및 주파수가 변경되는 클럭펄스를 상기 위상 비교수단과 주파수 비교수단으로 출력하는 전압 제어 발진수단, 및 상기 전압 제어 발진수단과 위상 및 주파수 비교 이득 조절수단과 주파수 비교수단에 연결되어 상기 전압 제어 발진수단에서 구동된 클럭펄스를 N(N은 자연수) 분주하여 상기 위상 및 주파수 비교 이득 조절수단과 주파수 비교수단에 각각 공급하는 N분주수단을 구비하고 있는 것을 특징으로 하는 NRZ 데이터 비트 동기 장치

9 9

입력되는 NRZ 데이터의 비트 패턴 및 비트 속도에 따라 비트 동기 장치의 PLL 루프 이득이 민감하게 변하지 않고 NRZ데이터에서 천이 밀도가 매우 낮거나 VCO 주파수 변화 범위가 크더라도 NRZ 데이터를 안정되게 복구하고 외부 기준 클럭펄스에 의해서 제어된 주파수 안정도를 갖는 클럭펄스를 구동시키는 NRZ 데이터 비트 동기 장치에 있어서, 상기 입력되는 NRZ 데이터의 천이의 위상과 VCO의 클럭펄스의 상승 천이의 위상을 비교한 결과를 NRZ 데이터에서 천이가 있을 때만 출력하고 상기 입력되는 NRZ 데이터를 비트 동기된 클럭펄스로 리타이밍하여 출력하는 위상 비교수단, 상기 위상 비교수단에 연결되어 상기 입력되는 NRZ 데이터에서 천이 밀도(density)가 설정된 확률보다 크게 발생하여 위상 비교 이득이 설정된 크기보다 커지게 되면 위상 비교 이득을 설정된 크기로 제한하고 상기 입력되는 NRZ 데이터에서 천이의 밀도가 설정된 확률보다 작게 발생하여 위상 비교 이득이 설정된 크기보다 작게 되면 위상 비교 이득을 제한하지 않고, 출력되는 펄스 파형도 입력되는 NRZ 데이터의 비트 속도에 무관한 펄스폭을 갖는 펄스 파형으로 정형하여 출력단자로 출력되는 위상 및 주파수 비교 이득 조절수단, 상기 위상 및 주파수 비교 이득 조절수단에 연결되어 상기 위상 및 주파수 비교 이득 조절수단에서 출력되는 출력을 저역 여파시키거나 또는 적분하여 출력하기 위한 수단, 상기 저역 여파시키거나 적분하여 출력하기 위한 수단과 위상 비교수단에 연결되어 상기 저역 여파시키거나 적분하여 출력하기 위한 수단의 출력 전압에 따라 위상 및 주파수가 변경되는 클럭펄스를 상기 위상 비교수단으로 출력하는 전압 제어 발진수단, 상기 전압 제어 발진수단과 위상 및 주파수 비교 이득 조절수단에 연결되어 상기 전압 제어 발진수단에서 구동된 클럭펄스를 N(N은 자연수) 분주하여 상기 위상 및 주파수 비교 이득 조절수단에 공급하는 N분주수단으로 구성되는 것을 특징으로 하는 NRZ 데이터 비트 동기 장치

지정국 정보가 없습니다
순번, 패밀리번호, 국가코드, 국가명, 종류의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 패밀리정보 - 패밀리정보 표입니다.
순번 패밀리번호 국가코드 국가명 종류
1 JP02816079 JP 일본 FAMILY
2 JP06046045 JP 일본 FAMILY
3 US05430772 US 미국 FAMILY

DOCDB 패밀리 정보

순번, 패밀리번호, 국가코드, 국가명, 종류의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 패밀리정보 - DOCDB 패밀리 정보 표입니다.
순번 패밀리번호 국가코드 국가명 종류
1 JP2816079 JP 일본 DOCDBFAMILY
2 JP6046045 JP 일본 DOCDBFAMILY
3 JPH0646045 JP 일본 DOCDBFAMILY
4 US5430772 US 미국 DOCDBFAMILY
국가 R&D 정보가 없습니다.