1 |
1
아날로그 또는 디지탈 통신방식에서 동작하는 휴대전화기용 전력증폭기에 있어서, 입력전력신호를 증폭하는 제 1 및 제2전력FET(10,20)와; 상기 입력전력신호를 입력단자(INPUT)를 통해 받아들이고, 입력전력신호에 대한 출력전력신호가 정비례하도록 아날로그 동작모드 또는 디지털 동작모드에 따라 조절된 제 1 게이트 바이어스 전압(VGG1)을 상기 제 1 전력 FET(10)의 게이트에 인가하는 입력단(30)과; 상기 제 1 전력FET(10)의 드레인과 상기 제2 전력FET(20)의 게이트에 연결되고, 상기 제1 전력FET(10)의 드레인에 제1드레인 바이어스 전압(VDD1)을 인가하고, 입력전력신호에 대한 출력전력신호가 정비례하도록 상기 아날로그 동작모드 또는 디지털 동작모드에 따라 조절된 제 2 게이트 바이어스 전압(VGG2)을 상기 제 2 전력 FET(20)의 게이트에 인가하는 중간단(40)과; 그리고 상기 제 2 전력 FET(20)의 드레인에 연결되어, 이 드레인에 제 2 드레인 바이어스 전압(VDD2)을 인가하고, 상기 입력전력신호의 증폭신호를 주 주파수에서는 정합되도록 하고 2차 고조파 및 3차 고조파에 대해서는 2Ω 이하의 임피던스가 되도록 하여 출력단자(OUTPUT)를 통해 출력하는 출력단(50)을 포함하는 아날로그 및 디지털 휴대용 전화기 겸용 전력증폭기
|
3 |
3
제2항에 있어서, 상기 커패시터(C13,C14)은 각각 8∼12㎊, 4∼6㎊의 용량을 갖고, 상기 마이크로스트립들 (L8,L9)은 각각 300㎛의 선폭을 갖고 그리고 각각 1500㎛이하, 5000㎛이하의 길이를 갖는 아날로그 및 디지털 휴대용 전화기 겸용 전력증폭기
|