맞춤기술찾기

이전대상기술

대용량 키용 모듈러 승산장치

  • 기술번호 : KST2015100883
  • 담당센터 : 대전기술혁신센터
  • 전화번호 : 042-610-2279
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 정보보호 기술에 사용되는 대용량 키용 모듈러 승산장치에 관한 것으로, 특히 파이프라인 구조를 이용하여 승산을 수행하고 승산 결과의 하위 비트값에서 상위 비트값을 뺌으로써 모듈러 승산값을 구할 수 있는 대용량 키용 모듈러 승산장치에 관한 것이다. 본 발명의 목적은 파이프라인 구조를 사용하여 대용량 연산 처리 속도를 향상시킬 뿐만 아니라, 하드웨어의 양과 소모 전력을 줄임으로써 정보보호장치의 성능 및 가격 경쟁력을 향상시킬 수 있는 대용량 키용 모듈러 승산장치를 제공하는 데에 있다. 파이프라인 구조를 갖는 대용량 키용 모듈러 승산장치는 64비트의 승수값에 대하여 4진 부분적을 구한 후, 16개의 68비트 잉여 2진 부분적을 생성하는 부분적 생성부과, 8개의 72비트 덧셈/레지스터들로 첫번째 단을 구성하고, 4개의 80비트 덧셈/레지스터들로 두번째 단을 구성하며, 2개의 96비트 덧셈/레지스터들로 세번째 단을 구성하고, 하나의 128비트 덧셈/레지스터로 네 번째 단을 구성한 덧셈/레지스터부와, 상기 128비트 덧셈/레지스터의 하위 64비트 레지스터로부터 상위 64비트 레지스터의 값을 감산한 후, 상위 64비트 레지스터의 결과값과 하위 64비트 레지스터의 결과값의 크기 비교 결과값에 따라서 64비트 감산 레지스터의 결과값을 보정하는 보정부로 구성된다.
Int. CL G06F 7/52 (2006.01)
CPC G06F 7/722(2013.01) G06F 7/722(2013.01)
출원번호/일자 1019970069553 (1997.12.17)
출원인 한국전자통신연구원
등록번호/일자
공개번호/일자 10-1999-0050434 (1999.07.05) 문서열기
공고번호/일자
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 거절
심사진행상태 수리
심판사항
구분
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (1997.12.17)
심사청구항수 7

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전광역시 유성구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 서정욱 대한민국 대전광역시 유성구
2 김경수 대한민국 대전광역시 서구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 이화익 대한민국 서울시 강남구 테헤란로*길** (역삼동,청원빌딩) *층,***,***호(영인국제특허법률사무소)
2 김명섭 대한민국 서울특별시 강남구 테헤란로**길 *, 테헤란오피스빌딩 ***호 시몬국제특허법률사무소 (역삼동)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
최종권리자 정보가 없습니다
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 특허출원서
Patent Application
1997.12.17 수리 (Accepted) 1-1-1997-0217725-91
2 대리인선임신고서
Notification of assignment of agent
1997.12.17 수리 (Accepted) 1-1-1997-0217726-36
3 출원심사청구서
Request for Examination
1997.12.17 수리 (Accepted) 1-1-1997-0217727-82
4 의견제출통지서
Notification of reason for refusal
1999.12.28 발송처리완료 (Completion of Transmission) 9-5-1999-0388716-61
5 거절사정서
Decision to Refuse a Patent
2000.03.30 발송처리완료 (Completion of Transmission) 9-5-2000-0065689-11
6 출원인정보변경(경정)신고서
Notification of change of applicant's information
2001.04.19 수리 (Accepted) 4-1-2001-0046046-20
7 출원인정보변경(경정)신고서
Notification of change of applicant's information
2002.08.08 수리 (Accepted) 4-1-2002-0065009-76
8 출원인정보변경(경정)신고서
Notification of change of applicant's information
2009.08.04 수리 (Accepted) 4-1-2009-5150899-36
9 출원인정보변경(경정)신고서
Notification of change of applicant's information
2015.02.02 수리 (Accepted) 4-1-2015-0006137-44
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1

파이프라인 구조를 갖는 대용량 키용 모듈러 승산장치에 있어서,

64비트의 승수값에 대하여 4진 부분적을 구한 후, 16개의 68비트 잉여 2진 부분적을 생성하는 부분적 생성부와,

8개의 72비트 덧셈/저장부들로 첫번째 단을 구성하고, 4개의 80비트 덧셈/저장부들로 두번째 단을 구성하며, 2개의 96비트 덧셈/저장부들로 세번째 단을 구성하고, 하나의 128비트 덧셈/저장부들로 네 번째 단을 구성한 덧셈/저장부와,

상기 128비트 덧셈/저장부의 하위 64비트 저장부로부터 상위 64비트 저장부의 값을 감산한 후, 상위 64비트 저장부의 결과값과 하위 64비트 저장부의 결과값의 크기 비교 결과값에 따라서 64비트 감산 저장부의 결과값을 보정하는 보정부로 구성된 것을 특징으로 하는 대용량 키용 모듈러 승산장치

2 2

제 1항에 있어서,

상기 부분적 생성부는

64비트 피승수값을 저장하는 피승수 저장수단과,

64비트 승수값을 저장하는 승수 저장수단과,

상기 피승수 저장수단의 출력값과 상기 승수 저장수단의 출력값으로부터 16개의 부분적을 생성하는 68비트 부분적 생성수단을 구비한 것을 특징으로 하는 대용량 키용 모듈러 승산장치

3 3

제 1항에 있어서,

상기 덧셈/저장부의 첫번째 단은

상기 68비트 부분적 생성 수단의 최하위 68비트 부분적과 하위 두번째 68비트 부분적을 더한 후 그 결과를 저장하는 제 1의 72비트 덧셈/저장수단과,

상기 68비트 부분적 생성 수단의 하위 세번째 68비트 부분적과 하위 네번째 68비트 부분적을 더한 후 그 결과를 저장하는 제 2의 72비트 덧셈/저장수단과,

상기 68비트 부분적 생성 수단의 하위 다섯번째 68비트 부분적과 하위 여섯번째 68비트 부분적을 더한 후 그 결과를 저장하는 제 3의 72비트 덧셈/저장수단과,

상기 68비트 부분적 생성 수단의 하위 일곱번째 68비트 부분적과 하위 여덟번째 68비트 부분적을 더한 후 그 결과를 저장하는 제 4의 72비트 덧셈/저장수단과,

상기 68비트 부분적 생성 수단의 하위 아홉번째 68비트 부분적과 하위 열번째 68비트 부분적을 더한 후 그 결과를 저장하는 제 5의 72비트 덧셈/저장수단과,

상기 68비트 부분적 생성 수단의 하위 열한번째 68비트 부분적과 하위 열두번째 68비트 부분적을 더한 후 그 결과를 저장하는 제 6의 72비트 덧셈/저장수단과,

상기 68비트 부분적 생성 수단의 하위 열세번째 68비트 부분적과 하위 열네번째 68비트 부분적을 더한 후 그 결과를 저장하는 제 7의 72비트 덧셈/저장수단과,

상기 68비트 부분적 생성 수단의 하위 열다섯번째 68비트 부분적과 하위 열여섯번째 68비트 부분적을 더한 후 그 결과를 저장하는 제 8의 72비트 덧셈/저장수단을 구비한 것을 특징으로 하는 대용량 키용 모듈러 승산장치

4 4

제 1항에 있어서,

상기 덧셈/저장부의 두번째 단은

상기 제 1의 72비트 덧셈/저장수단의 출력과 상기 제 2의 72비트 덧셈/저장수단의 출력을 더한 후 그 결과를 저장하는 제 1의 80비트 덧셈/저장수단과,

상기 제 3의 72비트 덧셈/저장수단의 출력과 상기 제 4의 72비트 덧셈/저장수단의 출력을 더한 후 그 결과를 저장하는 제 2의 80비트 덧셈/저장수단과,

상기 제 5의 72비트 덧셈/저장수단의 출력과 상기 제 6의 72비트 덧셈/저장수단의 출력을 더한 후 그 결과를 저장하는 제 3의 80비트 덧셈/저장수단과,

상기 제 7의 72비트 덧셈/저장수단의 출력과 상기 제 8의 72비트 덧셈/저장수단의 출력을 더한 후 그 결과를 저장하는 제 4의 80비트 덧셈/저장수단을 구비한 것을 특징으로 하는 대용량 키용 모듈러 승산장치

5 5

제 1항에 있어서,

상기 덧셈/저장부의 세번째 단은

상기 제 1의 80비트 덧셈/저장수단의 출력과 상기 제 2의 80비트 덧셈/저장수단의 출력을 더한 후 그 결과를 저장하는 제 1의 96비트 덧셈/저장수단과,

상기 제 3의 80비트 덧셈/저장수단의 출력과 상기 제 4의 80비트 덧셈/저장수단의 출력을 더한 후 그 결과를 저장하는 제 2의 96비트 덧셈/저장수단을 구비한 것을 특징으로 하는 대용량 키용 모듈러 승산장치

6 6

제 1항에 있어서,

상기 덧셈/저장부의 네번째 단은

상기 제 1의 96비트 덧셈/저장수단의 출력과 상기 제 2의 96비트 덧셈/저장수단의 출력을 더한 후 그 결과를 저장하는 128비트 덧셈/저장수단을 구비한 것을 특징으로 하는 대용량 키용 모듈러 승산장치

7 7

제 1항에 있어서,

상기 보정부는

상기 128비트 덧셈/저장수단의 하위 64비트 출력값을 저장하는 하위 64비트 저장수단과,

상기 128비트 덧셈/저장수단의 상위 64비트 출력값을 저장하는 상위 64비트 저장수단과,

상기 하위 64비트 저장수단의 출력값으로부터 상위 64비트 저장수단의 출력값을 뺀 후, 그 결과값을 저장하는 64비트 감산/저장수단과,

상기 하위 64비트 저장수단의 출력값과 상위 64비트 저장수단의 출력값을 비교하는 64비트 비교 수단과,

상기 64비트 비교 수단의 출력값의 제어를 받아 상기 64비트 감산/저장수단의 출력값에 1을 더하는 1증가수단으로 구성된 것을 특징으로 하는 대용량 키용 모듈러 승산장치

지정국 정보가 없습니다
패밀리정보가 없습니다
국가 R&D 정보가 없습니다.