맞춤기술찾기

이전대상기술

여러개의버스마스타의우선발생순버스사용권중재회로

  • 기술번호 : KST2015101226
  • 담당센터 : 대전기술혁신센터
  • 전화번호 : 042-610-2279
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은, 동등한 레벨에서 먼저 버스사용권을 요구한 버스 마스타가 버스사용권을 사용할 수 있도록 하고, 간단한 로직으로 구현하여 비용절감의 효과를 갖는 우선 발생순 버스 사용권 중재회로를 제공하는데 그 목적이 있으며, 동일한 기능이나 지위의 버스마스타들을 여러개 인터이스할 경우 차별화된 우선순위 방식이 아닌 우선발생순으로 버스 사용권을 중재하는 회로를 구현하되 간단한 SR 플립플롭과 인버터 및 OR 게히트로 구성하여 경제성을 높였고, 우선 순위가 필요없는 같은 기능 및 지위의 버스 마스타들에게 효율적인 방식인 우선 발생순위 중재 방식이 가능하도록 하였다.
Int. CL G06F 13/18 (2006.01)
CPC G06F 13/18(2013.01) G06F 13/18(2013.01) G06F 13/18(2013.01) G06F 13/18(2013.01)
출원번호/일자 1019930028323 (1993.12.17)
출원인 한국전자통신연구원, 주식회사 케이티
등록번호/일자 10-0098110-0000 (1996.04.10)
공개번호/일자 10-1995-0020180 (1995.07.24) 문서열기
공고번호/일자 1019950012503 (19951018) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 소멸
심사진행상태 수리
심판사항
구분
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (1993.12.17)
심사청구항수 1

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전광역시 유성구
2 주식회사 케이티 대한민국 경기도 성남시 분당구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 도한철 대한민국 대전직할시유성구
2 송주빈 대한민국 대전직할시유성구
3 김재근 대한민국 대전직할시유성구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 신성특허법인(유한) 대한민국 서울특별시 송파구 중대로 ***, ID타워 ***호 (가락동)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 재단법인한국전자통신연구소 대한민국 대전직할시유성구
2 주식회사 케이티 대한민국 경기도 성남시 분당구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 대리인선임신고서
Notification of assignment of agent
1993.12.17 수리 (Accepted) 1-1-1993-0142370-01
2 출원심사청구서
Request for Examination
1993.12.17 수리 (Accepted) 1-1-1993-0142371-46
3 특허출원서
Patent Application
1993.12.17 수리 (Accepted) 1-1-1993-0142369-54
4 출원인명의변경신고서
Applicant change Notification
1994.10.13 수리 (Accepted) 1-1-1993-0142372-92
5 명세서등보정서
Amendment to Description, etc.
1995.02.06 수리 (Accepted) 1-1-1993-0142373-37
6 출원공고결정서
Written decision on publication of examined application
1995.09.22 발송처리완료 (Completion of Transmission) 1-5-1993-0067211-50
7 등록사정서
Decision to grant
1996.01.18 발송처리완료 (Completion of Transmission) 1-5-1993-0067212-06
8 출원인정보변경(경정)신고서
Notification of change of applicant's information
1999.01.20 수리 (Accepted) 4-1-1999-0010652-29
9 출원인정보변경(경정)신고서
Notification of change of applicant's information
2000.01.14 수리 (Accepted) 4-1-2000-0005008-66
10 출원인정보변경(경정)신고서
Notification of change of applicant's information
2001.04.19 수리 (Accepted) 4-1-2001-0046046-20
11 출원인정보변경(경정)신고서
Notification of change of applicant's information
2002.04.09 수리 (Accepted) 4-1-2002-0032774-13
12 출원인정보변경(경정)신고서
Notification of change of applicant's information
2002.08.08 수리 (Accepted) 4-1-2002-0065009-76
13 출원인정보변경(경정)신고서
Notification of change of applicant's information
2009.03.13 수리 (Accepted) 4-1-2009-5047686-24
14 출원인정보변경(경정)신고서
Notification of change of applicant's information
2009.08.04 수리 (Accepted) 4-1-2009-5150899-36
15 출원인정보변경(경정)신고서
Notification of change of applicant's information
2010.04.19 수리 (Accepted) 4-1-2010-5068437-23
16 출원인정보변경(경정)신고서
Notification of change of applicant's information
2012.01.10 수리 (Accepted) 4-1-2012-5005621-98
17 출원인정보변경(경정)신고서
Notification of change of applicant's information
2012.03.21 수리 (Accepted) 4-1-2012-5058926-38
18 출원인정보변경(경정)신고서
Notification of change of applicant's information
2012.06.08 수리 (Accepted) 4-1-2012-5122434-12
19 출원인정보변경(경정)신고서
Notification of change of applicant's information
2013.07.31 수리 (Accepted) 4-1-2013-5106568-91
20 출원인정보변경(경정)신고서
Notification of change of applicant's information
2014.02.11 수리 (Accepted) 4-1-2014-5018159-78
21 출원인정보변경(경정)신고서
Notification of change of applicant's information
2015.02.02 수리 (Accepted) 4-1-2015-0006137-44
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1

다수의 버스 사용권 요구신호를 입력받아 CPU(1)로 전달하는 논리곱 처리수단(I1)과, 상기 다수의 버스 사용권 요구신호 중 소정의 하나씩의 신호를 입력받는 제1 내지 제3인버터(I2,I6,I10)와, 버스 요구 인에이블 신호를 입력받는 제1 내지 제3논리합 처리수단(I3,I7,I11)과, 상기 제1 내지 제3인버터(I2,I6,I10)의 출력을 세트 단자로 입력받고, 상기 제1 내지 제3OR 논리합 처리수단(I3,I7,I11)의 출력을 리셋 단자로 입력받는 제1 내지 제3SR 플립플롭(I4,I8,I12)과, 상기 제1 내지 제3SR 플립플롭 (I4,I8,I12)의 출력을 인버팅하여 입력받고, CPU(1)로부터의 버스사용권 허가신호를 입력받아 버스 사용 허가 신호를 버스마스터 칩으로 제공하는 제4 내지 제6논리합 처리수단(I5,I9,I13)을 구비하는 것을 특징으로 하는 버스마스터의 우선 발생순 버스 사용권 중재 회로

지정국 정보가 없습니다
패밀리정보가 없습니다
국가 R&D 정보가 없습니다.