맞춤기술찾기

이전대상기술

SAE 계산 장치 및 그를 포함하는 H.264 코딩 장치

  • 기술번호 : KST2015101937
  • 담당센터 : 대전기술혁신센터
  • 전화번호 : 042-610-2279
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 인트라 16×16 휘도 예측시에 역양자화 및 역변환의 동작 시작 시점을 앞당겨주며동작 속도를 증대시키기 위한 SAE 계산 장치 및 그를 포함하는 H.264 코딩 장치에 관한 것으로, IQIT에 필요한 양자화된 DC 성분과 역양자화된 DC 성분을 인트라 예측 동작시에 미리 계산할 수 있도록 함으로써, 역양자화 및 역변환의 동작 시점을 앞당겨 줄 수 있을 뿐 만 아니라, 역양자화 및 역변환의 동작 속도까지도 증대시켜 줄 수 있도록 한다. H.264, 인트라 예측, DC 계수, SAE 계산, 인트라 16×16 휘도 예측
Int. CL H04N 19/51 (2014.01) H04N 19/43 (2014.01)
CPC H04N 19/43(2013.01) H04N 19/43(2013.01) H04N 19/43(2013.01)
출원번호/일자 1020090031779 (2009.04.13)
출원인 한국전자통신연구원
등록번호/일자 10-1127963-0000 (2012.03.12)
공개번호/일자 10-2010-0067586 (2010.06.21) 문서열기
공고번호/일자 (20120326) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보 대한민국  |   1020080125839   |   2008.12.11
법적상태 소멸
심사진행상태 수리
심판사항 심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2009.04.13)
심사청구항수 8

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전광역시 유성구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 신경선 대한민국 대전광역시 서구
2 이석호 대한민국 대전광역시 서구
3 김익균 대한민국 대전광역시 유성구
4 이후성 대한민국 대전광역시 유성구
5 박성모 대한민국 대전광역시 유성구
6 엄낙웅 대한민국 대전광역시 유성구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 특허법인씨엔에스 대한민국 서울 강남구 언주로 **길 **, 대림아크로텔 *층(도곡동)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 주식회사 유나이브 경기도 성남시 중원구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2009.04.13 수리 (Accepted) 1-1-2009-0220939-64
2 출원인정보변경(경정)신고서
Notification of change of applicant's information
2009.08.04 수리 (Accepted) 4-1-2009-5150899-36
3 의견제출통지서
Notification of reason for refusal
2011.04.26 발송처리완료 (Completion of Transmission) 9-5-2011-0224007-25
4 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2011.06.27 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2011-0487183-41
5 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2011.06.27 수리 (Accepted) 1-1-2011-0487184-97
6 거절결정서
Decision to Refuse a Patent
2011.12.22 발송처리완료 (Completion of Transmission) 9-5-2011-0759235-21
7 명세서 등 보정서(심사전치)
Amendment to Description, etc(Reexamination)
2012.01.18 보정승인 (Acceptance of amendment) 7-1-2012-0002542-73
8 등록결정서
Decision to grant
2012.02.28 발송처리완료 (Completion of Transmission) 9-5-2012-0116331-93
9 출원인정보변경(경정)신고서
Notification of change of applicant's information
2015.02.02 수리 (Accepted) 4-1-2015-0006137-44
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
입력신호와 예측신호의 차를 계산하는 다수개의 뺄셈부; 상기 다수개의 뺄셈부에 의해 계산된 입력신호와 예측신호의 차에 대한 절대값을 계산하는 다수개의 절대값 계산부;DC 계수 계산모드시에는 상기 다수개의 뺄셈부의 출력 신호를 선택하고, SAE(Sum of Absolute Error) 계산모드시에는 상기 다수개의 절대값 계산부의 출력 신호를 선택하여 출력하는 다수개의 동작모드 선택부; 상기 다수개의 동작모드 선택부의 출력 신호를 모두 합하는 덧셈부;상기 덧셈부의 출력 신호로부터 하나의 매크로 블록에 대한 SAE 값을 획득하여 출력하는 SAE 값 출력부; 및 상기 덧셈부의 출력 신호로부터 하나의 매크로 블록에 대한 DC 계수값을 획득하여 출력하는 DC 계수값 출력부를 포함하는 SAE 계산 장치
2 2
제1항에 있어서, 상기 DC 계수값 출력부는 다수번의 사이클 동안 상기 덧셈부로부터 출력되는 신호를 순차적으로 저장하여, 상기 DC 계수값을 획득하는 DC 레지스터; 및 상기 DC 레지스터에 저장된 DC 계수값을 하다마드 변환부에 제공하는 DC 계수값 출력부를 포함하는 것을 특징으로 하는 SAE 계산 장치
3 3
제1항에 있어서, 상기 DC 레지스터는 인트라 16×16 휘도 예측모드시 입력신호와 예측신호가 n(n은 자연수)개씩 입력되면, '16/n'번의 사이클 동안 상기 덧셈부로부터 출력되는 신호를 순차적으로 저장하여 상기 DC 계수값을 획득하고, 인트라 8×8 색도 예측모드시 입력신호와 예측신호가 n개씩 입력되면, '8/n'번의 사이클 동안 상기 덧셈부로부터 출력되는 신호를 순차적으로 저장하여 상기 DC 계수값을 획득하는 것을 특징으로 하는 SAE 계산 장치
4 4
삭제
5 5
삭제
6 6
하나의 매크로 블록에 대한 입력신호들을 저장하는 입력신호 메모리;상기 입력신호들 각각에 대응되는 예측신호들을 제공하는 예측신호 제공부;SAE 계산모드시에는 상기 입력신호들과 상기 예측신호들로부터 예측모드별 SAE 값을 계산하고, DC 계수 계산모드시에는 상기 입력신호들과 상기 예측신호들의 차를 모두 합한 신호로부터 상기 하나의 매크로 블록에 대한 DC 계수값을 계산하는 SAE 계산부; 및 상기 SAE 계산부가 예측모드별 SAE 값을 계산하면, 상기 예측모드별 SAE 값을 분석하여 최적의 예측모드를 결정하고, 상기 SAE 계산부가 DC 계수값을 계산하면, 상기 DC 계수값을 하다마드 변환하여 TQ(Transform and Quantization) 및 IQIT(Inverse Quantization and Inverse Transform) 장치에 제공하는 예측모드 선택부를 포함하고,상기 SAE 계산부는 다수개의 예측모드들 중에서 하나의 예측모드에 대응되며, SAE 계산모드시에는 상기 입력신호들과 상기 예측신호들로부터 상기 하나의 예측모드의 SAE 값을 계산하고 DC 계수 계산모드시에는 상기 입력신호들과 상기 예측신호들로부터 DC 계수값을 계산하는 제1예측부; 및다수개의 예측모드들 중에서 하나의 예측모드를 제외한 나머지 예측모드들 각각에 대응되며, 상기 입력신호들과 상기 예측신호들로부터 상기 나머지 예측모드들의 SAE 값을 각각 계산하는 소정개의 제2예측부를 포함하며,상기 제1예측부는상기 입력신호와 상기 예측신호의 차를 계산하는 다수개의 뺄셈부; 상기 다수개의 뺄셈부에 의해 계산된 입력신호와 예측신호의 차에 대한 절대값을 계산하는 다수개의 절대값 계산부;DC 계수 계산모드시에는 상기 다수개의 뺄셈부의 출력 신호를 선택하고, SAE 계산모드시에는 상기 다수개의 절대값 계산부의 출력 신호를 선택하여 출력하는 다수개의 동작모드 선택부; 상기 다수개의 동작모드 선택부의 출력 신호를 모두 합하는 덧셈부;상기 덧셈부의 출력 신호로부터 하나의 매크로 블록에 대한 SAE 값을 획득하여 출력하는 SAE 값 출력부; 및 상기 덧셈부의 출력 신호로부터 하나의 매크로 블록에 대한 DC 계수값을 획득하여 출력하는 DC 계수값 출력부를 포함하는 것을 특징으로 하는 H
7 7
제6항에 있어서, 상기 DC 계수값 출력부는 다수번의 사이클 동안 상기 덧셈부로부터 출력되는 신호를 순차적으로 저장하여, 상기 DC 계수값을 획득하는 DC 레지스터; 및 상기 DC 레지스터에 저장된 DC 계수값을 상기 예측모드 선택부에 제공하여 하다마드 변환되도록 하는 DC 계수값 출력부를 포함하는 것을 특징으로 하는 H
8 8
제6항에 있어서, 상기 DC 레지스터는 인트라 16×16 휘도 예측모드시 입력신호와 예측신호가 n(n은 자연수)개씩 입력되면, '16/n'번의 사이클 동안 상기 덧셈부로부터 출력되는 신호를 순차적으로 저장하여 상기 DC 계수값을 획득하고, 인트라 8×8 색도 예측모드시 입력신호와 예측신호가 n개씩 입력되면, '8/n'번의 사이클 동안 상기 덧셈부로부터 출력되는 신호를 순차적으로 저장하여 상기 DC 계수값을 획득하는 것을 특징으로 하는 H
9 9
제6항에 있어서, 상기 예측모드 선택부는 상기 SAE 계산부가 예측모드별 SAE 값을 계산하면, 상기 예측모드별 SAE 값을 분석하여 최적의 예측모드를 결정하는 최적 모드 결정부; 및 상기 SAE 계산부가 DC 계수값을 계산하면, 상기 DC 계수값을 하다마드 변환하는 하다마드 변환부를 포함하는 것을 특징으로 하는 H
10 10
제9항에 있어서, 상기 예측신호 제공부는 상기 입력신호들 각각에 대응되는 예측모드별 예측신호들을 저장하고, 예측모드별로 한 사이클당 n(n은 자연수)개씩 순차적으로 출력하는 예측신호 생성부; 및 상기 예측신호 생성부로부터 출력되는 예측신호들 중에서 최적의 예측모드에 상응하는 n개의 예측신호들만을 선택하여 상기 SAE 계산부에 제공하는 예측신호 선택부를 포함하는 것을 특징으로 하는 H
지정국 정보가 없습니다
패밀리정보가 없습니다
순번, 연구부처, 주관기관, 연구사업, 연구과제의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 국가R&D 연구정보 정보 표입니다.
순번 연구부처 주관기관 연구사업 연구과제
1 정보통신부,정보통신연구진흥원 한국전자통신연구원 IT성장동력기술개발 MPCore 플랫폼 기반 다중 포맷 멀티미디어 SoC