요약 | 본 발명은 차동 증폭 회로에 관한 것으로 특히, 소스 전극으로 신호를 입력하고 드레인 전극으로 출력하는 구조로 여러 가지 혼합된 주파수 성분을 원래의 차동 신호로부터 용이하게 제거할 수 있는 것을 특징으로 한다. 종래의 차동 증폭 회로는 독립된 증폭단을 구성하여 바이어스 회로 및 이에 따른 직류 바이어스 전류 소모를 필요로 한다. 본 발명에서는 두 개의 트랜지스터를 이용하여, 첫 번째 입력 신호를 제 1 트랜지스터의 소스 전극에 공급하고 동시에 제 2 트랜지스터의 게이트 전극에 공급하며, 두 번째 입력 신호는 제 2 트랜지스터의 소스 전극에 공급하고 동시에 제 1 트랜지스터의 게이트 전극에 공급한다. 또한 각각 트랜지스터의 드레인 전극은 부하 저항과 연결 되도록 한 구성으로 독립된 직류 바이어스 전원이 필요없는 간단한 회로를 제시한다. 차동 증폭, 바이어스, 부하저항, 소스 전극 |
---|---|
Int. CL | H03F 3/45 (2006.01) |
CPC | H03F 3/45183(2013.01) |
출원번호/일자 | 1019970072065 (1997.12.22) |
출원인 | 한국전자통신연구원 |
등록번호/일자 | 10-0290460-0000 (2001.03.02) |
공개번호/일자 | 10-1999-0052572 (1999.07.15) 문서열기 |
공고번호/일자 | (20010601) 문서열기 |
국제출원번호/일자 | |
국제공개번호/일자 | |
우선권정보 | |
법적상태 | 소멸 |
심사진행상태 | 등록원부생성(갱신) |
심판사항 | |
구분 | |
원출원번호/일자 | |
관련 출원번호 | |
심사청구여부/일자 | Y (1997.12.22) |
심사청구항수 | 2 |