요약 |
이 발명은 다수의 정보를 입력받아 다수의 표시장치에 각각의 정보를 출력하는 일체형 프로세싱장치를 제공하기 위한 것이며, 프로세싱장치(1) 하나의 중앙처리장치(CPU ; 9)와 메모리(5) 및 N개의 비디오콘트롤러(2, 3, 4)를 포함하고, 각각의 비디오콘트롤러(2, 3, 4)는 각각의 통신선로(31, 32, 33)를 통해 각각 하나의 표시장치(21, 22, 23)의 작동을 제어하며, 메모리(5)의 영역할당맵은 N개의 비디오콘트롤러(2, 3, 4)에 대해 각각 할당된 N개의 메모리영역(6, 7, 8)을 포함하고, 각각의 비디오콘트롤러(2, 3, 4)는 자신에게 할당된 메모리영역(6, 7, 8)에서 정보를 읽어서 자신에게 연결된 표시장치(21, 22, 23)에 정보를 표시하며, CPU(9)는 프로세싱장치(1)의 외부로부터 입력되는 다수의 정보를 각각의 메모리영역(6, 7, 8)에 써넣고 제어버스(12)를 통하여 각각의 비디오콘트롤러(2, 3, 4)를 초기화, 동기화, 활성화 또는 비활성화하는 제어를 하고, 메모리영역(6, 7, 8)으로부터 정보를 읽어서 표시장치(21, 22, 23)에 정보를 표시하는 동작은 각각의 비디오콘트롤러(2, 3, 4)에서 개별적으로 이루어진다.표시장치, 정보, 다수, 비디오, 컨트롤러, 프로세서, 프로세싱, CPU
|