1 |
1
복수 개의 스위칭 수단을 구비하는 플라즈마 디스플레이 패널의 에너지 회수 회로에 있어서,
패널 커패시터;
일단이 서스테인 전원 입력단과 연결되고, 타단이 상기 패널 커패시터의 Y 서스테인 전극과 연결되며, 상기 Y 서스테인 전극과 병렬로 접속된 제 1 및 제 3 서스테인 트랜지스터를 포함하는 Y 서스테인 구동부;
일단이 서스테인 전원 입력단과 연결되고, 타단이 상기 패널 커패시터의 X 서스테인 전극과 연결되며, 상기 X 서스테인 전극과 병렬로 접속된 제 2 및 제 4 서스테인 트랜지스터를 포함하는 X 서스테인 구동부;
상기 Y 서스테인 구동부와 연결되며, 상기 패널 커패시터의 Y 서스테인 전극과 병렬로 접속된 제 1, 제 3 인덕터 및 어드레스 기저 전압을 인가하는 Y 어드레스 전극을 포함하는 Y 에너지 회수부; 및
상기 X 서스테인 구동부와 연결되며, 상기 패널 커패시터의 X 서스테인 전극과 병렬로 접속된 제 2, 제 4 인덕터 및 어드레스 기저 전압을 인가하는 X 어드레스 전극을 포함하는 X 에너지 회수부를 포함하는 플라즈마 디스플레이 패널의 에너지 회수 회로
|
2 |
2
제 1 항에 있어서,
상기 제 1 내지 제 4 서스테인 트랜지스터는 n형 MOS 전계 효과 트랜지스터로 이루어지는 것을 특징으로 하는 플라즈마 디스플레이 패널의 에너지 회수 회로
|
3 |
3
제 2 항에 있어서,
상기 X 서스테인 구동부 및 상기 Y 서스테인 구동부는
각각의 서스테인 트랜지스터에 양끝단에 병렬로 연결되는 바디 다이오드를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 에너지 회수 회로
|
4 |
4
제 3 항에 있어서,
상기 바디 다이오드는
상기 각각의 서스테인 트랜지스터의 소스단과 접한 부분이 애노드 전극이고, 드레인단과 접한 부분이 캐소드 전극을 구성하는 방향으로 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 에너지 회수 회로
|
5 |
5
제 1 항에 있어서,
상기 Y 에너지 회수부는
상기 Y 서스테인 구동부와 연결되며 상기 패널 커패시터의 Y 서스테인 전극과 병렬로 접속된 제 1 및 제 3 인덕터;
상기 제 1 인덕터와 병렬 연결된 제 1 및 제 3 다이오드;
상기 제 3 인턱터와 병렬 연결된 제 2 및 제 4 다이오드;
상기 제 1 다이오드와 직렬 연결된 Y 어드레스 전압 인가 스위치;
상기 제 2 다이오드와 직렬 연결된 Y 에너지 회수 스위치; 및
상기 Y 어드레스 전압 인가 스위치를 통하여 어드레스 기저 전압을 인가하는 X 어드레스 기저 전압 인가 전극을 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 에너지 회수 회로
|
6 |
6
제 1 항에 있어서,
상기 X 에너지 회수부는
상기 X 서스테인 구동부와 연결되며, 상기 패널 커패시터의 X 서스테인 전극과 병렬로 접속된 제 2 및 제 4 인덕터;
상기 제 2 인덕터와 병렬 연결된 제 5 및 제 7 다이오드;
상기 제 4 인덕터와 병렬 연결된 제 6 및 제 8 다이오드;
상기 제 5 다이오드와 직렬 연결된 X 어드레스 전압 인가 스위치;
상기 제 6 다이오드와 직렬 연결된 X 에너지 회수 스위치; 및
상기 제 X 어드레스 전압 인가 스위치를 통하여 어드레스 기저 전압을 인가하는 X 어드레스 기저 전압 인가 전극을 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 에너지 회수 회로
|
7 |
7
제 1 항에 있어서,
상기 Y 서스테인 구동부의 제 1 서스테인 트랜지스터 및 상기 X 서스테인 구동부의 제 2 서스테인 트랜지스터는 서스테인 전원 입력단과 병렬로 연결되며,
상기 서스테인 전원 입력단으로부터 인가되는 서스테인 전압을 라 하고, 상기 X 어드레스 전극 및 상기 Y 어드레스 전극에 인가되는 어드레스 전압을 라 할 때, 상기 어드레스 전압 는 의 범위를 가지는 것을 특징으로 하는 플라즈마 디스플레이 패널의 에너지 회수 회로
|
8 |
8
제 1 항에 있어서,
상기 X 서스테인 구동부 및 상기 Y 서스테인 구동부는
상기 패널 커패시터를 기준으로 H-브릿지 인버터의 형태로 이루어지는 것을 특징으로 하는 플라즈마 디스플레이 패널의 에너지 회수 회로
|
9 |
9
에너지를 저장하는 패널 커패시터와, 상기 패널 커패시터로 에너지를 공급하기 위한 경로 및 상기 패널 커패시터에 공급된 에너지를 에너지 회수부로 회수하기 위한 경로를 제공하는 복수 개의 스위칭 수단을 구비하는 플라즈마 디스플레이 패널의 에너지 회수 장치에 있어서,
패널 커패시터;
상기 패널 커패시터의 Y 서스테인 전극과 연결되며, 상기 Y 서스테인 전극과 병렬로 접속된 제 1 및 제 3 서스테인 트랜지스터를 포함하는 Y 서스테인 구동부;
상기 패널 커패시터의 X 서스테인 전극과 연결되며, 상기 X 서스테인 전극과 병렬로 접속된 제 2 및 제 4 서스테인 트랜지스터를 포함하는 X 서스테인 구동부;
상기 Y 서스테인 구동부와 연결되며, 상기 패널 커패시터의 Y 서스테인 전극과 병렬로 접속된 제 1, 제 3 인덕터 및 어드레스 기저 전압을 인가하는 Y 어드레스 전극을 포함하는 Y 에너지 회수부; 및
상기 X 서스테인 구동부와 연결되며, 상기 패널 커패시터의 X 서스테인 전극과 병렬로 접속된 제 2, 제 4 인덕터 및 어드레스 기저 전압을 인가하는 X 어드레스 전극을 포함하는 X 에너지 회수부를 포함하는 플라즈마 디스플레이 패널의 에너지 회수 장치
|
10 |
10
제 9 항에 있어서,
상기 Y 에너지 회수부는
상기 Y 서스테인 구동부와 연결되며 상기 패널 커패시터의 Y 서스테인 전극과 병렬로 접속된 제 1 및 제 3 인덕터, 상기 제 1 인덕터와 병렬 연결된 제 1 및 제 3 다이오드, 상기 제 3 인턱터와 병렬 연결된 제 2 및 제 4 다이오드, 상기 제 1 다이오드와 직렬 연결된 Y 어드레스 전압 인가 스위치, 상기 제 2 다이오드와 직렬 연결된 Y 에너지 회수 스위치, 및 상기 Y 어드레스 전압 인가 스위치를 통하여 어드레스 기저 전압을 인가하는 Y 어드레스 기저 전압 인가 전극을 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 에너지 회수 장치
|
11 |
11
제 9 항에 있어서,
상기 X 에너지 회수부는
상기 X 서스테인 구동부와 연결되며 상기 패널 커패시터의 X 서스테인 전극과 병렬로 접속된 제 2 및 제 4 인덕터, 상기 제 2 인덕터와 병렬 연결된 제 5 및 제 7 다이오드, 상기 제 4 인덕터와 병렬 연결된 제 6 및 제 8 다이오드, 상기 제 7 다이오드와 직렬 연결된 X 어드레스 전압 인가 스위치, 상기 제 8 다이오드와 직렬 연결된 X 에너지 회수 스위치, 및 상기 제 X 어드레스 전압 인가 스위치를 통하여 어드레스 기저 전압을 인가하는 X 어드레스 기저 전압 인가 전극을 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 에너지 회수 장치
|
12 |
12
제 10 항 또는 제 11 항에 있어서,
제 0 기간 동안 상기 제 1 서스테인 트랜지스터 및 상기 제 4 서스테인 트랜지스터를 턴 온 상태로 설정하고,
상기 제 0 기간 이후의 제 1 기간 동안 상기 제 1 서스테인 트랜지스터, 상기 제 4 서스테인 트랜지스터 및 상기 X 어드레스 전압 인가 스위치를 턴 온 상태로 설정하고,
상기 제 1 기간 이후의 제 2 기간 동안 상기 제 1 서스테인 트랜지스터 및 상기 X 어드레스 전압 인가 스위치를 턴 온 상태로 설정하고,
상기 제 2 기간 이후의 제 3 기간 동안 상기 제 1 서스테인 트랜지스터 및 상기 제 2 서스테인 트랜지스터를 턴 온 상태로 설정하고,
상기 제 3 기간 이후의 제 4 기간 동안 상기 제 2 서스테인 트랜지스터 및 상기 Y 에너지 회수 스위치를 턴 온 상태로 설정하고,
상게 제 4 기간 이후의 제 5 기간 동안 상기 제 2 서스테인 트랜지스터, 상기 제 3 서스테인 트랜지스터 상기 Y 에너지 회수 스위치를 턴 온 상태로 설정하는 스위칭 제어부를 더 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 에너지 회수 장치
|
13 |
13
제 12 항에 있어서,
상기 제 1 인덕터 , 제 2 인덕터 , 제 3 인덕터 및 제 4 인덕터 의 인덕턴스는
상기 제 4 기간의 라이징 타임이 이고, 상기 제 2 기간의 폴링 타임이 이고, 상기 제 1 기간이 이며, 에 의해 결정되는 값을 라고 할 때 하기의 식 1에 의해 결정되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 에너지 회수 장치
|