맞춤기술찾기

이전대상기술

과전류를 제한하는 보호 협조 회로 및 방법

  • 기술번호 : KST2015127752
  • 담당센터 : 서울서부기술혁신센터
  • 전화번호 : 02-6124-6930
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 과전류를 제한하는 보호 협조 회로 및 방법이 제공된다. 본 발명의 일 실시예에 따른 과전류를 제한하는 보호 협조 회로는, 발전소로부터 연장된 송전선과, 부하로부터 연장된 송전선을 직렬로 연결하고, 상기 송전선에 흐르는 과전류를 제한하는 보호 협조 회로에 있어서, 반도체 소자 및 상기 반도체 소자와 직렬 연결된 퓨즈를 포함하는 전류 제한 회로; 및 상기 전류 제한 회로와 병렬로 연결된 재폐로기(Recloser)를 포함한다.
Int. CL H02H 3/05 (2006.01) H02H 3/06 (2006.01)
CPC H02H 3/06(2013.01) H02H 3/06(2013.01)
출원번호/일자 1020140086814 (2014.07.10)
출원인 연세대학교 산학협력단
등록번호/일자 10-1541277-0000 (2015.07.28)
공개번호/일자
공고번호/일자 (20150805) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 소멸
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2014.07.10)
심사청구항수 12

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 연세대학교 산학협력단 대한민국 서울특별시 서대문구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 허견 대한민국 서울특별시 송파구
2 심재웅 대한민국 서울특별시 서대문구
3 김세현 대한민국 서울특별시 서초구
4 조영호 대한민국 경기도 수원시 장안구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 특허법인가산 대한민국 서울 서초구 남부순환로 ****, *층(서초동, 한원빌딩)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 연세대학교 산학협력단 대한민국 서울특별시 서대문구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2014.07.10 수리 (Accepted) 1-1-2014-0650077-04
2 출원인정보변경(경정)신고서
Notification of change of applicant's information
2014.09.25 수리 (Accepted) 4-1-2014-5114224-78
3 [우선심사신청]심사청구(우선심사신청)서
[Request for Preferential Examination] Request for Examination (Request for Preferential Examination)
2014.12.17 수리 (Accepted) 1-1-2014-1228577-12
4 [우선심사신청]선행기술조사의뢰서
[Request for Preferential Examination] Request for Prior Art Search
2014.12.22 수리 (Accepted) 9-1-9999-9999999-89
5 [우선심사신청]선행기술조사보고서
[Request for Preferential Examination] Report of Prior Art Search
2015.01.09 수리 (Accepted) 9-1-2015-0000741-88
6 의견제출통지서
Notification of reason for refusal
2015.03.30 발송처리완료 (Completion of Transmission) 9-5-2015-0213265-89
7 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2015.05.21 수리 (Accepted) 1-1-2015-0486969-91
8 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2015.05.21 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2015-0486968-45
9 등록결정서
Decision to grant
2015.07.23 발송처리완료 (Completion of Transmission) 9-5-2015-0493435-33
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
발전소로부터 연장된 송전선과, 부하로부터 연장된 송전선을 직렬로 연결하고, 상기 송전선에 흐르는 과전류를 제한하는 보호 협조 회로에 있어서, 반도체 소자 및 상기 반도체 소자와 직렬 연결된 퓨즈를 포함하는 전류 제한 회로; 및상기 전류 제한 회로와 병렬로 연결되고 상기 과전류가 감지되면 개방 및 재투입을 반복하고, 일정시간 이상 과전류가 지속되는 경우에 상기 과전류를 상기 전류 제한 회로로 보내도록 설계된 재폐로기(Recloser)를 포함하는, 과전류를 제한하는 보호 협조 회로
2 2
제 1항에 있어서,상기 반도체 소자는 제1 및 제2 반도체 소자를 포함하며, 상기 제1 및 제2 반도체 소자 중 적어도 하나는 사이리스터(Thyristor)인, 과전류를 제한하는 보호 협조 회로
3 3
제 2항에 있어서, 상기 제1 반도체 소자의 에노드(Anode)는 상기 제2 반도체 소자의 케소드(Cathode)에 연결되고, 상기 제1 반도체 소자의 케소드는 상기 제2 반도체 소자의 에노드에 연결되며, 외부로부터 인가되는 제어 신호가 상기 제1 또는 제2 반도체 소자의 게이트(Gate)에 인가되는, 과전류를 제한하는 보호 협조 회로
4 4
제 1항에 있어서,상기 과전류가 발생하기 전의 정상 전류가 흐르는 경우, 상기 정상 전류는 상기 재폐로기를 통해 흐르는, 과전류를 제한하는 보호 협조 회로
5 5
제 1항에 있어서,상기 송전선에 과전류가 흐를 경우, 상기 재폐로기가 차단 동작을 수행하는, 과전류를 제한하는 보호 협조 회로
6 6
제 5항에 있어서,상기 재폐로기가 재투입 동작 시, 상기 퓨즈로 전류를 흐르게 하는, 과전류를 제한하는 보호 협조 회로
7 7
제 6항에 있어서,상기 반도체 소자로 상기 전류를 줄이는, 과전류를 제한하는 보호 협조 회로
8 8
발전소로부터 연장된 송전선과, 부하로부터 연장된 송전선을 직렬로 연결하고, 상기 송전선에 흐르는 과전류를 제한하는 보호 협조 방법에 있어서, 상기 송전선을 흐르는 전류를 재폐로기(Recloser)를 통하여 상기 부하로 공급하는 단계;상기 송전선에 과전류가 흐르는 경우, 상기 재폐로기에 의하여 상기 과전류를 차단하는 단계;상기 재폐로기의 재투입 동작 시, 상기 재폐로기에 의하여 상기 과전류가 일시적인 과전류인지 판단하는 단계;상기 과전류가 일시적인 과전류가 아닌 경우에 상기 재폐로기의 재투입 동작 시, 상기 재폐로기와 병렬로 연결된 퓨즈로 전류를 흐르게 하는 단계를 포함하는, 과전류를 제한하는 보호 협조 방법
9 9
제 8항에 있어서,상기 재폐로기와 병렬로 연결되고 상기 퓨즈와 직렬로 연결되는 제1 반도체 소자를 흐르는 전류의 양을 감소시키는 단계를 더 포함하는, 과전류를 제한하는 보호 협조 방법
10 10
제 9항에 있어서, 상기 전류는 교류 전류이고,상기 제1 반도체 소자는 양방향 사이리스터인, 과전류를 제한하는 보호 협조 방법
11 11
제 9항에 있어서, 상기 제1 반도체 소자와 병렬로 연결된 제2 반도체 소자를 더 포함하고, 상기 제1 및 제2 반도체 소자는 사이리스터이며,상기 제1 반도체 소자의 에노드(Anode)는 상기 제2 반도체 소자의 케소드(Cathode)에 연결되고, 상기 제1 반도체 소자의 케소드는 상기 제2 반도체 소자의 에노드에 연결되며, 상기 제1 및 제2 반도체 소자의 게이트(Gate)에 제어 신호가 인가되는, 과전류를 제한하는 보호 협조 방법
12 12
제 11항에 있어서,상기 전류는 교류 전류이고,상기 제어 신호는 상기 제1 반도체 소자의 게이트에 인가되는 제1 제어 신호와, 상기 제2 반도체 소자의 게이트에 인가되는 제2 제어 신호를 포함하며, 상기 제1 및 제2 제어 신호의 주파수는 각각 상기 교류 전류의 주파수와 동일하고, 상기 제1 제어 신호와 상기 제2 제어신호는 서로 번갈아 각각 상기 제1 반도체 소자의 게이트와 상기 제2 반도체 소자의 게이트에 인가되는, 과전류를 제한하는 보호 협조 방법
지정국 정보가 없습니다
패밀리정보가 없습니다
국가 R&D 정보가 없습니다.