1 |
1
기준 신호와 피드백 클록 신호의 위상과 주파수 차이를 검출하여 검출된 차이에 상응하는 오차 신호(error signal)를 출력하는 시간 디지털 변환기(Time to Digital Converter)와, 디지털 루프 필터(Digital Loop Filter)와, 디지털 제어 발진기(Digital Controlled Oscillator) 및 디지털 제어 발진기의 출력 신호를 소정의 분주비로 분주하는 제1 분주기를 포함하는 위상 고정 루프(Phase Locked Loop);부호 신호와 위상 변조된 피드백 클록 신호를 형성하는 피드백 클록 형성부(Feedback clock generation unit); 및상기 오차 신호의 차를 상기 부호 신호에 상응하는 부호에 따라 누적하여 주파수 제어 신호를 형성하는 주파수 기울기 트래커(Frequency Slope Tracker)를 포함하며,상기 디지털 제어 발진기는 상기 주파수 제어 신호를 인가받아 주파수가 변화하는 출력 신호를 제공하는 가변 주파수 신호 합성기
|
2 |
2
제1항에 있어서, 상기 가변 주파수 신호 합성기는 상기 제1 분주기가 출력한 신호를 인가받아 다른 위상을 가지는 복수의 신호를 형성하여 상기 피드백 클록 형성부에 제공하는 위상 시프트 부(Phase Shift Unit)를 더 포함하는 가변 주파수 신호 합성기
|
3 |
3
제2항에 있어서, 상기 피드백 클록 형성부는, 피드백 클록 형성부가 출력한 피드백 클록 신호를 피드백 입력받아 출력할 피드백 클록 신호의 위상 정보를 가지는 위상 변조 신호를 형성하는 위상 변조부와복수의 예비 클록들 중에서 목적하는 위상을 가지는 피드백 클록 신호를 선택하여 출력하는 클록 출력부를 포함하는 가변 주파수 신호 합성기
|
4 |
4
제3항에 있어서, 상기 위상 변조부는 상기 피드백 클록 신호를 피드백 입력받아 소정의 분주비로 분주하여 부호 신호를 형성하는 제2 분주기와,주파수 스텝 신호를 입력받아 이를 누적하여 주파수 변조 신호를 제공하는 A 누적부와,주파수 변조 신호를 제공받아 이를 누적하여 위상 변조 신호를 출력하는 B 누적부를 포함하는 가변 주파수 합성기
|
5 |
5
제4항에 있어서, 상기 A 누적부는 주파수 스텝 신호를 입력받는 A 레지스터와, A 레지스터의 출력을 누적하여 주파수 변조 신호를 출력하는 A 양방향 누적 연산기를 포함하고,상기 B 누적부는 상기 주파수 변조 신호를 입력받는 B 레지스터와 B 레지스터의 출력을 누적하여 위상 변조 신호를 출력하는 B 양방향 누적 연산기를 포함하는 가변 주파수 합성기
|
6 |
6
제4항에 있어서, 상기 A 누적부는 입력된 상기 주파수 스텝 신호의 부호를 결정하여 출력하는 A 멀티플렉서와, 결정된 부호를 가지는 주파수 스텝 신호를 입력받는 A 레지스터와, A 레지스터의 출력을 누적하여 주파수 변조 신호를 출력하는 A 누적 연산기를 포함하고,상기 A 누적부는, 주파수 변조 신호와 부호 신호를 입력받아 상기 주파수 변조 신호의 부호를 결정하는 B 멀티플렉서와, 결정된 부호를 가지는 주파수 변조 신호를 입력받는 B 레지스터와, B 레지스터의 출력을 누적하여 위상 변조 신호를 출력하는 B 누적 연산기를 포함하는 가변 주파수 합성기
|
7 |
7
제4항에 있어서, 상기 제2 분주기는 피드백 클록 신호를 소정의 분주비로 분주하여 트리거 클록 신호를 더 형성하고,상기 제1 누적부와, 제2 누적부는 상기 트리거 클록 신호에 동기되어 구동되는 가변 주파수 합성기
|
8 |
8
제4항에 있어서, 상기 제2 분주기는 트리거 클록 신호의 주기 정보를 가지는 타임 스텝 신호를 더 입력받아 상기 주기 정보에 상응하도록 트리거 클록 신호의 주기를 조절하는 가변 주파수 합성기
|
9 |
9
제3항에 있어서, 상기 클록 출력부는 위상 시프트부가 제공하는 신호들에서 복수의 신호를 선택하여 출력하는 멀티플렉서(Multiplexer)와,멀티플렉서가 출력하는 신호들의 위상 차이를 보간한 복수의 예비 클록 신호들을 제공하는 위상 보간부(Phase Interpolation Unit)와, 위상 변조 신호로부터 선택 신호를 형성하는 인코더(encoder)를 포함하고,상기 멀티플렉서는 상기 선택 신호를 이용하여 복수의 신호를 선택하여 출력하고, 상기 위상 보간부는 상기 선택 신호를 이용하여 복수의 예비 클록 신호들 중 어느선택된 하나를 선택하여 선택된 예비 클록 신호를 피드백 클록 신호로 출력하는 가변 주파수 합성기
|
10 |
10
제9항에 있어서, 상기 멀티플렉서는 위상 시프트부가 제공하는 신호들을 제공받아 어느 두 신호를 선택하여 출력하는 가변 주파수 합성기
|
11 |
11
제1항에 있어서, 상기 주파수 기울기 트래커는, 오차 신호의 차(difference)를 연산하여 제공하는 차 연산부와,부호 신호를 입력받아 그에 상응하는 부호로 오차 신호의 차를 누적하여 제공하는 제1 누적 연산부와부호 신호를 입력받아 제1 누적 연산부가 누적한 오차 신호의 차를 누적하여 형성된 주파수 제어 신호를 출력하는 제2 누적 연산부를 포함하는 가변 주파수 합성기
|
12 |
12
제11항에 있어서, 상기 주파수 기울기 트래커는 게인 멀티플라이어(gain multiplier)를 더 포함하는 가변 주파수 합성기
|
13 |
13
제11항에 있어서, 상기 제1 누적부는 부호신호에 따라 입력된 오차 신호 차의 부호를 결정하여 출력하는 제1 멀티플렉서와, 결정된 부호를 가지는 오차 신호의 차를 입력받는 제1 레지스터와, 제1 레지스터의 출력을 누적하는 출력하는 제1 누적 연산기를 포함하고,상기 제2 누적부는 부호신호에 따라 제1 누적 연산기가 출력한 신호의 부호를 결정하여 출력하는 제2 멀티플렉서와, 결정된 부호를 가지는 신호를 입력받는 제2 레지스터와, 제2 레지스터의 출력을 누적하여 주파수 제어 신호를 형성하여 출력하는 제2 누적 연산기를 포함하는 가변 주파수 합성기
|
14 |
14
제12항에 있어서, 상기 게인 멀티플라이어는 제1 누적 연산부의 입력단, 제1 누적 연산부의 출력단과 제2 누적 연산부의 입력단 사이 및 제2 누적 연산부의 출력단 중 어느 한 곳에 배치된 주파수 합성기
|
15 |
15
제1항에 있어서, 상기 주파수 제어 신호는 상기 오차 신호와 함께 상기 디지털 제어 발진기에 인가되는 주파수 합성기
|
16 |
16
(a) 부호 신호와, 위상 변조를 수행하여 서로 다른 위상을 가지는 복수의 클록 중 목적하는 위상을 가지는 어느 하나의 클록을 피드백 클록 신호로 출력하는 단계와,(b) 상기 피드백 클록 신호와 기준 신호와의 주파수 위상 차이에 상응하는 오차 신호를 출력하는 단계와,(c) 상기 오차 신호의 차를 상기 부호 신호에 상응하는 부호로 누적하여 주파수 제어 신호를 형성하는 단계 및(d) 상기 주파수 제어 신호를 디지털 제어 발진기에 인가하여 주파수가 변화하는 신호를 출력하는 단계를 포함하는 가변 주파수 신호 합성 방법
|
17 |
17
제16항에 있어서, 상기 (a) 단계는, (a1) 위상 변조를 수행하여 출력할 피드백 클록 신호의 위상 정보를 가지는 위상 변조 신호를 형성하는 단계와, (a2) 복수의 예비 클록들 중에서 선택된 위상을 가지는 피드백 클록 신호를 선택하여 출력하는 단계를 포함하는 가변 주파수 신호 합성 방법
|
18 |
18
제17항에 있어서, 상기 (a1) 단계는, (a11) 피드백 클록 신호를 피드백 입력 받아 소정의 분주비로 분주하여 부호 신호를 형성하는 단계와,(a12) 주파수 스텝 신호를 입력받아 누적하는 단계와,(a13) 누적된 신호를 입력받고 누적하여 위상 변조 신호를 형성하는 단계를 포함하는 가변 주파수 신호 합성 방법
|
19 |
19
제18항에 있어서, 상기 (a11) 단계는, 피드백 클록 신호를 피드백 입력 받아 소정의 분주비로 분주하여 트리거 클록 신호를 더 형성하고, (a12) 단계 내지 (a13) 단계들은 상기 트리거 클록 신호에 동기화 되어 수행되는 가변 주파수 신호 합성 방법
|
20 |
20
제18항에 있어서, 상기 (a1) 단계는 트리거 클록 신호의 주기 정보를 가지는 타임 스텝 신호를 더 입력받아 상기 주기 정보에 상응하도록 분주비를 조절하여 트리거 클록 신호의 주기를 조절하여 수행하는 가변 주파수 신호 합성 방법
|
21 |
21
제17항에 있어서, 상기 (a2) 단계는, (a21) 위상 변조 신호를 인코딩하여 상응하는 위상을 가지는 피드백 클록 신호를 선택하는 선택 신호를 형성하는 단계 (a22) 상기 선택신호에 의하여 상기 서로 다른 위상을 가지는 클록들 중에서 복수의 클록을 선택하는 단계와,(a22) 선택된 복수의 클록 중 어느 두 신호들 사이의 위상차를 보간하여 서로 다른 위상들을 가지는 복수의 예비 클록들을 형성하고 상기 선택신호에 의하여 선택된 예비 클록을 출력하는 단계를 포함하는 가변 주파수 신호 합성 방법
|
22 |
22
제18항에 있어서, 상기 (c) 단계는, (c1) 오차 신호의 차(difference)를 연산하는 단계와,(c2) 부호 신호를 입력받아 그에 상응하는 부호로 상기 오차 신호 차를 누적하는 단계와, (c2) 부호 신호를 입력받아 그에 상응하는 부호로 누적한 결과를 누적하는 단계를 포함하는 가변 주파수 신호 합성 방법
|
23 |
23
제22항에 있어서, 상기 (c) 단계는 램프 게인값을 곱하는 단계를 더 포함하는 가변 주파수 신호 합성 방법
|