1 |
1
입력 신호에 대해 상위 N-비트를 분해하기 위한 SAR(Successive Approximation Register) 아날로그-디지털 변환부;상기 입력 신호 중 상기 SAR 아날로그-디지털 변환부에 의해 분해되지 않은 하위 M-비트를 분해하기 위한 SS(Single-Slope) 아날로그-디지털 변환부; 및상기 SAR 아날로그-디지털 변환부에서 분해된 상위 N-비트와 상기 SS 아날로그-디지털 변환부에서 분해된 하위 M-비트를 취합하여 연산하기 위한 연산부를 포함하되,상기 SAR 아날로그-디지털 변환부와 상기 SS 아날로그-디지털 변환부는, 비교기를 서로 공유하는, 아날로그-디지털 변환 장치
|
2 |
2
제 1항에 있어서,상기 SS 아날로그-디지털 변환부는,상기 SAR 아날로그-디지털 변환부에 의해 분해되지 않은 잔여 전압을 이용하여 하위 M-비트를 분해하는, 아날로그-디지털 변환 장치
|
3 |
3
제 1항에 있어서,상기 SAR 아날로그-디지털 변환부는,비교기의 비교 결과에 따라 제 1 기준 전압 또는 제 2 기준 전압을 선택하기 위한 커패시터 디지털-아날로그 변환부;상기 커패시터 디지털-아날로그 변환부로부터의 출력 전압을 상기 제 2 기준 전압과 비교하기 위한 상기 비교기; 및상기 비교기의 비교 결과를 저장하기 위한 메모리를 포함하는 아날로그-디지털 변환 장치
|
4 |
4
제 3항에 있어서,상기 커패시터 디지털-아날로그 변환부는,상기 SAR 아날로그-디지털 변환부에서의 상위 N-비트에 대한 분해 동작이 완료된 후에, 상기 SAR 아날로그-디지털 변환부에 의해 분해되지 않은 잔여 전압을 출력하는, 아날로그-디지털 변환 장치
|
5 |
5
제 1항에 있어서,상기 SS 아날로그-디지털 변환부는,클럭에 동기된 램프 신호를 발생하기 위한 램프 신호 발생기;상기 램프 신호에 따라 잔여 전압에서부터 변화된 전압을 출력하기 위한 커패시터 디지털-아날로그 변환부;상기 커패시터 디지털-아날로그 변환부로부터의 출력 전압을 제 2 기준 전압과 비교하기 위한 비교기; 및상기 비교기의 비교 결과가 변화하는 순간까지의 클럭 수를 연산하기 위한 카운터를 포함하는 아날로그-디지털 변환 장치
|
6 |
6
제 5항에 있어서,상기 램프 신호 발생기의 출력단은 상기 SAR 아날로그-디지털 변환부 내의 커패시터 디지털-아날로그 변환부의 샘플링 커패시터에 연결된, 아날로그-디지털 변환 장치
|
7 |
7
제 6항에 있어서,상기 램프 신호 발생기는,(상기 제 2 기준 전압-제 1 기준 전압)/2M의 계단 크기를 가지는 램프 신호를 상기 샘플링 커패시터에 공급하는, 아날로그-디지털 변환 장치
|
8 |
8
삭제
|
9 |
9
(a) 입력 신호에 대해 상위 N-비트를 SAR 아날로그-디지털 변환부를 이용하여 분해하는 단계;(b) 상기 입력 신호 중 상기 SAR 아날로그-디지털 변환부에 의해 분해되지 않은 하위 M-비트를 SS 아날로그-디지털 변환부를 이용하여 분해하는 단계; 및(c) 상기 SAR 아날로그-디지털 변환부에서 분해된 상위 N-비트와 상기 SS 아날로그-디지털 변환부에서 분해된 하위 M-비트를 취합하여 연산하는 단계를 포함하되,상기 SAR 아날로그-디지털 변환부와 상기 SS 아날로그-디지털 변환부는, 비교기를 서로 공유하는, 아날로그-디지털 변환 방법
|
10 |
10
제 9항에 있어서,상기 (b) 단계는,상기 SAR 아날로그-디지털 변환부에 의해 분해되지 않은 잔여 전압을 이용하여 하위 M-비트를 분해하는, 아날로그-디지털 변환 방법
|
11 |
11
제 9항에 있어서,상기 (b) 단계는,램프 신호 발생기에서 발생된 램프 신호를 상기 SAR 아날로그-디지털 변환부 내의 커패시터 디지털-아날로그 변환부의 샘플링 커패시터에 공급하는, 아날로그-디지털 변환 방법
|
12 |
12
픽셀 신호를 발생하기 위한 픽셀 어레이;상기 픽셀 신호에 대해 상위 N-비트를 SAR 아날로그-디지털 변환부를 이용하여 분해하고, 상기 픽셀 신호 중 상기 SAR 아날로그-디지털 변환부에 의해 분해되지 않은 하위 M-비트를 SS 아날로그-디지털 변환부를 이용하여 분해하며, 상기 SAR 아날로그-디지털 변환부에서 분해된 상위 N-비트와 상기 SS 아날로그-디지털 변환부에서 분해된 하위 M-비트를 취합하여 연산하기 위한 SAR 및 SS 아날로그-디지털 변환 장치; 및상기 SAR 및 SS 아날로그-디지털 변환 장치로부터의 아날로그-디지털 변환 결과를 이미지 신호 처리하기 위한 이미지 신호 처리부를 포함하되,상기 SAR 아날로그-디지털 변환부와 상기 SS 아날로그-디지털 변환부는, 비교기를 서로 공유하는, 씨모스 이미지 센서
|
13 |
13
제 12항에 있어서,상기 SS 아날로그-디지털 변환부는,상기 SAR 아날로그-디지털 변환부에 의해 분해되지 않은 잔여 전압을 이용하여 하위 M-비트를 분해하는, 씨모스 이미지 센서
|
14 |
14
제 12항에 있어서,상기 SAR 아날로그-디지털 변환부는,비교기의 비교 결과에 따라 제 1 기준 전압 또는 제 2 기준 전압을 선택하기 위한 커패시터 디지털-아날로그 변환부;상기 커패시터 디지털-아날로그 변환부로부터의 출력 전압을 상기 제 2 기준 전압과 비교하기 위한 상기 비교기; 및상기 비교기의 비교 결과를 저장하기 위한 메모리를 포함하는 씨모스 이미지 센서
|
15 |
15
제 12항에 있어서,상기 SS 아날로그-디지털 변환부는,클럭에 동기된 램프 신호를 발생하기 위한 램프 신호 발생기;상기 램프 신호에 따라 잔여 전압에서부터 변화된 전압을 출력하기 위한 커패시터 디지털-아날로그 변환부;상기 커패시터 디지털-아날로그 변환부로부터의 출력 전압을 제 2 기준 전압과 비교하기 위한 비교기; 및상기 비교기의 비교 결과가 변화하는 순간까지의 클럭 수를 연산하기 위한 카운터를 포함하는 씨모스 이미지 센서
|
16 |
16
제 15항에 있어서,상기 램프 신호 발생기의 출력단은 상기 SAR 아날로그-디지털 변환부 내의 커패시터 디지털-아날로그 변환부의 샘플링 커패시터에 연결된, 씨모스 이미지 센서
|
17 |
17
입력 신호에 대해 상위 N-비트를 분해하기 위한 SS 아날로그-디지털 변환부;상기 입력 신호 중 상기 SS 아날로그-디지털 변환부에 의해 분해되지 않은 하위 M-비트를 분해하기 위한 SAR 아날로그-디지털 변환부; 및상기 SS 아날로그-디지털 변환부에서 분해된 상위 N-비트와 상기 SAR 아날로그-디지털 변환부에서 분해된 하위 M-비트를 취합하여 연산하기 위한 연산부를 포함하되,상기 SAR 아날로그-디지털 변환부와 상기 SS 아날로그-디지털 변환부는, 비교기를 서로 공유하는, 아날로그-디지털 변환 장치
|
18 |
18
제 17항에 있어서,상기 SAR 아날로그-디지털 변환부는,상기 SS 아날로그-디지털 변환부에 의해 분해되지 않은 잔여 전압을 이용하여 하위 M-비트를 분해하는, 아날로그-디지털 변환 장치
|
19 |
19
(a) 입력 신호에 대해 상위 N-비트를 SS 아날로그-디지털 변환부를 이용하여 분해하는 단계;(b) 상기 입력 신호 중 상기 SS 아날로그-디지털 변환부에 의해 분해되지 않은 하위 M-비트를 SAR 아날로그-디지털 변환부를 이용하여 분해하는 단계; 및(c) 상기 SS 아날로그-디지털 변환부에서 분해된 상위 N-비트와 상기 SAR 아날로그-디지털 변환부에서 분해된 하위 M-비트를 취합하여 연산하는 단계를 포함하되,상기 SAR 아날로그-디지털 변환부와 상기 SS 아날로그-디지털 변환부는, 비교기를 서로 공유하는, 아날로그-디지털 변환 방법
|
20 |
20
픽셀 신호를 발생하기 위한 픽셀 어레이;상기 픽셀 신호에 대해 상위 N-비트를 SS 아날로그-디지털 변환부를 이용하여 분해하고, 상기 픽셀 신호 중 상기 SS 아날로그-디지털 변환부에 의해 분해되지 않은 하위 M-비트를 SAR 아날로그-디지털 변환부를 이용하여 분해하며, 상기 SS 아날로그-디지털 변환부에서 분해된 상위 N-비트와 상기 SAR 아날로그-디지털 변환부에서 분해된 하위 M-비트를 취합하여 연산하기 위한 SS 및 SAR 아날로그-디지털 변환 장치; 및상기 SS 및 SAR 아날로그-디지털 변환 장치로부터의 아날로그-디지털 변환 결과를 이미지 신호 처리하기 위한 이미지 신호 처리부를 포함하되,상기 SAR 아날로그-디지털 변환부와 상기 SS 아날로그-디지털 변환부는, 비교기를 서로 공유하는, 씨모스 이미지 센서
|