1 |
1
복수의 안테나를 통해 수신된 데이터를 필터링하고, MIMO(Multiple-Input Multiple-Output) 복조하는 FPGA(Field Programmable Gate Array) 모듈;
상기 FPGA 모듈과 병렬로 연결되며, 상기 MIMO 복조된 데이터를 복조 및 디코딩하는 제1 DSP(Digital Signal Processor) 모듈;
상기 FPGA 모듈과 병렬로 연결되며, 상기 MIMO 복조된 데이터를 이용하여 채널 추정, 채널 보상, SNR 처리 및 CINR(carrier-to-interference plus noise ratio) 측정 중 적어도 하나를 수행하는 제2 DSP 모듈; 및
상기 제1 DSP 모듈과 연결되며, 상기 FPGA 모듈 및 제1 및 제2 DSP 모듈을 제어하는 메인 제어 모듈을 포함하는 멀티입력 멀티출력을 위한 플랫폼 장치
|
2 |
2
제1항에 있어서,
상기 FPGA 모듈은,
상기 RF 모듈로부터 수신된 데이터를 필터링하는 FIR(Finite Impulse Response) 필터부 및
상기 필터링된 시공간 블록 부호화된 데이터를 채널 별로 복호화하는 ST(Space-Time) 코딩부를 포함하는 멀티입력 멀티출력을 위한 플랫폼 장치
|
3 |
3
제1항에 있어서,
상기 FPGA 모듈 및 제1 및 제2 DSP 모듈은 각각 듀얼 포트 메모리 및 병렬 버스를 통해 연결되는 멀티입력 멀티출력을 위한 플랫폼 장치
|
4 |
4
제1항에 있어서,
상기 제1 및 제2 DSP 모듈은 듀얼 포트 메모리 및 고속 직렬 버스 중 적어도 하나로 연결되는 멀티입력 멀티출력을 위한 플랫폼 장치
|
5 |
5
제1항에 있어서,
복수의 안테나를 통해 아날로그 신호를 수신하는 RF 모듈; 및
상기 아날로그 신호를 디지털 데이터로 변환하는 하나 이상의 ADC 모듈을 더 포함하되,
상기 RF 모듈은 상기 FPGA 모듈에 포함되어 상기 RF 모듈의 제어를 수행하는 컨트롤부와 SPI(Serial Peripheral Interface) 및 I2C(Inter-Integrated Circuit) 중 적어도 하나를 통해 연결되는 멀티입력 멀티출력을 위한 플랫폼 장치
|
6 |
6
상기 제1 및 제2 DSP 모듈과 상기 메인 제어 모듈 각각은 USB 인터페이스를 통해 외부 모니터링 장치와 연결되는 멀티입력 멀티출력을 위한 플랫폼 장치
|
7 |
7
제1항에 있어서,
상기 메인 제어 모듈의 제어 신호에 따라 송신 데이터의 인코딩 및 변조를 수행하는 송신 DSP 모듈을 더 포함하되,
상기 FPGA 모듈은 상기 송신 데이터를 채널별로 MIMO 변조하고, 필터링을 수행하는 멀티입력 멀티출력을 위한 플랫폼 장치
|
8 |
8
복수의 안테나를 통해 송수신되는 데이터를 필터링하고, MIMO 복조하는 FPGA(Field Programmable Gate Array) 모듈;
상기 FPGA 모듈과 병렬로 연결되며, 상기 MIMO 복조된 데이터를 복조 및 디코딩하는 수신 DSP(Digital Signal Processor) 모듈;
상기 FPGA 모듈과 병렬로 연결되며, 송신 데이터의 인코딩 및 변조를 수행하는 송신 DSP 모듈; 및
상기 수신 및 송신 DSP 모듈과 듀얼 포트 메모리를 통해 연결되는 메인 제어 모듈을 포함하는 멀티입력 멀티출력을 위한 플랫폼 장치
|
9 |
9
제8항에 있어서,
상기 수신 DSP 모듈은 상기 FPGA 모듈과 병렬로 연결되며, 상기 MIMO 복조된 데이터를 이용하여 채널 추정, 채널 보상, SNR 처리 및 CINR(carrier-to-interference plus noise ratio) 측정 중 적어도 하나를 수행하는 DSP 모듈을 포함하는 멀티입력 멀티출력을 위한 플랫폼 장치
|
10 |
10
제8항에 있어서,
상기 수신 및 송신 DSP 모듈과 상기 메인 제어 모듈 각각은 USB 인터페이스를 통해 외부 모니터링 장치와 연결되는 멀티입력 멀티출력을 위한 플랫폼 장치
|