맞춤기술찾기

이전대상기술

멀티입력 멀티출력을 위한 플랫폼 장치

  • 기술번호 : KST2015142205
  • 담당센터 : 인천기술혁신센터
  • 전화번호 : 032-420-3580
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 멀티입력 멀티출력을 위한 플랫폼 장치에 관한 것이다. 본 발명에 따른 플랫폼 장치는 복수의 안테나를 통해 수신된 데이터를 필터링하고, MIMO(Multiple-Input Multiple-Output) 복조하는 FPGA(Field Programmable Gate Array) 모듈, 상기 FPGA 모듈과 병렬로 연결되며, 상기 MIMO 복조된 데이터를 복조 및 디코딩하는 제1 DSP(Digital Signal Processor) 모듈, 상기 FPGA 모듈과 병렬로 연결되며, 상기 MIMO 복조된 데이터를 이용하여 채널 추정, 채널 보상, SNR 처리 및 CINR(carrier-to-interference plus noise ratio) 측정 중 적어도 하나를 수행하는 제2 DSP 모듈 및 상기 제1 DSP 모듈과 연결되며, 상기 FPGA 모듈 및 제1 및 제2 DSP 모듈을 제어하는 메인 제어 모듈을 포함한다. 본 발명에 따르면 신호의 고속 처리가 가능하다는 장점이 있다. MIMO, FPGA, DSP, 채널 추정, 듀얼 포트 메모리, USB 인터페이스
Int. CL G06F 13/42 (2006.01.01) H04B 7/0413 (2017.01.01) H04L 1/06 (2006.01.01)
CPC G06F 13/4282(2013.01) G06F 13/4282(2013.01) G06F 13/4282(2013.01)
출원번호/일자 1020080027117 (2008.03.24)
출원인 한양대학교 산학협력단
등록번호/일자
공개번호/일자 10-2009-0101773 (2009.09.29) 문서열기
공고번호/일자
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 거절
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2008.03.24)
심사청구항수 9

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 한양대학교 산학협력단 대한민국 서울특별시 성동구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 조성호 대한민국 서울 양천구
2 이병욱 대한민국 서울 동작구
3 윤석준 대한민국 서울 노원구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 최관락 대한민국 서울특별시 강남구 강남대로**길 ** (역삼동) 동림빌딩 *층(아이피즈국제특허법률사무소)
2 송인호 대한민국 서울특별시 강남구 강남대로**길 ** (역삼동) 동림빌딩 *층(아이피즈국제특허법률사무소)
3 민영준 대한민국 서울특별시 강남구 남부순환로 ****, *층(도곡동, 차우빌딩)(맥스국제특허법률사무소)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
최종권리자 정보가 없습니다
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2008.03.24 수리 (Accepted) 1-1-2008-0212906-91
2 선행기술조사의뢰서
Request for Prior Art Search
2008.08.07 수리 (Accepted) 9-1-9999-9999999-89
3 선행기술조사보고서
Report of Prior Art Search
2008.09.11 수리 (Accepted) 9-1-2008-0058149-18
4 의견제출통지서
Notification of reason for refusal
2009.06.26 발송처리완료 (Completion of Transmission) 9-5-2009-0271536-09
5 [지정기간연장]기간연장(단축, 경과구제)신청서
[Designated Period Extension] Application of Period Extension(Reduction, Progress relief)
2009.08.26 수리 (Accepted) 1-1-2009-0523430-11
6 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2009.09.23 수리 (Accepted) 1-1-2009-0585383-94
7 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2009.09.23 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2009-0585424-78
8 거절결정서
Decision to Refuse a Patent
2009.12.04 발송처리완료 (Completion of Transmission) 9-5-2009-0502966-70
9 출원인정보변경(경정)신고서
Notification of change of applicant's information
2014.06.05 수리 (Accepted) 4-1-2014-5068294-39
10 출원인정보변경(경정)신고서
Notification of change of applicant's information
2015.02.16 수리 (Accepted) 4-1-2015-5022074-70
11 출원인정보변경(경정)신고서
Notification of change of applicant's information
2019.08.05 수리 (Accepted) 4-1-2019-5155816-75
12 출원인정보변경(경정)신고서
Notification of change of applicant's information
2019.08.06 수리 (Accepted) 4-1-2019-5156285-09
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
복수의 안테나를 통해 수신된 데이터를 필터링하고, MIMO(Multiple-Input Multiple-Output) 복조하는 FPGA(Field Programmable Gate Array) 모듈; 상기 FPGA 모듈과 병렬로 연결되며, 상기 MIMO 복조된 데이터를 복조 및 디코딩하는 제1 DSP(Digital Signal Processor) 모듈; 상기 FPGA 모듈과 병렬로 연결되며, 상기 MIMO 복조된 데이터를 이용하여 채널 추정, 채널 보상, SNR 처리 및 CINR(carrier-to-interference plus noise ratio) 측정 중 적어도 하나를 수행하는 제2 DSP 모듈; 및 상기 제1 DSP 모듈과 연결되며, 상기 FPGA 모듈 및 제1 및 제2 DSP 모듈을 제어하는 메인 제어 모듈을 포함하는 멀티입력 멀티출력을 위한 플랫폼 장치
2 2
제1항에 있어서, 상기 FPGA 모듈은, 상기 RF 모듈로부터 수신된 데이터를 필터링하는 FIR(Finite Impulse Response) 필터부 및 상기 필터링된 시공간 블록 부호화된 데이터를 채널 별로 복호화하는 ST(Space-Time) 코딩부를 포함하는 멀티입력 멀티출력을 위한 플랫폼 장치
3 3
제1항에 있어서, 상기 FPGA 모듈 및 제1 및 제2 DSP 모듈은 각각 듀얼 포트 메모리 및 병렬 버스를 통해 연결되는 멀티입력 멀티출력을 위한 플랫폼 장치
4 4
제1항에 있어서, 상기 제1 및 제2 DSP 모듈은 듀얼 포트 메모리 및 고속 직렬 버스 중 적어도 하나로 연결되는 멀티입력 멀티출력을 위한 플랫폼 장치
5 5
제1항에 있어서, 복수의 안테나를 통해 아날로그 신호를 수신하는 RF 모듈; 및 상기 아날로그 신호를 디지털 데이터로 변환하는 하나 이상의 ADC 모듈을 더 포함하되, 상기 RF 모듈은 상기 FPGA 모듈에 포함되어 상기 RF 모듈의 제어를 수행하는 컨트롤부와 SPI(Serial Peripheral Interface) 및 I2C(Inter-Integrated Circuit) 중 적어도 하나를 통해 연결되는 멀티입력 멀티출력을 위한 플랫폼 장치
6 6
상기 제1 및 제2 DSP 모듈과 상기 메인 제어 모듈 각각은 USB 인터페이스를 통해 외부 모니터링 장치와 연결되는 멀티입력 멀티출력을 위한 플랫폼 장치
7 7
제1항에 있어서, 상기 메인 제어 모듈의 제어 신호에 따라 송신 데이터의 인코딩 및 변조를 수행하는 송신 DSP 모듈을 더 포함하되, 상기 FPGA 모듈은 상기 송신 데이터를 채널별로 MIMO 변조하고, 필터링을 수행하는 멀티입력 멀티출력을 위한 플랫폼 장치
8 8
복수의 안테나를 통해 송수신되는 데이터를 필터링하고, MIMO 복조하는 FPGA(Field Programmable Gate Array) 모듈; 상기 FPGA 모듈과 병렬로 연결되며, 상기 MIMO 복조된 데이터를 복조 및 디코딩하는 수신 DSP(Digital Signal Processor) 모듈; 상기 FPGA 모듈과 병렬로 연결되며, 송신 데이터의 인코딩 및 변조를 수행하는 송신 DSP 모듈; 및 상기 수신 및 송신 DSP 모듈과 듀얼 포트 메모리를 통해 연결되는 메인 제어 모듈을 포함하는 멀티입력 멀티출력을 위한 플랫폼 장치
9 9
제8항에 있어서, 상기 수신 DSP 모듈은 상기 FPGA 모듈과 병렬로 연결되며, 상기 MIMO 복조된 데이터를 이용하여 채널 추정, 채널 보상, SNR 처리 및 CINR(carrier-to-interference plus noise ratio) 측정 중 적어도 하나를 수행하는 DSP 모듈을 포함하는 멀티입력 멀티출력을 위한 플랫폼 장치
10 10
제8항에 있어서, 상기 수신 및 송신 DSP 모듈과 상기 메인 제어 모듈 각각은 USB 인터페이스를 통해 외부 모니터링 장치와 연결되는 멀티입력 멀티출력을 위한 플랫폼 장치
지정국 정보가 없습니다
패밀리정보가 없습니다
국가 R&D 정보가 없습니다.