1 |
1
LVPECL(Low voltage Positive Emitter Coupled Logic) 송신기에 있어서,입력 클럭 신호에 따라 제 1 전압 및 제 2 전압을 각각 공급하는 증폭부;상기 제 1 전압 및 제 2 전압에 따라 제 1 출력단 또는 제 2 출력단을 풀업시켜 출력 클럭 신호를 공급하되, 상기 제 1 전압에 따라 스위칭되는 제 1 스위칭 소자 및 상기 제 2 전압에 따라 스위칭되는 제 2 스위칭 소자를 포함하는 풀업부;상기 제 1 전압 및 제 2 전압에 따라 상기 제 1 출력단 또는 제 2 출력단을 풀다운 시키되, 상기 제 2 전압 및 하기 바이어싱 전압에 따라 스위칭되는 제 1 스위칭 소자 및 상기 제 1 전압 및 하기 바이어싱 전압에 따라 스위칭되는 제 2 스위칭 소자를 포함하는 풀다운부 및상기 풀다운부에 포함된 제 1 스위칭 소자 및 제 2 스위칭 소자를 문턱 전압만큼 바이어싱 시키는 바이어싱 전압을 공급하는 바이어싱부를 포함하되, 상기 풀업부의 제 1 스위칭 소자의 일측 단자는 전원에 접속되고, 상기 풀업부의 제 1 스위칭 소자의 타측 단자는 상기 제 1 출력단 및 상기 풀다운부의 제 1 스위칭 소자의 일측 단자에 접속되고,상기 풀업부의 제 2 스위칭 소자의 일측 단자는 전원에 접속되고, 상기 풀업부의 제 2 스위칭 소자의 타측 단자는 상기 제 2 출력단 및 상기 풀다운부의 제 2 스위칭 소자의 일측 단자에 접속된 것이고,상기 입력 클럭 신호의 상승 구간 동안 상기 제 1 전압이 상승하고, 상기 풀업부는 상기 제 1 전압의 상승에 따라 상기 제 1 스위칭 소자를 통해 제 1 출력단을 풀업시키고, 상기 풀다운부는 상기 제 1 전압의 상승에 따라 상기 제 2 스위칭 소자를 통해 제 2 출력단을 풀다운 시키고,상기 입력 클럭 신호의 하강 구간 동안 상기 제 2 전압이 상승하고, 상기 풀업부는 상기 제 2 전압의 상승에 따라 상기 제 2 스위칭 소자를 통해 제 2 출력단을 풀업시키고, 상기 풀다운부는 상기 제 2 전압의 상승에 따라 상기 제 1 스위칭 소자를 통해 제 1 출력단을 풀다운 시키는 LVPECL 송신기
|
2 |
2
삭제
|
3 |
3
제 1 항에 있어서,상기 증폭부는 제 1 입력 클럭 신호에 따라 스위칭되는 제 1 스위칭 소자 및 상기 제 1 입력 클럭 신호가 반전된 제 2 입력 클럭 신호에 따라 스위칭되는 제 2 스위칭 소자를 포함하되,상기 제 1 스위칭 소자의 일측 단자및 상기 제 2 스위칭 소자의 일측 단자는 각각 전원에 접속되고,상기 제 1 스위칭 소자의 타측 단자및 상기 제 2 스위칭 소자의 타측 단자는 전류원을 통해 접지와 접속되고,상기 제 1 스위칭 소자의 일측 단자의 전압이 상기 제 2 전압으로서 출력되고, 상기 제 2 스위칭 소자의 일측 단자의 전압이 상기 제 1 전압으로서 출력되는 것인 LVPECL 송신기
|
4 |
4
삭제
|
5 |
5
제 1 항에 있어서,상기 풀다운부의 제 1 스위칭 소자는 상기 제 2 전압과 상기 바이어싱부가 공급하는 바이어싱 전압에 따라 스위칭되고, 일측 단자가 상기 제 1 출력단에 접속되고, 타측 단자가 접지에 접속되고,상기 풀다운부의 제 2 스위칭 소자는 상기 제 1 전압과 상기 바이어싱 전압에 따라 스위칭되고, 일측 단자가 상기 제 2 출력단에 접속되고, 타측 단자가 접지에 접속되는 것인 LVPECL 송신기
|
6 |
6
제 1 항에 있어서,상기 바이어싱부는 누설 전류에 기초하여 정전압을 생성하는 정전압 스위칭 소자를 포함하고,상기 풀다운부는 상기 정전압 스위칭 소자의 출력단과 상기 풀다운부의 제 1 스위칭 소자사이에 접속된 제 1 저항,상기 정전압 스위칭 소자의 출력단과 상기 풀다운부의 제 2 스위칭 소자사이에 접속된 제 2 저항,상기 증폭부에서 제 2 전압이 출력되는 출력단과 상기 풀다운부의 제 1 스위칭 소자 및 상기 제 1 저항에 접속된 제 1 커패시터 및상기 증폭부에서 제 1 전압이 출력되는 출력단과 상기 풀다운부의 제 2 스위칭 소자 및 상기 제 2 저항에 접속된 제 2 커패시터를 포함하는 LVPECL 송신기
|