맞춤기술찾기

이전대상기술

적층형 세라믹 캐패시터

  • 기술번호 : KST2015144977
  • 담당센터 : 경기기술혁신센터
  • 전화번호 : 031-8006-1570
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 적층형 세라믹 캐패시터에 관한 것으로, 소자간 간섭을 최소화시키기 위하여, 적층형 세라믹 캐패시터를 구성하는 시트의 모서리 부분을 제거한다. 본 발명에 따른 적층형 세라믹 캐패시터는 사각 형상의 네 모서리 중 적어도 하나의 모서리 부분이 제거되어 있는 형상을 가지고, 상면에 제1 전극 패턴이 프린트되어 있는 제1 세라믹 시트와, 사각 형상의 네 모서리 중 적어도 하나의 모서리 부분이 제거되어 있는 형상을 가지고, 상면에 제2 전극 패턴이 프린트되어 있는 제2 세라믹 시트를 포함하도록 구성되어 있다. 이 때, 제1 및 제2 세라믹 시트는 네 모서리 부분이 모두 제거된 사각 형상을 가지는 것이 바람직하다. 또한, 제1 및 제2 세라믹 시트는 사각 형상에서 이웃하는 변에 대하여 90도 미만의 경사각으로 모서리 부분이 절단된 형상을 가질 수 있으며, 사각 형상에서 모서리 부분을 라운드지게 할 수 있다. 적층형 세라믹 캐패시터, 세라믹 시트, 모서리, 직각, 간섭
Int. CL H01G 4/30 (2006.01)
CPC H01G 4/30(2013.01) H01G 4/30(2013.01) H01G 4/30(2013.01)
출원번호/일자 1020010006400 (2001.02.09)
출원인 전자부품연구원
등록번호/일자
공개번호/일자 10-2002-0066134 (2002.08.14) 문서열기
공고번호/일자
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 거절
심사진행상태 수리
심판사항
구분
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2001.02.09)
심사청구항수 5

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 한국전자기술연구원 대한민국 경기도 성남시 분당구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 박종철 대한민국 경기도성남시분당구
2 강남기 대한민국 서울특별시서초구
3 이우성 대한민국 경기도성남시분당구
4 이영신 대한민국 경기도수원시팔달구
5 곽승범 대한민국 경기도군포시
6 유찬세 대한민국 경기도평택시

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 송만호 대한민국 서울(특허법인 퇴사후 사무소변경 미신고)
2 유미특허법인 대한민국 서울특별시 강남구 테헤란로 ***, 서림빌딩 **층 (역삼동)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
최종권리자 정보가 없습니다
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 특허출원서
Patent Application
2001.02.09 수리 (Accepted) 1-1-2001-0028269-35
2 전자문서첨부서류제출서
Submission of Attachment to Electronic Document
2001.02.12 수리 (Accepted) 1-1-2001-5041266-98
3 의견제출통지서
Notification of reason for refusal
2002.11.29 발송처리완료 (Completion of Transmission) 9-5-2002-0425106-40
4 거절결정서
Decision to Refuse a Patent
2003.02.10 발송처리완료 (Completion of Transmission) 9-5-2003-0046327-23
5 출원인정보변경(경정)신고서
Notification of change of applicant's information
2005.04.15 수리 (Accepted) 4-1-2005-5036534-08
6 출원인정보변경(경정)신고서
Notification of change of applicant's information
2013.04.17 수리 (Accepted) 4-1-2013-0013766-37
7 출원인정보변경(경정)신고서
Notification of change of applicant's information
2020.08.24 수리 (Accepted) 4-1-2020-5189497-57
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1

사각 형상의 네 모서리 중 적어도 하나의 모서리 부분이 제거되어 있는 형상을 가지고, 상면에 제1 전극 패턴이 프린트되어 있는 제1 세라믹 시트,

사각 형상의 네 모서리 중 적어도 하나의 모서리 부분이 제거되어 있는 형상을 가지고, 상면에 제2 전극 패턴이 프린트되어 있는 제2 세라믹 시트

를 포함하는 적층형 세라믹 캐패시터

2 2

제1 항에서,

상기 제1 및 제2 세라믹 시트는 네 모서리 부분이 모두 제거된 사각 형상을 가지는 적층형 세라믹 캐패시터

3 3

제1항 또는, 제2항에서,

상기 사각 형상에서 제거된 모서리 부분은 사각 형상의 모서리 부분을 이웃하는 변에 대하여 90도 미만의 경사각으로 절단되어 이루어지는 형상을 가지는 적층형 세라믹 캐패시터

4 4

제1항 또는, 제2항에서,

상기 사각 형상에서 제거된 모서리 부분은 사각 형상에서 모서리 부분을 라운드지게 절단하여 이루어지는 형상을 가지는 적층형 세라믹 캐패시터

5 5

제1항에서,

상기 제1 및 제2 세라믹 시트 다수개가 교대로 적층되어 있고,

상기 제1 세라믹 시트 다수개가 전기적으로 연결되어 있고, 상기 제2 세라믹 다수개가 전기적으로 연결되어 있는 적층형 세라믹 캐패시터

지정국 정보가 없습니다
패밀리정보가 없습니다
국가 R&D 정보가 없습니다.