맞춤기술찾기

이전대상기술

MAC 처리 장치

  • 기술번호 : KST2015145031
  • 담당센터 : 경기기술혁신센터
  • 전화번호 : 031-8006-1570
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 오픈 케이블(OpenCableTM) POD 모듈(Point of Deployment module)의 DVS167용 아웃 오브 밴드(Out-of-Band : 이하, OOB라 약칭함) MAC(Media Access Control) 처리 장치를 개시한다.본 발명은 물리 계층과 데이터 링크 계층 처리를 위한 하드웨어 블록과, 네트워크 접근 제어를 위한 MAC 메시지 처리 소프트웨어 블록을 포함한다. 하드웨어 블록에서는 물리 블록으로부터 수신한 SL-ESF(Signaling Link-Extended Super Frame)와 그 프레임에 포함된 ATM 셀 처리를 수행하고, 소프트웨어 블록으로부터 전송된 ATM 셀을 상향 채널로 송신 처리한다. 그리고, 소프트웨어 블록에서는 AAL5 처리를 통해 상기 하드웨어 블록으로부터 수신한 ATM 셀을 해당 상위 소프트웨어 블록으로 전달하고 MAC 메시지를 이용하여 네트워크 연결 및 자원 할당을 관리한다.
Int. CL H04L 12/28 (2006.01)
CPC H04L 12/5601(2013.01) H04L 12/5601(2013.01)
출원번호/일자 1020020047120 (2002.08.09)
출원인 전자부품연구원
등록번호/일자 10-0455659-0000 (2004.10.26)
공개번호/일자 10-2004-0013968 (2004.02.14) 문서열기
공고번호/일자 (20041106) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 소멸
심사진행상태 수리
심판사항
구분
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2002.08.09)
심사청구항수 7

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 한국전자기술연구원 대한민국 경기도 성남시 분당구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 박부식 대한민국 경기도평택시
2 최광호 대한민국 경기도평택시비
3 임기택 대한민국 경기도평택시진위면
4 위정욱 대한민국 경기도평택시진위면
5 서정욱 대한민국 경기도평택시진위면

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 장성구 대한민국 서울특별시 서초구 마방로 ** (양재동, 동원F&B빌딩)(제일특허법인(유))
2 김원준 대한민국 서울특별시 서초구 마방로 ** (양재동, 동원F&B빌딩)(제일특허법인(유))

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 (주)이노비드 서울특별시 관악구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 특허출원서
Patent Application
2002.08.09 수리 (Accepted) 1-1-2002-0257857-11
2 등록결정서
Decision to grant
2004.07.29 발송처리완료 (Completion of Transmission) 9-5-2004-0307251-97
3 출원인정보변경(경정)신고서
Notification of change of applicant's information
2005.04.15 수리 (Accepted) 4-1-2005-5036534-08
4 출원인정보변경(경정)신고서
Notification of change of applicant's information
2013.04.17 수리 (Accepted) 4-1-2013-0013766-37
5 [대리인선임]대리인(대표자)에 관한 신고서
[Appointment of Agent] Report on Agent (Representative)
2013.05.15 수리 (Accepted) 1-1-2013-0427429-62
6 출원인정보변경(경정)신고서
Notification of change of applicant's information
2020.08.24 수리 (Accepted) 4-1-2020-5189497-57
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1

OOB(Out-of Band) 입력 비트 스트림이 입력되는 디랜덤화(De-randomizer) 블록과 연결되며, 하향 채널 처리 블록과 상향 채널 처리 블록으로 구성되는 MAC(Media Access Control) 처리 장치에 있어서,

SL-ESF(Signaling Link-Extended Super Frame)를 저장할 수 있는 시프트 레지스터로 구성되며, 상기 디랜덤화 블록을 거쳐 제공되는 입력 비트 스트림에서 기설정 개수의 OH 비트를 생성하는 상기 하향 채널 처리 블록내의 ESF 버퍼와;

상기 ESF 버퍼로부터 제공되는 비트 스트림에서 상기 SL-ESF의 OH 비트를 제거하고 소정 바이트 단위로 처리하는 상기 하향 채널 처리 블록내의 비트2바이트(Bit2Byte) 블록과;

ATM 셀의 에러를 복구하거나 감지하는 상기 하향 채널 처리 블록내의 HEC Rec 블록과;

불필요한 ATM 셀을 분리하는 상기 하향 채널 처리 블록내의 ATM 필터와;

상기 SL-ESF의 F-비트 오버헤드 비트를 이용하여 프레임 동기를 맞추는 동기화 블록과;

상기 하향 채널 블록의 하향 채널 데이터를 처리하면서 추출한 슬롯 카운터 정보와 상기 상향 채널 블록의 상향 채널 제어 정보를 이용하여 상기 상향 채널의 데이터 전송을 연결별로 조율하는 스케줄러(scheduler)와;

프레임의 에러 유무를 감지하는 CRC6 블록과;

상기 SL-ESF의 페이로드(payload)에 포함된 상향 채널 제어 정보를 추출하는 수신 접속 버퍼와;

상기 ATM 셀을 구분하기 위해 필요한 정보가 저장되는 접속 테이블과;

상기 스케줄러의 제어하에 상기 상향 채널로 전송할 데이터를 송신 메모리로부터 읽어오는 상기 상향 채널 처리 블록내의 리드(read) 컨트롤러와;

상기 수신 메모리로부터 판독되는 데이터를 위한 ATM 헤더를 구성하여 ATM 셀을 생성하는 상기 상향 채널 처리 블록내의 헤드 가산기 및 HEC 블록과;

상기 상향 채널로 데이터를 전송하는 시작 시각을 통보하는 상기 상향 채널 처리 블록내의 시각 통보(ranging) 블록과;

서버로부터의 인터리빙(interleaving)된 데이터를 원래 데이터로 복원하는 디인터리버(De-interleaver) 블록으로 이루어지는 것을 특징으로 하는 MAC 처리 장치

2 2

제 1 항에 있어서,

상기 CRC6 블록은,

그 입력단이 상기 ESF 버퍼의 출력단과 연결됨으로써, 임의의 ESF를 미리 수신한 상태에서 다음 ESF가 수신되면 처음 ESF를 통과시켜 계산하는 것을 특징으로 하는 MAC 처리 장치

3 3

제 1 항에 있어서,

상기 상향 채널의 스케줄링은,

하드웨어 스케줄링과 소프트웨어 스케줄링으로 구분되어 있되, 상기 하드웨어 스케줄링은 경쟁(contention) 및 시각 통보 액세스에 적용되며, 상기 소프트웨어 스케줄링은 비경쟁(contentionless) 및 예약(reservation) 액세스에 각각 적용되는 것을 특징으로 하는 MAC 처리 장치

4 4

제 3 항에 있어서,

상기 경쟁 액세스와 예약 액세스는 상호 모드가 변경됨으로써, RC(Ranging Power Calibration) 응답 메시지를 해당 예약 슬롯에 전송하는 것을 특징으로 하는 MAC 처리 장치

5 5

제 1 항에 있어서,

상기 장치는,

상기 ATM 셀을 수신한 후 VPI/VCI 값을 이용하여 필터링을 수행하는 것을 특징으로 하는 MAC 처리 장치

6 6

제 1 항 또는 제 5 항에 있어서,

상기 장치는,

ATM VPI/VCI 필터, 상기 ATM 셀과 AAL5 처리를 하드웨어와 소프트웨어로 분리한 것을 특징으로 하는 MAC 처리 장치

7 7

제 6 항에 있어서,

상기 장치는,

상기 ATM 필터에서 수신 메모리로 상기 VPI/VCI 검색 지연 없이 데이터를 전달하며, ATM VPI/VCI 필터링과 상기 SL-ESF의 CRC6 처리 결과에 따른 ATM 셀 처리를 위하여 RxCell_index, RxESF_index, RxWR_index의 세 가지 포인터를 이용하여 수신 버퍼를 제어하는 것을 특징으로 하는 MAC 처리 장치

지정국 정보가 없습니다
패밀리정보가 없습니다
국가 R&D 정보가 없습니다.