1 |
1
반복 연산 기법을 이용한 가변 고속 푸리에 변환 프로세서에 있어서, Spilt radix-2/4/8부; 상기 Spilt radix-2/4/8부에 연결되며 상기 Spilt radix-2/4/8부로부터의 출력 데이터를 복소수 곱셈을 해주는 복소수 곱셈부; 및 상기 복소수 곱셈부에 연결되는 연이은 두 개의 radix-2 SDF 를 포함하는 것을 특징으로 하는 반복 연산 기법을 이용한 가변 고속 푸리에 변환 프로세서
|
2 |
2
제 1항에 있어서, 상기 Spilt radix-2/4/8부는 2n개의 입력 신호가 인가되어 버터 플라이 연산을 수행하는 세 개의 radix-2 SDF; 및 상기 radix-2 SDF 중 두 번째 radix-2 SDF에 연결되어 상기 radix-2 SDF에서 출력된 데이터를 곱셈하여 주는 정수 곱셈부; 를 가짐을 특징으로하는 하는 반복 연산 기법을 이용한 가변 고속 푸리에 변환 프로세서
|
3 |
3
제 2항에 있어서, 상기 radix-2 SDF는 한 개의 레지스터와 세 개의 멀티플렉서와 네 개의 덧셈기를 포함함을 특징으로 하는 반복 연산 기법을 이용한 가변 고속 푸리에 변환 프로세서
|
4 |
4
제 2항에 있어서, 상기 radix-2 SDF는 입력된 FFT 사이즈의 반을 레지스터에 보내어 남은 반의 사이즈에 해당하는 데이터와 연산하는 것을 특징으로 하는 반복 연산 기법을 이용한 가변 고속 푸리에 변환 프로세서
|
5 |
5
제 2항에 있어서, 상기 정수 곱셈부는 한 개의 멀티플렉서와 두 개의 곱셈기를 가짐을 특징으로 하는 반복 연산 기법을 이용한 가변 고속 푸리에 변환 프로세서
|
6 |
6
제 1항에 있어서, 상기 복소수 곱셈부는 한 개의 멀티플렉서와 네 개의 곱셈기와 두 개의 덧셈기를 가짐을 특징으로 하는 반복 연산 기법을 이용한 가변 고속 푸리에 변환 프로세서
|
7 |
7
제 1항에 있어서, 상기 복소수 곱셈부는 두 번의 실수 곱셈과 두번의 실수 덧셈을 하는 것을 특징으로 하는 반복 연산 기법을 이용한 가변 고속 푸리에 변환 프로세서
|
8 |
7
제 1항에 있어서, 상기 복소수 곱셈부는 두 번의 실수 곱셈과 두번의 실수 덧셈을 하는 것을 특징으로 하는 반복 연산 기법을 이용한 가변 고속 푸리에 변환 프로세서
|