1 |
1
차동 입력 전압에 비례하는 차동 출력 전류를 출력하는 차동 트랜스컨덕터;
커패시터를 구비하고, 상기 차동 출력 전류에 의해 상기 커패시터에 충전된 충전 전압을 차동 출력 전압으로서 생성하는 전류-전압 변환부;
상기 차동 출력 전압에 응답하여 아날로그 제어전압을 생성하고, 미리 설정된 기준 전압과 상기 차동 출력 전압을 비교하여 카운트 구동 신호를 생성하는 비교 회로; 및
상기 카운트 구동 신호에 근거하여 기준 비트의 비트 수로부터 소정의 비트 수만큼 증가되거나 감소된 비트 수를 갖는 디지털 제어 신호를 생성하는 카운터 회로를 포함하고,
상기 차동 트랜스컨덕터는 상기 비교 회로로부터의 상기 아날로그 제어전압과 상기 카운터 회로로부터의 상기 디지털 제어 신호를 피드백 받는 것인 무선통신 시스템용 필터 튜닝 회로
|
2 |
2
제 1 항에 있어서, 상기 차동 트랜스컨덕터는 상기 피드백된 상기 아날로그 제어전압과 상기 디지털 제어 신호에 근거하여 상기 차동 입력 전압에 선형적으로 비례하는 상기 차동 출력 전류를 출력하는 것인 무선통신 시스템용 필터 튜닝 회로
|
3 |
3
제 1 항에 있어서, 미리 설정된 공통 전압을 인가받고, 상기 공통 전압을 기준으로 대칭되는 양의 입력 전압과 음의 입력 전압으로 이루어진 상기 차동 입력 전압을 생성하는 입력 전압 생성부를 더 포함하는 무선통신 시스템용 필터 튜닝 회로
|
4 |
4
제 3 항에 있어서, 상기 입력 전압 생성부는 전원과 접지 사이에 직렬로 연결된 제1 전류원, 제1 저항, 제2 저항 및 제2 전류원을 포함하고,
상기 양의 입력 전압은 상기 제1 전류원과 상기 제1 저항을 전기적으로 연결하는 제1 노드를 통해 출력하고,
상기 음의 입력 전압은 상기 제2 저항과 상기 제2 전류원을 전기적으로 연결하는 제2 노드를 통해 출력하는 것인 무선통신 시스템용 필터 튜닝 회로
|
5 |
5
제 1 항에 있어서, 상기 차동 트랜스컨덕터는,
상기 차동 입력 전압에 비례하는 차동 출력 전류를 출력하는 트랜스컨덕턴스 구동부;
상기 비교 회로로부터의 아날로그 제어전압과 상기 카운터 회로로부터의 디지털 제어 신호에 응답하여 상기 트랜스컨덕턴스 구동부의 소스의 디제너레이션 양을 튜닝하는 디제너레이션 튜닝부; 및
상기 트랜스컨덕턴스 구동부의 출력단에 걸리는 전압을 센싱하여 안정화시키기는 공통모드 피드백부를 포함하는 무선통신 시스템용 필터 튜닝 회로
|
6 |
6
제 5 항에 있어서, 상기 트랜스컨덕턴스 구동부는,
상기 차동 입력 전압의 양의 전압에 응답하여 상기 차동 출력 전류의 음의 전류를 출력하는 제1 NMOS 트랜지스터; 및
상기 차동 입력 전압의 음의 전압에 응답하여 상기 차동 출력 전류의 양의 전류를 출력하는 제2 NMOS 트랜지스터를 포함하는 것을 특징으로 하는 무선통신 시스템용 필터 튜닝 회로
|
7 |
7
제 6 항에 있어서, 상기 디제너레이션 튜닝부는,
상기 아날로그 제어전압에 의해 제어되어 상기 제 1 NMOS 트랜지스터의 소스의 디제너레이션 양을 튜닝시키는 디제너레이션 저항용 제1 NMOS 트랜지스터;
상기 디지털 제어 신호에 의해 제어되어 상기 디제너레이션 저항용 제1 NMOS 트랜지스터와 함께 상기 제1 NMOS 트랜지스터의 소스의 디제너레이션 양을 튜닝시키는 제1 가변 저항;
상기 아날로그 제어전압에 의해 제어되어 상기 제2 NMOS 트랜지스터의 소스의 디제너레이션 양을 튜닝시키는 디제너레이션 저항용 제2 NMOS 트랜지스터; 및
상기 디지털 제어 신호에 의해 제어되어 상기 디제너레이션 저항용 제2 NMOS 트랜지스터와 함께 상기 제2 NMOS 트랜지스터의 소스의 디제너레이션 양을 튜닝시키는 제2 가변 저항을 포함하는 것을 특징으로 하는 무선통신 시스템용 필터 튜닝 회로
|
8 |
8
제 1 항에 있어서, 상기 차동 트랜스컨덕터는 상기 차동 출력 전류의 양의 전류를 출력하는 제1 출력단과, 상기 차동 출력 전류의 음의 전류를 출력하는 제2 출력단을 포함하고,
상기 전류-전압 변환부는,
상기 제1 출력단과 전기적으로 연결되는 제4 노드;
전원과 접지 사이에서 상기 제4 노드를 통해 직렬로 연결되는 제3 전류원과 제1 커패시터;
상기 제2 출력단과 전기적으로 연결되는 제5 노드; 및
상기 전원과 상기 접지 사이에서 상기 제5 노드를 통해 직렬로 연결되는 제2 커패시터와 제4 전류원을 포함하는 무선통신 시스템용 필터 튜닝 회로
|
9 |
9
제 1 항에 있어서, 상기 차동 출력 전압은 상기 차동 출력 전류의 양의 전류에 대응하는 제1 출력 전압 및 상기 차동 출력 전류의 음의 전류에 대응하는 제2 출력 전압으로 이루어지고,
상기 비교 회로는 상기 제1 출력 전압과 상기 제2 출력 전압 간의 전압 차에 대응하는 상기 아날로그 제어전압을 생성하는 제1 비교기를 포함하는 것인 무선통신 시스템용 필터 튜닝 회로
|
10 |
10
제 9 항에 있어서, 상기 비교 회로는 상기 디지털 제어 신호의 비트 수를 증가시키도록 상기 카운터 회로를 구동시키는 업 카운트 신호와 상기 디지털 제어 신호의 비트 수를 감소시키도록 상기 카운터 회로를 구동시키는 다운 카운트 신호를 출력하는 것인 무선통신 시스템용 필터 튜닝 회로
|
11 |
11
제 10 항에 있어서, 상기 비교 회로로부터 출력되는 상기 카운트 구동신호는 상기 디지털 제어 신호의 비트수를 증가시키도록 상기 카운터 회로를 구동시키는 업 카운트 신호와 상기 디지털 제어 신호의 비트 수를 감소시키도록 상기 카운터 회로를 구동시키는 다운 카운트 신호를 포함하는 것인 무선통신 시스템용 필터 튜닝 회로
|
12 |
12
제 10 항에 있어서, 상기 비교 회로에 인가되는 상기 기준 전압은 제1 기준 전압과 상기 제1 기준 전압보다 낮은 제2 기준 전압 사이의 전압 레벨이고,
상기 차동 트랜스컨덕터의 내부에 설계되는 MOS 트랜지스터들은 상기 기준 전압에 의해 선형 영역에서 구동되는 것인 무선통신 시스템용 필터 튜닝 회로
|
13 |
13
제 11 항에 있어서, 상기 비교 회로는,
상기 제1 출력 전압과 상기 제2 출력 전압을 비교하고, 상기 제1 출력 전압과 상기 제2 출력 전압 간의 전압 차에 대응하는 상기 아날로그 제어전압을 생성하는 제1 비교기;
상기 제1 기준 전압(Vref1)과 상기 제1 출력 전압을 비교하고, 상기 제1 출력 전압(Vout1)이 상기 제1 기준 전압(Vref1) 보다 크면 상기 다운 카운트 신호를 생성하는 제2 비교기; 및
상기 제2 기준 전압과 상기 제2 출력 전압을 비교하고, 상기 제2 출력 전압이 상기 제2 기준 전압보다 작으면, 상기 업 카운트 신호를 생성하는 제3 비교기를 포함하는 무선통신 시스템용 필터 튜닝 회로
|
14 |
14
공통 전압을 기준으로 대칭되는 양의 입력 전압과 음의 입력 전압으로 이루어진 차동 입력 전압을 생성하는 입력 전압 생성부;
아날로그 제어전압과 디지털 제어 신호에 근거하여 상기 차동 입력 전압에 선형적으로 비례하는 차동 출력 전류를 출력하는 차동 트랜스컨덕터;
커패시터를 구비하고, 상기 차동 출력 전류에 의해 상기 커패시터에 충전된 충전 전압을 차동 출력 전압으로서 생성하는 전류-전압 변환부;
상기 차동 출력 전압에 응답하여 상기 아날로그 제어전압을 생성하고, 미리 설정된 기준전압과 상기 차동 출력 전압을 비교하여 카운트 구동 신호를 생성하는 비교 회로; 및
상기 카운트 구동 신호에 근거하여 기준 비트의 비트 수로부터 소정의 비트 수만큼 증가되거나 감소된 비트 수를 갖는 상기 디지털 제어 신호를 생성하는 카운터 회로를 포함하는 무선통신 시스템용 필터 튜닝 회로
|
15 |
15
제 14 항에 있어서, 상기 차동 트랜스컨덕터는,
상기 차동 입력 전압에 비례하는 차동 출력 전류를 출력하는 트랜스컨덕턴스 구동부;
상기 비교 회로로부터의 아날로그 제어전압과 상기 카운터 회로로부터의 디지털 제어 신호에 응답하여 상기 트랜스컨덕턴스 구동부의 소스의 디제너레이션 양을 튜닝하는 디제너레이션 튜닝부; 및
상기 트랜스컨덕턴스 구동부의 출력단에 걸리는 전압을 센싱하여 안정화시키기는 공통모드 피드백부를 포함하는 무선통신 시스템용 필터 튜닝 회로
|
16 |
16
제 14 항에 있어서, 상기 차동 트랜스컨덕터는 상기 차동 출력 전류의 양의 전류를 출력하는 제1 출력단과, 상기 차동 출력 전류의 음의 전류를 출력하는 제2 출력단을 포함하고,
상기 전류-전압 변환부는,
상기 제1 출력단과 전기적으로 연결되는 제4 노드;
전원과 접지 사이에서 상기 제4 노드를 통해 직렬로 연결되는 제3 전류원과 제1 커패시터;
상기 제2 출력단과 전기적으로 연결되는 제5 노드; 및
상기 전원과 상기 접지 사이에서 상기 제5 노드를 통해 직렬로 연결되는 제2 커패시터와 제4 전류원을 포함하는 무선통신 시스템용 필터 튜닝 회로
|
17 |
17
제 14 항에 있어서, 상기 비교 회로는 상기 디지털 제어 신호의 비트 수를 증가시키도록 상기 카운터 회로를 구동시키는 업 카운트 신호와 상기 디지털 제어 신호의 비트 수를 감소시키도록 상기 카운터 회로를 구동시키는 다운 카운트 신호를 출력하는 것인 무선통신 시스템용 필터 튜닝 회로
|