1 |
1
평준화 기법이 적용된 복수의 증폭기로 구성된 프리앰프단과, 전류원형 능동 부하를 사용하여 상기 프리앰프단에서 출력된 신호를 폴딩하는 복수의 폴더로 구성된 제 1폴딩회로와, 상기 제 1폴딩회로와 동일한 폴딩율을 가지며, 전류원형 능동 부하를 사용하여 상기 제 1폴딩회로에서 출력된 신호를 재차 폴딩하는 복수의 폴더로 구성된 제 2폴딩회로와, 상기 제 2폴딩회로에서 출력된 신호를 최종적인 디지털 신호로 변환하는 비교기/디지털회로블록을 포함하여 구성된 것을 특징으로 하는 폴딩-인터폴레이팅 아날로그-디지털 변환기
|
2 |
2
제 1항에 있어서, 상기 프리앰프단은 상기 복수의 증폭기의 인접하는 출력단 사이에 저항이 직렬로 복수개 연결된 것을 특징으로 하는 폴딩-인터폴레이팅 아날로그-디지털 변환기
|
3 |
3
삭제
|
4 |
4
제 1항에 있어서, 상기 비교기/디지털회로블록은 폴딩된 신호가 입력되는 비교기와, 상기 비교기에서 출력된 온도계코드의 버블에러를 정정하는 보터와, 상기 보터에서 출력된 신호를 최종 디지털신호로 변환하는 인코더를 포함하는 것을 특징으로 하는 폴딩-인터폴레이팅 아날로그-디지털 변환기
|
5 |
5
제 4항에 있어서, 상기 보터는 차동논리회로로 구성된 것을 특징으로 하는 폴딩-인터폴레이팅 아날로그-디지털 변환기
|
6 |
5
제 4항에 있어서, 상기 보터는 차동논리회로로 구성된 것을 특징으로 하는 폴딩-인터폴레이팅 아날로그-디지털 변환기
|