1 |
1
디지털 형식의 변조 비콘 신호를 2n(n은 자연수) 포인트(point) FFT(Fast Fourier Transform) 변환하는 FFT부;상기 각 포인트의 값의 크기를 비교하여 가장 큰 값의 FFT 포인트를 추출하는 CW 성분 추출부; 및상기 추출된 FFT 포인트의 값을 이용해 상기 변조 비콘 신호의 반송파 주파수를 동기화시키는 주파수 동기부를 포함하되,상기 CW 성분 추출부는, 상기 각 포인트의 값을 0 ~ 2n-1에서 -2n/2 ~ 2n/2-1로 변환하는 FFT 출력 위치 변위부; 상기 FFT 출력 위치 변위부에서 변환된 각 포인트의 값을 비교하여 가장 큰 값의 FFT 포인트를 추출하는 포인트 추출부; 및, 상기 추출된 FFT 포인트의 값에 1/2n을 곱하는 곱셈기를 포함하는 것을 특징으로 하는 변조 비콘 신호 처리 장치
|
2 |
2
제 1 항에 있어서,상기 n은 10인 것을 특징으로 하는 변조 비콘 신호 처리 장치
|
3 |
3
삭제
|
4 |
4
제 1 항에 있어서,안테나로 수신된 아날로그 형식의 변조 비콘 신호를 증폭하는 증폭부;상기 증폭된 변조 비콘 신호를 디지털 형식으로 변환하는 디지털 변환부;상기 디지털 형식으로 변환된 변조 비콘 신호를 기저대역으로 변환한 후 상기 FFT부로 제공하는 기저대역 변환부; 및상기 CW 성분 추출부에서 추출된 FFT 포인트의 값이 기설정 범위를 만족하도록 상기 증폭부의 이득을 조정하는 이득 조정부;를 더 포함하는 것을 특징으로 하는 변조 비콘 신호 처리 장치
|
5 |
5
제 4 항에 있어서,상기 이득 조정부는 상기 FFT 출력 위치 변위부에서 변환된 각 포인트의 값 중에서 가장 큰 값이 기설정 범위를 만족하도록 상기 증폭부의 이득을 조정하는 것을 특징으로 하는 변조 비콘 신호 처리 장치
|
6 |
6
제 1 항에 있어서,상기 주파수 동기부에 연결되며 역확산을 위한 코드 동기를 수행하는 코드 동기부; 및상기 코드 동기부에서 수행된 코드 동기가 송신측과의 클럭 오차로 인하여 훼손되는 것을 방지하기 위하여 상기 클럭 오차를 보정하는 코드 추적부;를 더 포함하는 것을 특징으로 하는 변조 비콘 신호 처리 장치
|
7 |
7
제 6 항에 있어서,상기 코드 추적부에서 출력되는 변조 비콘 신호의 반송파 위상을 동기화시키는 반송파 위상 동기부를 더 포함하는 것을 특징으로 하는 변조 비콘 신호 처리 장치
|
8 |
8
제 6 항 또는 제 7 항에 있어서,상기 코드 동기부는 상기 코드 동기가 수행된 코드를 획득한 이후 기설정 심볼 구간동안 코드 동기를 추가로 수행하는 것을 특징으로 하는 변조 비콘 신호 처리 장치
|