맞춤기술찾기

이전대상기술

듀얼 페이지 버퍼를 내장한 플래시 메모리 장치 및 그 제어방법

  • 기술번호 : KST2015160094
  • 담당센터 : 서울동부기술혁신센터
  • 전화번호 : 02-2155-3662
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 듀얼 페이지 버퍼를 내장한 플래시 메모리 장치 및 그 제어 방법이 개시된다. 듀얼 페이지 버퍼를 내장한 플래시 메모리 장치는 플래시 메모리 유닛, 제1 페이지 버퍼, 제2 페이지 버퍼 및 상기 플래시 메모리 유닛과 상기 제1 페이지 버퍼 간의 데이터 전송 및 상기 제2 페이지 버퍼와 호스트 간의 데이터 전송을 제어하는 제어부를 포함한다. 듀얼 페이지 버퍼(Dual page buffer), 플래시 메모리, NAND 플래시 메모리
Int. CL G06F 5/00 (2006.01) G06F 12/00 (2006.01)
CPC G06F 3/0679(2013.01) G06F 3/0679(2013.01) G06F 3/0679(2013.01) G06F 3/0679(2013.01)
출원번호/일자 1020080081553 (2008.08.20)
출원인 재단법인서울대학교산학협력재단
등록번호/일자
공개번호/일자 10-2010-0022852 (2010.03.03) 문서열기
공고번호/일자
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 거절
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2008.08.20)
심사청구항수 23

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 재단법인서울대학교산학협력재단 대한민국 서울특별시 관악구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 김홍석 대한민국 서울시 양천구
2 민상렬 대한민국 서울시 서초구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 특허법인 무한 대한민국 서울특별시 강남구 언주로 ***, *층(역삼동,화물재단빌딩)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
최종권리자 정보가 없습니다
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2008.08.20 수리 (Accepted) 1-1-2008-0593787-23
2 선행기술조사의뢰서
Request for Prior Art Search
2009.04.06 수리 (Accepted) 9-1-9999-9999999-89
3 선행기술조사보고서
Report of Prior Art Search
2009.05.18 수리 (Accepted) 9-1-2009-0031651-96
4 의견제출통지서
Notification of reason for refusal
2010.02.25 발송처리완료 (Completion of Transmission) 9-5-2010-0084399-11
5 [지정기간연장]기간연장(단축, 경과구제)신청서
[Designated Period Extension] Application of Period Extension(Reduction, Progress relief)
2010.04.26 수리 (Accepted) 1-1-2010-0267827-18
6 거절결정서
Decision to Refuse a Patent
2010.05.31 발송처리완료 (Completion of Transmission) 9-5-2010-0234665-92
7 출원인정보변경(경정)신고서
Notification of change of applicant's information
2014.08.22 수리 (Accepted) 4-1-2014-5100909-62
8 출원인정보변경(경정)신고서
Notification of change of applicant's information
2015.03.20 수리 (Accepted) 4-1-2015-5036045-28
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
플래시 메모리 유닛; 제1 페이지 버퍼; 제2 페이지 버퍼; 및 상기 플래시 메모리 유닛과 상기 제1 페이지 버퍼 간의 데이터 전송 및 상기 제2 페이지 버퍼와 호스트 간의 데이터 전송을 제어하는 제어부 를 포함하는 듀얼 페이지 버퍼를 내장한 플래시 메모리 장치
2 2
제1항에 있어서, 상기 제어에 응답하여, 상기 플래시 메모리 유닛이 상기 제2 페이지 버퍼와 데이터를 전송하는 동안 상기 제1 페이지 버퍼는 상기 호스트와 데이터를 전송하는 것을 특징으로 하는 듀얼 페이지 버퍼를 내장한 플래시 메모리 장치
3 3
제2항에 있어서, 상기 제어에 응답하여, 상기 플래시 메모리 유닛이 상기 제2 페이지 버퍼로 데이터를 송신하는 동안 상기 제1 페이지 버퍼는 상기 호스트로 데이터를 송신하는 것을 특징으로 하는 듀얼 페이지 버퍼를 내장한 플래시 메모리 장치
4 4
제1항에 있어서, 상기 제어부는, 호스트로부터 수신한 제2 로드 명령에 따라 제어를 수행하는 동안 상기 호스트로부터 제1 출력 명령을 수신하고, 상기 제2 로드 명령에 따른 제어에 응답하여, 상기 플래시 메모리 유닛은 상기 제2 페이지 버퍼로 제2 데이터를 로드하고, 상기 제1 출력 명령에 따른 제어에 응답하여, 상기 제1 페이지 버퍼는 상기 호스트로 제1 데이터를 출력하는 것을 특징으로 하는 듀얼 페이지 버퍼를 내장한 플래시 메모리 장치
5 5
제4항에 있어서, 상기 제어부는, 상기 호스트로부터 수신한 제1 로드 명령에 따른 제어가 완료된 후 상기 제2 로드 명령을 수신하고, 상기 플래시 메모리 유닛은, 상기 제1 로드 명령에 따른 제어에 응답하여, 상기 제1 페이지 버퍼로 제1 데이터를 로드하는 것을 특징으로 하는 듀얼 페이지 버퍼를 내장한 플래시 메모리 장치
6 6
제4항에 있어서, 상기 제어부는, 상기 제1 출력 명령에 따른 제어가 완료된 후, 상기 호스트로부터 제2 출력 명령을 수신하고, 상기 제2 출력 명령에 따른 제어에 응답하여, 상기 제2 페이지 버퍼는 상기 호스트로 제2 데이터를 출력하는 것을 특징으로 하는 듀얼 페이지 버퍼를 내장한 플래시 메모리 장치
7 7
제1항에 있어서, 상기 제어부는, 호스트로부터 수신한 읽기 요청에 따라 상기 제어를 수행하고, 상기 제어에 응답하여, 상기 플래시 메모리 유닛은 상기 제1 페이지 버퍼로 제1 데이터를 로드하고, 상기 제1 데이터의 로드가 완료된 후, 상기 제2 페이지 버퍼는 상기 플래시 메모리 유닛으로부터 제2 데이터를 로드하고, 상기 제2 데이터의 로드 동안, 상기 제1 페이지 버퍼는 상기 호스트로 상기 제1 데이터를 출력하는 것을 특징으로 하는 듀얼 페이지 버퍼를 내장한 플래시 메모리 장치
8 8
제2항에 있어서, 상기 제어에 응답하여, 상기 제2 페이지 버퍼가 상기 호스트로부터 데이터를 수신하는 동안 상기 플래시 메모리 유닛은 상기 제1 페이지 버퍼로부터 데이터를 수신하는 것을 특징으로 하는 듀얼 페이지 버퍼를 내장한 플래시 메모리 장치
9 9
제1항에 있어서, 상기 제어부는, 호스트로부터 수신한 제1 프로그램 명령에 따라 제어를 수행하는 동안 상기 호스트로부터 제2 입력 명령을 수신하고, 상기 제1 프로그램 명령에 따른 제어에 응답하여, 상기 플래시 메모리 유닛은 상기 제1 페이지 버퍼로부터 제1 데이터를 프로그램하고, 상기 제2 입력 명령에 따른 제어에 응답하여, 상기 제2 페이지 버퍼는 상기 호스트로부터 제2 데이터를 입력받는 것을 특징으로 하는 듀얼 페이지 버퍼를 내장한 플래시 메모리 장치
10 10
제9항에 있어서, 상기 제어부는, 상기 호스트로부터 수신한 제1 입력 명령에 따른 제어가 완료된 후 상기 제1 프로그램 명령을 수신하고, 상기 제1 페이지 버퍼는, 상기 제1 입력 명령에 따른 제어에 응답하여, 상기 호스트로부터 제1 데이터를 입력받는 것을 특징으로 하는 듀얼 페이지 버퍼를 내장한 플래시 메모리 장치
11 11
제9항에 있어서, 상기 제어부는, 상기 제2 입력 명령에 따른 제어가 완료된 후, 상기 호스트로부터 제2 프로그램 명령을 수신하고, 상기 제2 프로그램 명령에 따른 제어에 응답하여, 상기 플래시 메모리 유닛은 상기 제2 페이지 버퍼로부터 제2 데이터를 프로그램하는 것을 특징으로 하는 듀얼 페이지 버퍼를 내장한 플래시 메모리 장치
12 12
제1항에 있어서, 상기 제어부는, 호스트로부터 수신한 쓰기 요청에 따라 상기 제어를 수행하고, 상기 제어에 응답하여, 상기 제1 페이지 버퍼는 상기 호스트로부터 제1 데이터를 입력받고, 상기 제1 데이터의 입력이 완료된 후, 상기 플래시 메모리 유닛은 상기 제1 페이지 버퍼로부터 상기 제1 데이터를 프로그램하고, 상기 제1 데이터의 프로그램 동안 상기 제2 페이지 버퍼는 상기 호스트로부터 제2 데이터를 입력받는 것을 특징으로 하는 듀얼 페이지 버퍼를 내장한 플래시 메모리 장치
13 13
플래시 메모리 유닛으로부터 제2 페이지 버퍼로 제2 데이터를 로드하는 단계; 및 상기 제2 데이터를 로드하는 동안 제1 페이지 버퍼로부터 호스트로 제1 데이터를 출력하는 단계 를 포함하는 듀얼 페이지 버퍼를 내장한 플래시 메모리 제어 방법
14 14
제13항에 있어서, 플래시 메모리 유닛으로부터 제2 페이지 버퍼로 제2 데이터를 로드하는 상기 단계는, 호스트로부터 수신한 제2 로드 명령에 따라 상기 플래시 메모리 유닛으로부터 제2 페이지 버퍼로 제2 데이터를 로드하는 단계 를 포함하고, 제2 데이터를 로드하는 동안 제1 페이지 버퍼로부터 호스트로 제1 데이터를 출력하는 상기 단계는, 상기 제2 데이터를 로드하는 동안 호스트로부터 수신한 제1 출력 명령에 따라 상기 제1 페이지 버퍼로부터 상기 호스트로 제1 데이터를 출력하는 단계 를 포함하는 듀얼 페이지 버퍼를 내장한 플래시 메모리 제어 방법
15 15
제14항에 있어서, 플래시 메모리 유닛으로부터 제2 페이지 버퍼로 제2 데이터를 로드하는 상기 단계는, 호스트로부터 수신한 제1 로드 명령에 따라 플래시 메모리 유닛으로부터 제1 페이지 버퍼로 제1 데이터를 로드하는 단계; 및 상기 제1 데이터의 로드가 완료된 후, 상기 호스트로부터 수신한 제2 로드 명령에 따라 상기 플래시 메모리 유닛으로부터 제2 페이지 버퍼로 제2 데이터를 로드하는 단계 를 포함하는 듀얼 페이지 버퍼를 내장한 플래시 메모리 제어 방법
16 16
제14항에 있어서, 제2 데이터를 로드하는 동안 제1 페이지 버퍼로부터 호스트로 제1 데이터를 출력하는 상기 단계는, 호스트로부터 수신한 제1 출력 명령에 따라 상기 제1 페이지 버퍼로부터 상기 호스트로 제1 데이터를 출력하는 단계; 및 상기 제1 데이터의 출력이 완료된 후, 상기 호스트로부터 수신한 제2 출력 명령에 대응하여 상기 제2 페이지 버퍼로부터 상기 호스트로 상기 제2 데이터를 출력하는 단계 를 포함하는 듀얼 페이지 버퍼를 내장한 플래시 메모리 제어 방법
17 17
제13항에 있어서, 플래시 메모리 유닛으로부터 제2 페이지 버퍼로 제2 데이터를 로드하는 상기 단계는, 호스트로부터 수신한 읽기 요청에 대응하여 플래시 메모리 유닛으로부터 제2 페이지 버퍼로 제2 데이터를 로드하는 것을 특징으로 하는 듀얼 페이지 버퍼를 내장한 플래시 메모리 제어 방법
18 18
제1 페이지 버퍼로부터 플래시 메모리 유닛으로 제1 데이터를 프로그램하는 단계; 및 상기 제1 데이터를 프로그램하는 동안 호스트로부터 제2 페이지 버퍼로 제2 데이터를 입력하는 단계 를 포함하는 듀얼 페이지 버퍼를 내장한 플래시 메모리 제어 방법
19 19
제18항에 있어서, 제1 페이지 버퍼로부터 플래시 메모리 유닛으로 제1 데이터를 프로그램하는 상기 단계는, 호스트로부터 수신한 제1 프로그램 명령에 따라 제1 페이지 버퍼로부터 플래시 메모리 유닛으로 제1 데이터를 프로그램하는 단계 를 포함하고, 제1 데이터를 프로그램하는 동안 호스트로부터 제2 페이지 버퍼로 제2 데이터를 입력하는 상기 단계는, 호스트로부터 수신한 제2 입력 명령에 따라 상기 호스트로부터 제2 페이지 버퍼로 제2 데이터를 입력하는 단계 를 포함하는 듀얼 페이지 버퍼를 내장한 플래시 메모리 제어 방법
20 20
제19항에 있어서, 제1 페이지 버퍼로부터 플래시 메모리 유닛으로 제1 데이터를 프로그램하는 상기 단계는, 호스트로부터 수신한 제1 입력 명령에 따라 상기 호스트로부터 제1 페이지 버퍼로 제1 데이터를 입력하는 단계; 및 상기 제1 데이터의 입력이 완료된 후, 상기 호스트로부터 수신한 제1 프로그램 명령에 따라 제1 페이지 버퍼로부터 플래시 메모리 유닛으로 제1 데이터를 프로그램하는 단계 를 포함하는 듀얼 페이지 버퍼를 내장한 플래시 메모리 제어 방법
21 21
제19항에 있어서, 제1 데이터를 프로그램하는 동안 호스트로부터 제2 페이지 버퍼로 제2 데이터를 입력하는 상기 단계는, 호스트로부터 수신한 제2 입력 명령에 따라 상기 호스트로부터 제2 페이지 버퍼로 제2 데이터를 입력하는 단계; 및 상기 제2 데이터의 입력이 완료된 후, 상기 호스트로부터 수신한 제2 프로그램 명령에 따라 상기 제2 페이지 버퍼로부터 상기 플래시 메모리 유닛으로 제2 데이터를 프로그램하는 단계 를 포함하는 듀얼 페이지 버퍼를 내장한 플래시 메모리 제어 방법
22 22
제18항에 있어서, 제1 페이지 버퍼로부터 플래시 메모리 유닛으로 제1 데이터를 프로그램하는 상기 단계는, 호스트로부터 수신한 쓰기 요청에 대응하여 제1 페이지 버퍼로부터 플래시 메모리 유닛으로 제1 데이터를 프로그램하는 것을 특징으로 하는 듀얼 페이지 버퍼를 내장한 플래시 메모리 제어 방법
23 23
제13항 내지 제22항 중 어느 한 항의 방법을 실행하기 위한 프로그램이 기록되어 있는 것을 특징으로 하는 컴퓨터에서 판독 가능한 기록 매체
지정국 정보가 없습니다
패밀리정보가 없습니다
순번, 연구부처, 주관기관, 연구사업, 연구과제의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 국가R&D 연구정보 정보 표입니다.
순번 연구부처 주관기관 연구사업 연구과제
1 지식경제부 서울대학교 IT성장동력기술개발사업 Flash memory 기반 임베디드 멀티미디어 소프트웨어 기술개발