1 |
1
슬레이브 디바이스(slave device)의 주소를 할당하는 장치에 있어서,다양한 속도(rate)의 클럭(clock) 신호를 생성하는 클럭 생성부;상기 다양한 속도의 클럭 신호를 필터링하는 필터;상기 필터에 의해 필터링된 신호를 샘플링하는 샘플링부; 및상기 샘플링부에 의해 샘플링된 신호에 기반하여 슬레이브 디바이스의 주소를 할당하는 주소 할당부를 포함하는 것을 특징으로 하는 주소 할당 장치
|
2 |
2
제 1항에 있어서,상기 필터는 저역통과필터(Low Pass Filter, LPF)인 것을 특징으로 하는 주소 할당 장치
|
3 |
3
제 2항에 있어서,상기 필터는 RC회로를 포함하는 것을 특징으로 하는 주소 할당 장치
|
4 |
4
제 1항에 있어서,상기 샘플링부는 슈미트 트리거(Schmitt trigger)를 포함하는 것을 특징으로 하는 주소 할당 장치
|
5 |
5
제 1항에 있어서,상기 주소 할당부는 상기 샘플링부에 의해 샘플링된 신호를 슬레이브 디바이스(slave device)의 주소로 매핑하는 것을 특징으로 하는 주소 할당 장치
|
6 |
6
다양한 속도(rate)의 클럭(clock) 신호를 생성하는 클럭 생성부;상기 클럭 신호를 필터링하는 필터에 의해 필터링된 신호를 샘플링하는 샘플링부; 및상기 샘플링부에 의해 샘플링된 신호에 기반하여 슬레이브 디바이스(slave device)의 주소를 할당하는 주소 할당부를 포함하는 것을 특징으로 하는 슬레이브 디바이스
|
7 |
7
제 6항에 있어서,상기 샘플링부는 슈미트 트리거(Schmitt trigger)를 포함하는 것을 특징으로 하는 슬레이브 디바이스(slave device)
|
8 |
8
디바이스(device) 사이의 데이터 통신 시스템에 있어서,마스터 디바이스(master device);상기 마스터 디바이스에 의해 관리되는 복수의 슬레이브 디바이스(slave device);다양한 속도(rate)의 클럭(clock) 신호를 생성하는 클럭 생성 장치; 및상기 다양한 속도의 클럭 신호를 필터링하는 복수의 필터를 포함하되,상기 복수의 슬레이브 디바이스 각각은상기 마스터 디바이스와 데이터를 주고 받는 데이터 송수신부;상기 복수의 필터 각각에 의해 필터링된 신호를 샘플링하는 샘플링부; 및상기 샘플링부에 의해 샘플링된 신호에 기반하여 상기 슬레이브 디바이스의 주소를 할당하는 주소 할당부를 포함하는 것을 특징으로 하는 데이터 통신 시스템
|
9 |
9
제 8항에 있어서,상기 복수의 필터 각각은 저역통과필터(Low Pass Filter, LPF)인 것을 특징으로 하는 데이터 통신 시스템
|
10 |
10
제 9항에 있어서,상기 복수의 필터 각각은 서로 다른 차단 주파수(cutoff frequency)를 가지는 것을 특징으로 하는 데이터 통신 시스템
|
11 |
11
제 9항에 있어서,상기 복수의 필터 각각은 RC회로를 포함하는 것을 특징으로 하는 데이터 통신 시스템
|
12 |
12
슬레이브 디바이스(slave device)의 주소를 인식하는 방법에 있어서,클럭 생성부가 다양한 속도(rate)의 클럭(clock) 신호를 생성하는 단계;필터가 상기 클럭 신호를 필터링하여 필터링 신호를 출력하는 단계;샘플링부가 상기 필터링 신호를 샘플링하여 샘플링 신호를 출력하는 단계; 및주소 할당부가 상기 샘플링 신호에 기반하여 슬레이브 디바이스의 주소를 인식하는 단계를 포함하는 것을 특징으로 하는 슬레이브 디바이스의 주소 인식 방법
|
13 |
13
제 12항에 있어서,상기 필터는 저역통과필터(Low Pass Filter, LPF)인 것을 특징으로 하는 슬레이브 디바이스(slave device)의 주소 인식 방법
|
14 |
14
제 13항에 있어서,상기 필터는 RC회로를 포함하는 것을 특징으로 하는 슬레이브 디바이스(slave device)의 주소 인식 방법
|
15 |
15
제 12항에 있어서,상기 슬레이브 디바이스(slave device)의 주소를 인식하는 단계는 상기 주소 할당부가 상기 샘플링부에 의해 샘플링된 신호를 슬레이브 디바이스의 주소로 매핑하는 단계를 포함하는 것을 특징으로 하는 주소 할당 장치
|