맞춤기술찾기

이전대상기술

LED 구동 장치

  • 기술번호 : KST2015177984
  • 담당센터 : 서울동부기술혁신센터
  • 전화번호 : 02-2155-3662
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 LED 구동 장치에 관한 것으로서, 본 발명은 소스(source) 단자가 입력 전원에 연결되는 제1 PMOS, 소스 단자가 입력 전원에 연결되는 제2 PMOS, 소스 단자가 입력 전원에 연결되는 제3 PMOS, 소스 단자가 입력 전원에 연결되는 제4 PMOS, 드레인(drain) 단자가 상기 제1 PMOS의 드레인 단자에 연결되고, 소스 단자가 접지단에 연결되는 제1 NMOS, 드레인 단자가 상기 제2 PMOS의 드레인 단자에 연결되고, 소스 단자가 접지단에 연결되는 제2 NMOS, 드레인 단자가 상기 제3 PMOS의 드레인 단자에 연결되고, 소스 단자가 접지단에 연결되는 제3 NMOS, 드레인 단자가 상기 제4 PMOS의 드레인 단자에 연결되고, 소스 단자가 접지단에 연결되는 제4 NMOS, 애노드가 상기 제1 PMOS의 드레인 단자와 상기 제1 NMOS의 드레인 단자 사이에 연결되고, 캐소드가 접지단에 연결되는 제1 LED(Light Emitting Diode), 애노드가 상기 제2 PMOS의 드레인 단자와 상기 제2 NMOS의 드레인 단자 사이에 연결되고, 캐소드가 접지단에 연결되는 제2 LED(Light Emitting Diode) 및 애노드가 상기 제3 PMOS의 드레인 단자와 상기 제3 NMOS의 드레인 단자 사이에 연결되고, 캐소드가 접지단에 연결되는 제3 LED(Light Emitting Diode)를 포함한다.
Int. CL H05B 37/02 (2006.01)
CPC H05B 45/40(2013.01) H05B 45/40(2013.01) H05B 45/40(2013.01)
출원번호/일자 1020130017679 (2013.02.19)
출원인 강원대학교산학협력단
등록번호/일자 10-1475592-0000 (2014.12.16)
공개번호/일자 10-2014-0104580 (2014.08.29) 문서열기
공고번호/일자 (20141223) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 등록
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2013.02.19)
심사청구항수 3

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 강원대학교산학협력단 대한민국 강원도 춘천시

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 황인철 대한민국 강원 춘천시 강원대학길 *,
2 임을수 대한민국 경기도 연천군

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 김정현 대한민국 서울특별시 강남구 역삼로 ***, *층 (역삼동, 신명빌딩)(한맥국제특허법률사무소)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 강원대학교산학협력단 대한민국 강원도 춘천시
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2013.02.19 수리 (Accepted) 1-1-2013-0149280-13
2 선행기술조사의뢰서
Request for Prior Art Search
2014.04.08 수리 (Accepted) 9-1-9999-9999999-89
3 선행기술조사보고서
Report of Prior Art Search
2014.05.13 수리 (Accepted) 9-1-2014-0039729-07
4 의견제출통지서
Notification of reason for refusal
2014.06.23 발송처리완료 (Completion of Transmission) 9-5-2014-0427988-43
5 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2014.08.25 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2014-0805367-20
6 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2014.08.25 수리 (Accepted) 1-1-2014-0805368-76
7 등록결정서
Decision to grant
2014.11.21 발송처리완료 (Completion of Transmission) 9-5-2014-0796957-93
8 출원인정보변경(경정)신고서
Notification of change of applicant's information
2019.11.05 수리 (Accepted) 4-1-2019-5230938-29
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
P형 MOSFET(P type Metal Oxide Semiconductor Field Effect Transistor, 이하 'PMOS'라 함)과 N형 MOSFET(N type Metal Oxide Semiconductor Field Effect Transistor, 이하 'NMOS'라 함)을 포함하는 LED 구동 장치에 있어서,소스(source) 단자가 입력 전원에 연결되는 제1 PMOS;소스 단자가 입력 전원에 연결되는 제2 PMOS;소스 단자가 입력 전원에 연결되는 제3 PMOS;소스 단자가 입력 전원에 연결되는 제4 PMOS;드레인(drain) 단자가 상기 제1 PMOS의 드레인 단자에 연결되고, 소스 단자가 접지단에 연결되는 제1 NMOS;드레인 단자가 상기 제2 PMOS의 드레인 단자에 연결되고, 소스 단자가 접지단에 연결되는 제2 NMOS;드레인 단자가 상기 제3 PMOS의 드레인 단자에 연결되고, 소스 단자가 접지단에 연결되는 제3 NMOS;드레인 단자가 상기 제4 PMOS의 드레인 단자에 연결되고, 소스 단자가 접지단에 연결되는 제4 NMOS;애노드가 상기 제1 PMOS의 드레인 단자와 상기 제1 NMOS의 드레인 단자 사이에 연결되고, 캐소드가 접지단에 연결되는 제1 LED(Light Emitting Diode);애노드가 상기 제2 PMOS의 드레인 단자와 상기 제2 NMOS의 드레인 단자 사이에 연결되고, 캐소드가 접지단에 연결되는 제2 LED(Light Emitting Diode); 및애노드가 상기 제3 PMOS의 드레인 단자와 상기 제3 NMOS의 드레인 단자 사이에 연결되고, 캐소드가 접지단에 연결되는 제3 LED(Light Emitting Diode)를 포함하며,상기 제1 LED를 구동시키기 위한 제1 신호와, 상기 제2 LED를 구동시키기 위한 제2 신호와, 상기 제3 LED를 구동시키기 위한 제3 신호가 있을 때, 지연 셀(Delay cell)을 통해 상기 제1 신호를 미리 정해진 시간만큼 지연시킨 제1 지연신호가 상기 제1 PMOS의 게이트(gate) 및 상기 제1 NMOS의 게이트에 입력되고, 상기 지연 셀을 통해 상기 제2 신호를 미리 정해진 시간만큼 지연시킨 제2 지연신호가 상기 제2 PMOS의 게이트 및 상기 제2 NMOS의 게이트에 입력되고, 상기 지연 셀을 통해 상기 제3 신호를 미리 정해진 시간만큼 지연시킨 제3 지연신호가 상기 제3 PMOS의 게이트 및 상기 제3 NMOS의 게이트에 입력되고, AND 게이트(gate)를 통하여 상기 제1 신호, 상기 제2 신호 및 상기 제3 신호를 논리곱(AND)한 신호인 논리곱 신호가 상기 제4 PMOS의 게이트에 입력되고,상기 지연 셀을 통해 상기 논리곱 신호를 미리 정해진 시간만큼 지연시킨 논리곱 지연 신호가 상기 제4 NMOS의 게이트에 입력되는 것을 특징으로 하는 LED 구동 장치
2 2
삭제
3 3
제1항에 있어서,드레인 단자가 상기 제1 NMOS 내지 제4 NMOS의 소스 단자에 연결되는 제5 NMOS; 상기 제5 NMOS의 소스단자와 접지 사이에 연결되는 저항; 및기준 전압이 비반전 단자(+)에 입력되고, 반전 단자(-)가 상기 제5 NMOS의 소스 단자와 상기 저항 사이에 연결되고, 출력단자가 상기 제5 NMOS의 게이트에 연결되는 OP-AMP를 더 포함하는 것을 특징으로 하는 LED 구동 장치
4 4
제1항에 있어서,상기 제1 LED는 R(Red) LED이고, 상기 제2 LED는 G(Green) LED이고, 상기 제3 LED는 B(Blue) LED인 것임을 특징으로 하는 LED 구동 장치
지정국 정보가 없습니다
패밀리정보가 없습니다
순번, 연구부처, 주관기관, 연구사업, 연구과제의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 국가R&D 연구정보 정보 표입니다.
순번 연구부처 주관기관 연구사업 연구과제
1 지식경제부 강원대학교 산학협력단 IT 융합 고급인력과정 지원 사업 IT 융합 스마트 조명 고급인력 양성 센터