맞춤기술찾기

이전대상기술

직교주파수분할다중시스템을 위한 동기화 장치 및 방법

  • 기술번호 : KST2015182121
  • 담당센터 : 서울서부기술혁신센터
  • 전화번호 : 02-6124-6930
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명에 따른 디지털 영역에서 동기화를 수행하여 전송신호를 검출하는 수신기를 위한 동기화 장치는 수신된 신호를 디지털 신호로 변환하는 아날로그/디지털 변환기, 상기 아날로그/디지털 변환기로부터 출력되는 디지털 신호를 이용하여 신호의 주파수를 동기화 하는 주파수 동기화기, 상기 주파수 동기화기에 의해 동기화된 신호로부터 전송심볼을 검출하는 전송심볼검출유닛, 상기 신호검출유닛으로부터 출력되는 전송심볼의 잔류위상을 보상하여 데이터 심볼을 출력하는 잔류위상 추적기로 구성된다. 본 발명의 동기화 장치는 개선된 CORDIC 알고리즘을 이용하여 주파수 동기 시 발생하는 시간 지연을 최소화함으로써 주파수 옵셋을 효율적이고 정확하게 보상할 수 있는 주파수 동기화 장치 및 방법을 제공하는 것이다.주파수 옵셋, CORDIC, 파일럿, 동기화
Int. CL H04J 11/00 (2006.01.01)
CPC H04L 27/2657(2013.01) H04L 27/2657(2013.01) H04L 27/2657(2013.01) H04L 27/2657(2013.01) H04L 27/2657(2013.01)
출원번호/일자 1020050035296 (2005.04.27)
출원인 삼성전자주식회사, 중앙대학교 산학협력단
등록번호/일자
공개번호/일자 10-2006-0112736 (2006.11.02) 문서열기
공고번호/일자
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 거절
심사진행상태 수리
심판사항
구분
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2008.02.05)
심사청구항수 34

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 삼성전자주식회사 대한민국 경기도 수원시 영통구
2 중앙대학교 산학협력단 대한민국 서울특별시 동작구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 김종한 대한민국 경기도 수원시 영통구
2 이규인 대한민국 서울특별시 동작구
3 조용수 대한민국 서울특별시 동작구
4 이재곤 대한민국 경기도 수원시 영통구
5 송환석 대한민국 경기도 수원시 영통구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 이건주 대한민국 서울 종로구 명륜동*가 ***-* 미화빌딩 이건주특허법률사무소

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
최종권리자 정보가 없습니다
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 특허출원서
Patent Application
2005.04.27 수리 (Accepted) 1-1-2005-0221803-94
2 보정요구서
Request for Amendment
2005.05.04 발송처리완료 (Completion of Transmission) 1-5-2005-0026783-87
3 서지사항보정서
Amendment to Bibliographic items
2005.05.12 수리 (Accepted) 1-1-2005-0249553-18
4 출원인정보변경(경정)신고서
Notification of change of applicant's information
2005.07.15 수리 (Accepted) 4-1-2005-5072608-11
5 출원인정보변경(경정)신고서
Notification of change of applicant's information
2005.08.02 수리 (Accepted) 4-1-2005-5079334-14
6 [심사청구]심사청구(우선심사신청)서
[Request for Examination] Request for Examination (Request for Preferential Examination)
2008.02.05 수리 (Accepted) 1-1-2008-0096483-80
7 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2008.02.05 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2008-0096484-25
8 선행기술조사의뢰서
Request for Prior Art Search
2008.07.08 수리 (Accepted) 9-1-9999-9999999-89
9 선행기술조사보고서
Report of Prior Art Search
2008.08.12 수리 (Accepted) 9-1-2008-0051686-17
10 의견제출통지서
Notification of reason for refusal
2009.04.15 발송처리완료 (Completion of Transmission) 9-5-2009-0158879-70
11 거절결정서
Decision to Refuse a Patent
2009.06.19 발송처리완료 (Completion of Transmission) 9-5-2009-0258851-15
12 출원인정보변경(경정)신고서
Notification of change of applicant's information
2011.07.20 수리 (Accepted) 4-1-2011-5148883-62
13 출원인정보변경(경정)신고서
Notification of change of applicant's information
2011.07.20 수리 (Accepted) 4-1-2011-5148879-89
14 출원인정보변경(경정)신고서
Notification of change of applicant's information
2012.06.21 수리 (Accepted) 4-1-2012-5132663-40
15 출원인정보변경(경정)신고서
Notification of change of applicant's information
2014.01.03 수리 (Accepted) 4-1-2014-0000494-54
16 출원인정보변경(경정)신고서
Notification of change of applicant's information
2014.10.20 수리 (Accepted) 4-1-2014-5123944-33
17 출원인정보변경(경정)신고서
Notification of change of applicant's information
2018.07.04 수리 (Accepted) 4-1-2018-5125629-51
18 출원인정보변경(경정)신고서
Notification of change of applicant's information
2019.07.29 수리 (Accepted) 4-1-2019-5151122-15
19 출원인정보변경(경정)신고서
Notification of change of applicant's information
2019.08.01 수리 (Accepted) 4-1-2019-5153932-16
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
디지털 영역에서 동기화를 수행하여 전송신호를 검출하는 수신기에 있어서, 수신된 신호를 디지털 신호로 변환하는 아날로그/디지털 변환기;상기 아날로그/디지털 변환기로부터 출력되는 디지털 신호를 이용하여 주파수를 동기화 하는 주파수 동기화기;상기 주파수 동기화기에 의해 동기화된 신호로부터 전송심볼을 검출하는 신호검출 유닛;상기 신호검출유닛으로부터 출력되는 전송심볼의 잔류위상을 보상하여 데이터 심볼을 출력하는 잔류위상 추적기로 구성되는 동기화 장치
2 2
제 1항에 있어서, 상기 주파수 동기화기는: 수신 신호의 주파수 옵셋을 추정하는 추정유닛과;상기 추정유닛에 의해 추정된 주파수 옵셋을 보상하는 보상유닛으로 구성되는 것을 특징으로 하는 보상유닛으로 구성되는 것을 특징으로 하는 동기화 장치
3 3
제 2항에 있어서, 상기 추정유닛은:수신 신호의 샘플을 지연시켜 미리 지정된 수신신호와 다음 수신신호의 공액복소수를 출력하는 쉬프트 레지스터;상기 공액복소수에 대해 복소곱셈을 수행하는 제1곱셈기;상기 제1곱셈기의 출력값을 누적하는 제1누산기;상기 제1누산기의 출력값에 대해 CORDIC 연산을 위한 전처리를 수행하는 제1 전처리기;상기 제1전처리기의 출력값에 대한 벡터모드 CORDIC 연산을 통해 위상값을 출력하는 벡터모드 CORDIC 연산기;상기 제1벡터모드 CORDIC 연산기로부터 출력되는 위상값으로부터 주파수 옵셋 추정하는 제1위상조절기를 포함하는 것을 특징으로 하는 동기화 장치
4 4
제 2항에 있어서, 상기 보상유닛은:상기 추정유닛으로부터 출력되는 주파수 옵셋을 미리 정해진 크기의 샘플들로 분할하는 비트확장기;상기 비트확장기로부터 출력되는 각 샘플의 주파수 옵셋을 누적하여 지수함수 테이블 주소를 생성하는 제2누산기;상기 제2누산기에 의해 생성된 지수함수 테이블 주소 값을 참조하여 삼각함수 값을 출력하는 지수함수처리기; 상기 지수함수 처리기로부터 출력되는 삼각함수 값과 상기 제2누산기의 출력값을 이용하여 복소수 값을 생성하는 제2위상조절기;상기 제2위상조절기로부터 출력되는 복소수 값을 상기 아날로그/디지털 변환기로부터 출력되는 디지털 신호에 곱하여 주파수 옵셋을 보상하는 제2복소곱셈기를 포함하는 것을 특징으로 하는 동기화 장치
5 5
제 3항에 있어서, 상기 제1전처리기는:제1누산기의 출력값에 대해 배타적 논리합 연산을 수행하는 다수의 배타적 논리합 게이트들;상기 배타적 논리합 게이트들의 출력값에 대해 논리합 연산을 수행하는 다수의 논리합 게이트들; 그리고상기 논리합 게이트들의 출력값을 다중화하여 상기 벡터모드 CORDIC 연산기로 출력하는 다중화기를 포함하는 것을 특징으로 하는 동기화 장치
6 6
제 5항에 있어서, 상기 배타적 논리합 게이트의 수는 상기 제1누산기의 출력비트 수(L)에서 CORDIC 연산에 필요한 비트 수(m)에 1을 가산한 값을 감산한 값에 2를 곱한 수인 것을 특징으로 하는 동기화 장치
7 7
제 5항에 있어서, 상기 논리합 게이트의 수는 상기 제1누산기의 출력비트 수(L)에서 CORDIC 연산에 필요한 비트 수(m)에 1을 가산한 값을 감산한 수인 것을 특징으로 하는 동기화 장치
8 8
제 5항에 있어서, 상기 다중화기의 크기는 상기 제1누산기의 출력비트 수(L)에서 CORDIC 연산에 필요한 비트 수(m)에 1을 가산한 값을 감산한 수인 것을 특징으로 하는 동기화 장치
9 9
제 1항에 있어서, 상기 잔류위상 추적기는:상기 신호검출유닛을 출력 신호로부터 출력되는 기저대역 신호로부터 파일럿신호를 추출하는 파일럿 추출기;상기 추출된 파일럿 신호를 누적하는 제3 누적기;상기 누적기의 출력신호에 대해 CORDIC 연산을 위한 전처리를 수행하는 제2 전처리기;상기 제2 전처리기의 출력신호에 대해 벡터모드와 로테이션모드 CORDIC 연산을 동시에 수행하여 위상값을 출력하는 컴팩트 CORDIC 연산기;상기 컴팩트 CORDIC 연산기로부터 출력되는 위상값으로부터 주파수 옵셋을 추정하는 제3위상조절기;상기 제3위상조절기로부터 출력되는 복소수 값을 상기 신호검출유닛으로부터 출력되는 기저대역 신호에 곱하여 잔류 위상을 보상하는 제3복소곱셈기를 포함하는 것을 특징으로 하는 동기화 장치
10 10
제 9항에 있어서, 상기 컴팩트 CORDIC 연산기는:상기 제2 전처리기의 출력신호에 대해 벡터모드 CORDIC 연산을 수행하는 벡터모드 유닛과;미리 정해진 초기값으로 로테이션모드 CORDIC 연산을 수행하는 로테이션모드 유닛; 그리고CORDIC 연산의 반복 횟수를 세는 카운터를 포함하는 것을 특징으로 하는 동기화 장치
11 11
제 10항에 있어서, 상기 벡터모드 유닛은:상기 제2 전처리기의 출력신호의 실수부를 입력받아 임시 저장하는 제1레지스터;상기 제2 전처리기의 출력신호의 허수부를 입력받아 임시 저장하는 제2레지스터;상기 카운터에서 출력되는 반복횟수 값에 따라 상기 제2레지스터의 출력값을 쉬프트하는 제1쉬프터;상기 제1쉬프터의 출력값에 대해 1에 대한 보수 연산을 수행하는 제1보수연산기;상기 제1보수연산기의 출력값과 상기 제1쉬프터의 출력값을 다중화하는 제1다중화기;상기 제1다중화기의 출력값을 상기 제1레지스터의 출력값에 더하여 상기 제1레지스터로 입력하는 제1케리예지가산기;상기 카우터에서 출력되는 반복횟수 값에 따라 상기 제1레지스터의 출력값을 쉬프트하는 제2쉬프터; 상기 제2쉬프터의 출력값에 대해 1에 대한 보수 연산을 수행하는 제2보수연산기; 상기 제2보수연산기의 출력값과 상기 제2쉬프터의 출력값을 다중화하는 제2다중화기; 그리고상기 제2다중화기의 출력값을 상기 제2레지스터의 출력값에 더하여 상기 제2레지스터로 입력하는 제2케리예지가산기로 구성되는 것을 특징으로 하는 동기화장치
12 12
제 11항에 있어서, 상기 제1 및 제2 다중화기는 상기 제2 레지스터에 저장되어 있는 신호의 최대유효비트(MSB)를 참조하여 다중화를 수행하는 것을 특징으로 하는 동기화 장치
13 13
제 11항에 있어서, 상기 제1 및 제2 케리예지가산기는 상기 제2 레지스터에 저장되어 있는 신호의 최대유효비트(MSB)를 참조하여 연산을 수행하는 것을 특징으로 하는 동기화 장치
14 14
제 10항에 있어서, 상기 벡터모드 유닛은:상기 제4전처리기의 출력신호의 실수부를 입력받아 임시 저장하는 제3레지스터;상기 제4전처리기의 출력신호의 허수부를 입력받아 임시 저장하는 제4레지스터;상기 카운터에서 출력되는 반복횟수 값에 따라 상기 제4레지스터의 출력값을 쉬프트하는 제3쉬프터;상기 제3쉬프터의 출력값에 대해 1에 대한 보수 연산을 수행하는 제3보수연산기;상기 제3보수연산기의 출력값과 상기 제3쉬프터의 출력값을 다중화하는 제3다중화기;상기 제3다중화기의 출력값을 상기 제3레지스터의 출력값에 더하여 상기 제3레지스터로 입력하는 제3케리예지가산기;상기 카우터에서 출력되는 반복횟수 값에 따라 상기 제3레지스터의 출력값을 쉬프트하는 제3쉬프터; 상기 제4쉬프터의 출력값에 대해 1에 대한 보수 연산을 수행하는 제4보수연산기; 상기 제4보수연산기의 출력값과 상기 제4쉬프터의 출력값을 다중화하는 제4다중화기; 그리고상기 제4다중화기의 출력값을 상기 제4레지스터의 출력값에 더하여 상기 제4레지스터로 입력하는 제4케리예지가산기로 구성되는 것을 특징으로 하는 동기화 장치
15 15
제 14항에 있어서, 상기 제3레지스터와 제4레지스터의 초기값은 각각 과 0으로 설정되는 것을 특징으로 하는 동기화 장치
16 16
제 14항에 있어서, 상기 제3 및 제4 다중화기는 상기 제2레지스터에 저장되어 있는 신호의 최대유효비트(MSB)를 참조하여 다중화를 수행하는 것을 특징으로 하는 동기화 장치
17 17
제 14항에 있어서, 상기 제3 및 제4 케리예지가산기는 상기 제2레지스터에 저장되어 있는 신호의 최대유효비트(MSB)를 참조하여 연산을 수행하는 것을 특징으로 하는 동기화 장치
18 18
제 1항에 있어서, 상기 신호검출유닛은:상기 주파수 동기화기로부터 출력되는 신호에 대해 고속 푸리에 변환을 수행하는 푸리에변환기;상기 푸리에변환기의 출력신호를 등화하는 등화기; 그리고상기 등화기의 출력신호로부터 채널을 추정하여 추정된 채널값을 상기 고속푸리에변환기에 입력하는 채널추정기를 포함하는 것을 특징으로 하는 동기화 장치
19 19
제 18항에 있어서, 상기 주파수 동기화기는: 수신 신호의 주파수 옵셋을 추정하는 추정유닛과;상기 추정유닛에 의해 추정된 주파수 옵셋을 보상하는 보상유닛으로 구성되는 것을 특징으로 하는 동기화 장치
20 20
제 19항에 있어서, 상기 추정유닛은:수신되는 신호의 샘플을 지연시켜 미리 지정된 수신신호와 다음 수신신호의 공액복소수를 출력하는 쉬프트 레지스터;상기 공액복소수에 대해 복소곱셈을 수행하는 제1곱셈기;상기 제1곱셈기의 출력값을 누적하는 제1누산기;상기 제1누산기의 출력값에 대해 CORDIC 연산을 위한 전처리를 수행하는 제1 전처리기;상기 제1전처리기의 출력값에 대한 벡터모드 CORDIC 연산을 통해 위상값을 출력하는 벡터모드 CORDIC 연산기;상기 제1벡터모드 CORDIC 연산기로부터 출력되는 위상값으로부터 주파수 옵셋 추정하는 제1위상조절기를 포함하는 것을 특징으로 하는 동기화 장치
21 21
제 19항에 있어서, 상기 보상유닛은:상기 추정유닛으로부터 출력되는 주파수 옵셋을 미리 정해진 크기의 샘플들로 분할하는 비트확장기;상기 비트확장기로부터 출력되는 각 샘플의 주파수 옵셋을 누적하여 지수함수 테이블 주소를 생성하는 제2누산기;상기 제2누산기에 의해 생성된 지수함수 테이블 주소 값을 참조하여 삼각함수 값을 출력하는 지수함수처리기; 상기 지수함수 처리기로부터 출력되는 삼각함수 값과 상기 제2누산기의 출력값을 이용하여 복소수 값을 생성하는 제2위상조절기;상기 제2위상조절기로부터 출력되는 복소수 값을 상기 아날로그/디지털 변환기로부터 출력되는 디지털 신호에 곱하여 주파수 옵셋을 보상하는 제2복소곱셈기를 포함하는 것을 특징으로 하는 동기화 장치
22 22
제 20항에 있어서, 상기 전처리기는:제1누산기의 출력값에 대해 배타적 논리합 연산을 수행하는 다수의 배타적 논리합 게이트들;상기 배타적 논리합 게이트들의 출력값에 대해 논리합 연산을 수행하는 다수의 논리합 게이트들; 그리고상기 논리합 게이트들의 출력값을 다중화하여 상기 벡터모드 CORDIC 연산기로 출력하는 다중화기를 포함하는 것을 특징으로 하는 동기화 장치
23 23
제 22항에 있어서, 상기 배타적 논리합 게이트의 수는 상기 제1누산기의 출력비트 수(L)에서 CORDIC 연산에 필요한 비트 수(m)에 1을 가산한 값을 감산한 값에 2를 곱한 수인 것을 특징으로 하는 동기화 장치
24 24
제 22항에 있어서, 상기 논리합 게이트의 수는 상기 제1누산기의 출력비트 수(L)에서 CORDIC 연산에 필요한 비트 수(m)에 1을 가산한 값을 감산한 수인 것을 특징으로 하는 동기화 장치
25 25
제 22항에 있어서, 상기 다중화기의 크기는 상기 제1누산기의 출력비트 수(L)에서 CORDIC 연산에 필요한 비트 수(m)에 1을 가산한 값을 감산한 수인 것을 특징으로 하는 동기화 장치
26 26
디지털 영역에서 동기화를 수행하여 전송신호를 검출하는 수신기에 있어서, 수신된 신호를 디지털 신호로 변환하고;상기 디지털 신호를 이용하여 수신 신호의 주파수를 동기화 하고;상기 동기화된 신호로부터 전송심볼을 검출하고;상기 전송심볼의 잔류위상을 보상하여 데이터 심볼을 출력하는 동기화 방법
27 27
제 26항에 있어서, 상기 동기화 단계는:상기 수신 신호의 주파수 옵셋을 추정하고;상기 추정된 주파수 옵셋을 보상하는 것을 포함하는 것을 특징으로 하는 동기화 방법
28 28
제 27항에 있어서, 상기 주파수 옵셋 추정 단계는:상기 수신 신호의 샘플을 지연시켜 미리 지정된 수신신호와 다음 수신신호의 공액복소수를 출력하고;상기 공액복소수에 대해 복소곱셈을 수행하고;상기 복소곱셈 결과값을 누적하고;상기 누적된 복소곱셈 결과값에 대해 CORDIC 연산을 위한 전처리를 수행하고;상기 전처리 결과값에 대한 CORDIC 연산을 통해 위상값을 출력하고;상기 위상값으로부터 주파수 옵셋을 추정하는 것을 포함하는 것을 특징으로 하는 동기화 방법
29 29
제 27항에 있어서, 상기 주파수 옵셋 보상 단계는:상기 추정된 주파수 옵셋을 미리 정해진 크기의 샘플들로 분할하고;각 샘플의 주파수 옵셋을 누적하여 지수함수 테이블 주소를 생성하고;상기 지수함수 테이블 주소값을 참조하여 삼각함수 값을 출력하고;상기 삼각함수 값과 상기 지수함수 테이블 주소값을 이용하여 복소수 값을 생성하고;상기 복소수 값을 상기 디지털 신호에 곱하여 주파수 옵셋을 보상하는 것을 포함하는 것을 특징으로 하는 동기화 방법
30 30
제 28항에 있어서, 상기 전처리 수행 단계는:상기 누적된 복소곱셈 결과값에 대해 배타적 논리합연산을 수행하고;상기 배타적 논리합 연산 결과값에 대해 논리합 연산을 수행하고;상기 논리합 연산 값을 다중화하여 전처리 결과값을 출력하는 것을 포함하는 것을 특징으로 하는 동기화 방법
31 31
제 30항에 있어서, 상기 배타적 논리합 연산은 상기 누적된 복소곱셈 결과값의 비트수(L)에서 CORDIC 연산에 필요한 비트수(m)에 1을 가산한 값을 감산한 값에 2를 곱한 수의 배타적 논리합 게이트들에 의해 동시에 수행되는 것을 특징으로 하는 동기화 방법
32 32
제 30항에 있어서, 상기 논리합 연산은 상기 누적된 복소곱셈 결과값의 비트수(L)에서 CORDIC 연산에 필요한 비트수 (m)에 1을 가산한 값을 감산한 수의 논리합 게이트들에 의해 동시에 수행되는 것을 특징으로 하는 동기화 방법
33 33
제 30항에 있어서, 상기 논리합 연산값의 다중화는 상기 누적된 복소곱셈 결과값의 비트수(L)에서 CORDIC 연산에 필요한 비트수 (m)에 1을 가산한 값을 감산한 수의 입력 크기를 갖는 다중화기에 의해 수행되는 것을 특징으로 하는 동기화 방법
34 34
제 26항에 있어서, 상기 전송심볼의 잔류위상을 보상하는 단계는:상기 전송심볼로부터 파일럿 신호를 추출하고;상기 추출된 파일럿 신호를 누적하고;상기 누적된 파일럿 신호에 대해 CORDIC 연산을 위한 전처리를 수행하고;상기 전처리된 신호에 대해 벡터모드와 로테이션모드 CORDIC 연산을 동시에 수행하여 위상값을 출력하고;상기 위상값으로부터 주파수 옵셋을 추정하고;상기 주파수 옵셋에 대응하는 복소수를 상기 전송심볼에 곱하여 잔류 위상을 보상하는 것을 포함하는 것을 특징으로 하는 동기화 방법
지정국 정보가 없습니다
순번, 패밀리번호, 국가코드, 국가명, 종류의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 패밀리정보 - 패밀리정보 표입니다.
순번 패밀리번호 국가코드 국가명 종류
1 EP01718022 EP 유럽특허청(EPO) FAMILY
2 US20060271611 US 미국 FAMILY

DOCDB 패밀리 정보

순번, 패밀리번호, 국가코드, 국가명, 종류의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 패밀리정보 - DOCDB 패밀리 정보 표입니다.
순번 패밀리번호 국가코드 국가명 종류
1 EP1718022 EP 유럽특허청(EPO) DOCDBFAMILY
2 US2006271611 US 미국 DOCDBFAMILY
국가 R&D 정보가 없습니다.