맞춤기술찾기

이전대상기술

IEEE 802.15.4 LR-WPAN BPSK 수신기를 위한 비동기 검파 장치 및 방법

  • 기술번호 : KST2015182853
  • 담당센터 : 서울서부기술혁신센터
  • 전화번호 : 02-6124-6930
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 IEEE 802.15.4 LR-WPAN BPSK 수신기를 위한 비동기 검파 장치 및 방법이 개시된다. 상관부는 수신 신호를 의사 난수 코드의 길이에 사전에 설정된 값을 더하여 얻어진 지연값에 해당하는 칩만큼 지연시켜 얻어진 제1지연 신호의 켤레복소값과 수신 신호를 승산하여 제1차분 위상 신호를 획득하고, 제1차분 위상 신호의 각 성분에 수신 신호에 대응하는 제1상관 시퀀스의 대응되는 성분을 승산하여 얻어진 결과값을 합산하여 상관 신호를 출력한다. 주파수 옵셋 추정부는 상관 신호 중에서 수신 신호의 프리앰블 구간에 대응하는 상관 신호를 누적적으로 합산한 값을 기초로 주파수 옵셋을 추정한다. 신호 검파부는 주파수 옵셋 추정부에 의해 추정된 주파수 옵셋과 상관 신호 중에서 수신 신호의 PHY 페이로드 구간에 대응하는 상관 신호를 승산한 결과값의 실수값의 크기를 기초로 수신 신호로부터 원신호를 검출한다. 본 발명에 따르면, 종래의 검파 기법에 비해 동일한 검파성능을 보이면서 약간의 연산량 증가만으로 피크 지점의 탐색과 추적을 통해서 심볼 타이밍 동기를 용이하게 검출할 수 있다. IEEE 802.15.4 LR-WPAN, 비동기 검파, 칩, 주파수 옵셋, 프리앰블
Int. CL H04L 27/22 (2006.01)
CPC
출원번호/일자 1020090033226 (2009.04.16)
출원인 중앙대학교 산학협력단
등록번호/일자 10-1004101-0000 (2010.12.20)
공개번호/일자 10-2010-0114712 (2010.10.26) 문서열기
공고번호/일자 (20101227) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 소멸
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2009.04.16)
심사청구항수 13

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 중앙대학교 산학협력단 대한민국 서울특별시 동작구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 장태규 대한민국 서울 강남구
2 전현진 대한민국 경기 부천시 소사구
3 타니 디미차이 태국 태국 방콕시 농촉지구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 송경근 대한민국 서울특별시 서초구 서초대로**길 ** (방배동) 기산빌딩 *층(엠앤케이홀딩스주식회사)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 중앙대학교 산학협력단 대한민국 서울 동작구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2009.04.16 수리 (Accepted) 1-1-2009-0230519-81
2 선행기술조사의뢰서
Request for Prior Art Search
2009.11.04 수리 (Accepted) 9-1-9999-9999999-89
3 선행기술조사보고서
Report of Prior Art Search
2009.12.08 수리 (Accepted) 9-1-2009-0067809-90
4 등록결정서
Decision to grant
2010.12.17 발송처리완료 (Completion of Transmission) 9-5-2010-0578627-35
5 출원인정보변경(경정)신고서
Notification of change of applicant's information
2011.07.20 수리 (Accepted) 4-1-2011-5148879-89
6 출원인정보변경(경정)신고서
Notification of change of applicant's information
2011.07.20 수리 (Accepted) 4-1-2011-5148883-62
7 출원인정보변경(경정)신고서
Notification of change of applicant's information
2014.01.03 수리 (Accepted) 4-1-2014-0000494-54
8 출원인정보변경(경정)신고서
Notification of change of applicant's information
2014.10.20 수리 (Accepted) 4-1-2014-5123944-33
9 출원인정보변경(경정)신고서
Notification of change of applicant's information
2018.07.04 수리 (Accepted) 4-1-2018-5125629-51
10 출원인정보변경(경정)신고서
Notification of change of applicant's information
2019.07.29 수리 (Accepted) 4-1-2019-5151122-15
11 출원인정보변경(경정)신고서
Notification of change of applicant's information
2019.08.01 수리 (Accepted) 4-1-2019-5153932-16
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
수신 신호를 의사 난수 코드의 길이에 사전에 설정된 값을 더하여 얻어진 지연값에 해당하는 칩만큼 지연시켜 얻어진 제1지연 신호의 켤레복소값과 상기 수신 신호를 승산하여 제1차분 위상 신호를 획득하고, 상기 제1차분 위상 신호의 각 성분에 상기 수신 신호에 대응하는 제1상관 시퀀스의 대응되는 성분을 승산하여 얻어진 결과값을 합산하여 상관 신호를 출력하는 상관부; 상기 상관 신호 중에서 상기 수신 신호의 프리앰블 구간에 대응하는 상관 신호를 누적적으로 합산한 값을 기초로 주파수 옵셋을 추정하는 주파수 옵셋 추정부; 및 상기 주파수 옵셋 추정부에 의해 추정된 주파수 옵셋과 상기 상관 신호 중에서 상기 수신 신호의 PHY 페이로드 구간에 대응하는 상관 신호를 승산한 결과값의 실수값의 크기를 기초로 상기 수신 신호로부터 원신호를 검출하는 신호 검파부;를 포함하는 것을 특징으로 하는 비동기 검파 장치
2 2
제 1항에 있어서, 상기 신호 검파부는 다음의 수학식 A에 의해 상기 원신호를 검출하는 것을 특징으로 하는 비동기 검파 장치: [수학식 A] 여기서, 은 PHY 프로토콜 데이터 유닛의 m번째 비트에 해당하는 상기 수신 신호에 대응하는 원신호, A1은 상기 상관부에 의해 검출된 상관 신호, 그리고, Y1은 상기 주파수 옵셋이다
3 3
제 1항에 있어서, 상기 신호 검파부는 다음의 수학식 B에 의해 상기 원신호를 검출하는 것을 특징으로 하는 비동기 검파 장치: [수학식 B] 여기서, 은 PHY 프로토콜 데이터 유닛의 m번째 비트에 해당하는 상기 수신 신호에 대응하는 원신호, A1은 상기 상관부에 의해 검출된 상관신호, q{·}는 각각의 레벨이 1, -1, j 및 -j인 근사방식을 나타내는 4 레벨 양자화 함수, 그리고, Y1은 상기 주파수 옵셋이다
4 4
제 1항 내지 제 3항 중 어느 한 항에 있어서, 상기 주파수 옵셋 추정부는 다음의 수학식 C에 의해 전체 프리앰블로부터 상기 주파수 옵셋을 추정하는 것을 특징으로 하는 비동기 검파 장치: [수학식 C] 여기서, Y1은 상기 주파수 옵셋, p[n]은 시간 0에서부터 수신된 프리앰블 신호, J는 프리앰블 신호의 비트 수, N은 상기 의사 난수 코드의 길이, bm[k]는 m번째 비트에 대한 상기 상관 시퀀스의 k번째 성분, ω0는 반송파 주파수 옵셋, Tc는 칩의 지속기간, 그리고, η5는 잡음 성분이다
5 5
제 1항 내지 제 3항 중 어느 한 항에 있어서, 상기 상관부는, 수신 신호를 의사 난수 코드의 길이에 사전에 설정된 값을 더하여 얻어진 지연값에 해당하는 칩만큼 지연시켜 지연 신호를 출력하는 지연부; 상기 지연 신호의 켤레복소값을 취하여 출력하는 켤레복소값 산출부; 상기 켤레복소값 산출부로부터 출력되는 신호와 상기 수신 신호를 승산하여 차분 위상 신호를 출력하는 제1승산부; 상기 차분 위상 신호의 적어도 일부 성분이 저장되는 버퍼부; 상기 차분 위상 신호의 각 성분에 상기 수신 신호에 대응하는 상관 시퀀스의 대응되는 성분을 승산하여 출력하는 상호상관부; 및 상기 상호상관부로부터 출력되는 각각의 승산값을 합산하여 출력하는 합산부;를 포함하는 것을 특징으로 하는 비동기 검파 장치
6 6
제 1항 내지 제 3항 중 어느 한 항에 있어서, 상기 상관 시퀀스는 다음과 같이 정의되는 것을 특징으로 하는 비동기 검파 장치: 여기서, Bm은 상기 상관 시퀀스, ci는 PN 코드의 i번째 요소의 쌍극자 버전, 그리고, E[m-1]은 상기 수신 신호 이전에 수신된 신호의 원신호이다
7 7
(a) 수신 신호를 의사 난수 코드의 길이에 사전에 설정된 값을 더하여 얻어진 지연값에 해당하는 칩만큼 지연시켜 얻어진 제1지연 신호의 켤레복소값과 상기 수신 신호를 승산하여 제1차분 위상 신호를 획득하고, 상기 제1차분 위상 신호의 각 성분에 상기 수신 신호에 대응하는 제1상관 시퀀스의 대응되는 성분을 승산하여 얻어진 결과값을 합산하여 상관 신호를 출력하는 단계; (b) 상기 상관 신호 중에서 상기 수신 신호의 프리앰블 구간에 대응하는 상관 신호를 누적적으로 합산한 값을 기초로 주파수 옵셋을 추정하는 단계; 및 (c) 상기 추정된 주파수 옵셋과 상기 상관 신호 중에서 수신 신호의 PHY 페이로드 구간에 대응하는 상관 신호를 승산한 결과값의 실수값의 크기를 기초로 상기 수신 신호로부터 원신호를 검출하는 단계;를 포함하는 것을 특징으로 하는 비동기 검파 방법
8 8
제 7항에 있어서, 상기 (c)단계에서, 다음의 수학식 A에 의해 상기 원신호를 검출하는 것을 특징으로 하는 비동기 검파 방법: [수학식 A] 여기서, 은 PHY 프로토콜 데이터 유닛의 m번째 비트에 해당하는 상기 수신 신호에 대응하는 원신호, A1은 상기 상관 신호, 그리고, Y1은 상기 주파수 옵셋이다
9 9
제 7항에 있어서, 상기 (c)단계에서, 다음의 수학식 B에 의해 상기 원신호를 검출하는 것을 특징으로 하는 비동기 검파 방법: [수학식 B] 여기서, 은 PHY 프로토콜 데이터 유닛의 m번째 비트에 해당하는 상기 수신 신호에 대응하는 원신호, A1은 상기 상관 신호, q{·}는 각각의 레벨이 1, -1, j 및 -j인 근사방식을 나타내는 4 레벨 양자화 함수, 그리고, Y1은 상기 주파수 옵셋이다
10 10
제 7항 내지 제 9항 중 어느 한 항에 있어서, 상기 (b)단계에서, 다음의 수학식 C에 의해 전체 프리앰블로부터 상기 주파수 옵셋을 추정하는 것을 특징으로 하는 비동기 검파 방법: [수학식 C] 여기서, Y1은 상기 주파수 옵셋, p[n]은 시간 0에서부터 수신된 프리앰블 신호, J는 프리앰블 신호의 비트 수, N은 상기 의사 난수 코드의 길이, bm[k]는 m번째 비트에 대한 상기 상관 시퀀스의 k번째 성분, ω0는 반송파 주파수 옵셋, Tc는 칩의 지속기간, 그리고, η5는 잡음 성분이다
11 11
제 7항 내지 제 9항 중 어느 한 항에 있어서, 상기 (a)단계는, (a1) 수신 신호를 의사 난수 코드의 길이에 사전에 설정된 값을 더하여 얻어진 지연값에 해당하는 칩만큼 지연시켜 지연 신호를 출력하는 단계; (a2) 상기 지연 신호의 켤레복소값과 상기 수신 신호를 승산하여 차분 위상 신호를 출력하는 단계; (a3) 상기 차분 위상 신호의 각 성분에 상기 수신 신호에 대응하는 상관 시퀀스의 대응되는 성분을 승산하는 단계; 및 (a4) 상기 각각의 승산값을 합산하여 출력하는 단계;를 포함하는 것을 특징으로 하는 비동기 검파 방법
12 12
제 7항 내지 제 9항 중 어느 한 항에 있어서, 상기 상관 시퀀스는 다음과 같이 정의되는 것을 특징으로 하는 비동기 검파 방법: 여기서, Bm은 상기 상관 시퀀스, ci는 PN 코드의 i번째 요소의 쌍극자 버전, 그리고, E[m-1]은 상기 수신 신호 이전에 수신된 신호의 원신호이다
13 13
제 7항 내지 제 9항 중 어느 한 항에 기재된 비동기 검파 방법을 컴퓨터에서 실행시키기 위한 프로그램을 기록한 컴퓨터로 읽을 수 있는 기록매체
지정국 정보가 없습니다
순번, 패밀리번호, 국가코드, 국가명, 종류의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 패밀리정보 - 패밀리정보 표입니다.
순번 패밀리번호 국가코드 국가명 종류
1 EP02420032 EP 유럽특허청(EPO) FAMILY
2 EP02420032 EP 유럽특허청(EPO) FAMILY
3 JP05426754 JP 일본 FAMILY
4 JP24523787 JP 일본 FAMILY
5 US08576963 US 미국 FAMILY
6 US20120033768 US 미국 FAMILY
7 WO2010120098 WO 세계지적재산권기구(WIPO) FAMILY
8 WO2010120098 WO 세계지적재산권기구(WIPO) FAMILY

DOCDB 패밀리 정보

순번, 패밀리번호, 국가코드, 국가명, 종류의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 패밀리정보 - DOCDB 패밀리 정보 표입니다.
순번 패밀리번호 국가코드 국가명 종류
1 EP2420032 EP 유럽특허청(EPO) DOCDBFAMILY
2 EP2420032 EP 유럽특허청(EPO) DOCDBFAMILY
3 EP2420032 EP 유럽특허청(EPO) DOCDBFAMILY
4 JP2012523787 JP 일본 DOCDBFAMILY
5 JP5426754 JP 일본 DOCDBFAMILY
6 US2012033768 US 미국 DOCDBFAMILY
7 US8576963 US 미국 DOCDBFAMILY
8 WO2010120098 WO 세계지적재산권기구(WIPO) DOCDBFAMILY
9 WO2010120098 WO 세계지적재산권기구(WIPO) DOCDBFAMILY
국가 R&D 정보가 없습니다.