1 |
1
수신 신호를 의사 난수 코드의 길이에 사전에 설정된 값을 더하여 얻어진 지연값에 해당하는 칩만큼 지연시켜 얻어진 제1지연 신호의 켤레복소값과 상기 수신 신호를 승산하여 제1차분 위상 신호를 획득하고, 상기 제1차분 위상 신호의 각 성분에 상기 수신 신호에 대응하는 제1상관 시퀀스의 대응되는 성분을 승산하여 얻어진 결과값을 합산하여 상관 신호를 출력하는 상관부;
상기 상관 신호 중에서 상기 수신 신호의 프리앰블 구간에 대응하는 상관 신호를 누적적으로 합산한 값을 기초로 주파수 옵셋을 추정하는 주파수 옵셋 추정부; 및
상기 주파수 옵셋 추정부에 의해 추정된 주파수 옵셋과 상기 상관 신호 중에서 상기 수신 신호의 PHY 페이로드 구간에 대응하는 상관 신호를 승산한 결과값의 실수값의 크기를 기초로 상기 수신 신호로부터 원신호를 검출하는 신호 검파부;를 포함하는 것을 특징으로 하는 비동기 검파 장치
|
2 |
2
제 1항에 있어서,
상기 신호 검파부는 다음의 수학식 A에 의해 상기 원신호를 검출하는 것을 특징으로 하는 비동기 검파 장치:
[수학식 A]
여기서, 은 PHY 프로토콜 데이터 유닛의 m번째 비트에 해당하는 상기 수신 신호에 대응하는 원신호, A1은 상기 상관부에 의해 검출된 상관 신호, 그리고, Y1은 상기 주파수 옵셋이다
|
3 |
3
제 1항에 있어서,
상기 신호 검파부는 다음의 수학식 B에 의해 상기 원신호를 검출하는 것을 특징으로 하는 비동기 검파 장치:
[수학식 B]
여기서, 은 PHY 프로토콜 데이터 유닛의 m번째 비트에 해당하는 상기 수신 신호에 대응하는 원신호, A1은 상기 상관부에 의해 검출된 상관신호, q{·}는 각각의 레벨이 1, -1, j 및 -j인 근사방식을 나타내는 4 레벨 양자화 함수, 그리고, Y1은 상기 주파수 옵셋이다
|
4 |
4
제 1항 내지 제 3항 중 어느 한 항에 있어서,
상기 주파수 옵셋 추정부는 다음의 수학식 C에 의해 전체 프리앰블로부터 상기 주파수 옵셋을 추정하는 것을 특징으로 하는 비동기 검파 장치:
[수학식 C]
여기서, Y1은 상기 주파수 옵셋, p[n]은 시간 0에서부터 수신된 프리앰블 신호, J는 프리앰블 신호의 비트 수, N은 상기 의사 난수 코드의 길이, bm[k]는 m번째 비트에 대한 상기 상관 시퀀스의 k번째 성분, ω0는 반송파 주파수 옵셋, Tc는 칩의 지속기간, 그리고, η5는 잡음 성분이다
|
5 |
5
제 1항 내지 제 3항 중 어느 한 항에 있어서,
상기 상관부는,
수신 신호를 의사 난수 코드의 길이에 사전에 설정된 값을 더하여 얻어진 지연값에 해당하는 칩만큼 지연시켜 지연 신호를 출력하는 지연부;
상기 지연 신호의 켤레복소값을 취하여 출력하는 켤레복소값 산출부;
상기 켤레복소값 산출부로부터 출력되는 신호와 상기 수신 신호를 승산하여 차분 위상 신호를 출력하는 제1승산부;
상기 차분 위상 신호의 적어도 일부 성분이 저장되는 버퍼부;
상기 차분 위상 신호의 각 성분에 상기 수신 신호에 대응하는 상관 시퀀스의 대응되는 성분을 승산하여 출력하는 상호상관부; 및
상기 상호상관부로부터 출력되는 각각의 승산값을 합산하여 출력하는 합산부;를 포함하는 것을 특징으로 하는 비동기 검파 장치
|
6 |
6
제 1항 내지 제 3항 중 어느 한 항에 있어서,
상기 상관 시퀀스는 다음과 같이 정의되는 것을 특징으로 하는 비동기 검파 장치:
여기서, Bm은 상기 상관 시퀀스, ci는 PN 코드의 i번째 요소의 쌍극자 버전, 그리고, E[m-1]은 상기 수신 신호 이전에 수신된 신호의 원신호이다
|
7 |
7
(a) 수신 신호를 의사 난수 코드의 길이에 사전에 설정된 값을 더하여 얻어진 지연값에 해당하는 칩만큼 지연시켜 얻어진 제1지연 신호의 켤레복소값과 상기 수신 신호를 승산하여 제1차분 위상 신호를 획득하고, 상기 제1차분 위상 신호의 각 성분에 상기 수신 신호에 대응하는 제1상관 시퀀스의 대응되는 성분을 승산하여 얻어진 결과값을 합산하여 상관 신호를 출력하는 단계;
(b) 상기 상관 신호 중에서 상기 수신 신호의 프리앰블 구간에 대응하는 상관 신호를 누적적으로 합산한 값을 기초로 주파수 옵셋을 추정하는 단계; 및
(c) 상기 추정된 주파수 옵셋과 상기 상관 신호 중에서 수신 신호의 PHY 페이로드 구간에 대응하는 상관 신호를 승산한 결과값의 실수값의 크기를 기초로 상기 수신 신호로부터 원신호를 검출하는 단계;를 포함하는 것을 특징으로 하는 비동기 검파 방법
|
8 |
8
제 7항에 있어서,
상기 (c)단계에서, 다음의 수학식 A에 의해 상기 원신호를 검출하는 것을 특징으로 하는 비동기 검파 방법:
[수학식 A]
여기서, 은 PHY 프로토콜 데이터 유닛의 m번째 비트에 해당하는 상기 수신 신호에 대응하는 원신호, A1은 상기 상관 신호, 그리고, Y1은 상기 주파수 옵셋이다
|
9 |
9
제 7항에 있어서,
상기 (c)단계에서, 다음의 수학식 B에 의해 상기 원신호를 검출하는 것을 특징으로 하는 비동기 검파 방법:
[수학식 B]
여기서, 은 PHY 프로토콜 데이터 유닛의 m번째 비트에 해당하는 상기 수신 신호에 대응하는 원신호, A1은 상기 상관 신호, q{·}는 각각의 레벨이 1, -1, j 및 -j인 근사방식을 나타내는 4 레벨 양자화 함수, 그리고, Y1은 상기 주파수 옵셋이다
|
10 |
10
제 7항 내지 제 9항 중 어느 한 항에 있어서,
상기 (b)단계에서, 다음의 수학식 C에 의해 전체 프리앰블로부터 상기 주파수 옵셋을 추정하는 것을 특징으로 하는 비동기 검파 방법:
[수학식 C]
여기서, Y1은 상기 주파수 옵셋, p[n]은 시간 0에서부터 수신된 프리앰블 신호, J는 프리앰블 신호의 비트 수, N은 상기 의사 난수 코드의 길이, bm[k]는 m번째 비트에 대한 상기 상관 시퀀스의 k번째 성분, ω0는 반송파 주파수 옵셋, Tc는 칩의 지속기간, 그리고, η5는 잡음 성분이다
|
11 |
11
제 7항 내지 제 9항 중 어느 한 항에 있어서,
상기 (a)단계는,
(a1) 수신 신호를 의사 난수 코드의 길이에 사전에 설정된 값을 더하여 얻어진 지연값에 해당하는 칩만큼 지연시켜 지연 신호를 출력하는 단계;
(a2) 상기 지연 신호의 켤레복소값과 상기 수신 신호를 승산하여 차분 위상 신호를 출력하는 단계;
(a3) 상기 차분 위상 신호의 각 성분에 상기 수신 신호에 대응하는 상관 시퀀스의 대응되는 성분을 승산하는 단계; 및
(a4) 상기 각각의 승산값을 합산하여 출력하는 단계;를 포함하는 것을 특징으로 하는 비동기 검파 방법
|
12 |
12
제 7항 내지 제 9항 중 어느 한 항에 있어서,
상기 상관 시퀀스는 다음과 같이 정의되는 것을 특징으로 하는 비동기 검파 방법:
여기서, Bm은 상기 상관 시퀀스, ci는 PN 코드의 i번째 요소의 쌍극자 버전, 그리고, E[m-1]은 상기 수신 신호 이전에 수신된 신호의 원신호이다
|
13 |
13
제 7항 내지 제 9항 중 어느 한 항에 기재된 비동기 검파 방법을 컴퓨터에서 실행시키기 위한 프로그램을 기록한 컴퓨터로 읽을 수 있는 기록매체
|