맞춤기술찾기

이전대상기술

FMC를 이용한 FPGA 소자 테스트용 보드 어셈블리

  • 기술번호 : KST2015184186
  • 담당센터 : 대전기술혁신센터
  • 전화번호 : 042-610-2279
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 테스트할 FPGA 소자를 갖는 테스트 보드와, 상기 테스트 보드와 FMC 방식으로 연결되며 상기 테스트 보드의 동작을 제어함과 아울러 상기 FPGA 소자로부터 테스트를 위한 데이터를 전송받는 컨트롤 보드를 포함하고, 상기 테스트 보드는, 상기 FPGA 소자가 실장되는 기판과, 상기 기판에 설치되며 상기 컨트롤 보드로 상기 FPGA 소자의 연산에 의해 생성되는 데이터를 전송하기 위한 HPC 단자, 및 상기 기판에 설치되며 상기 컨트롤 보드로 상기 FPGA 소자의 구성 파일 및 상기 FPGA 소자의 연산에 의해 생성되는 데이터 중 적어도 하나를 전송하기 위한 LPC 단자를 포함하는 것을 특징으로 하는 FPGA 소자 테스트용 보드 어셈블리에 관한 것으로서, 테스트 보드와 컨트롤 보드를 FMC를 이용하여 구성함으로써, FPGA의 종류에 상관없이 적용이 가능하고 범용의 컨트롤 보드를 적용할 수 있을 뿐만 아니라 데이터의 고속 전송이 가능한 FPGA 소자 테스트용 보드 어셈블리를 제공한다.
Int. CL G01R 31/28 (2006.01)
CPC G01R 31/2863(2013.01) G01R 31/2863(2013.01) G01R 31/2863(2013.01) G01R 31/2863(2013.01)
출원번호/일자 1020100129742 (2010.12.17)
출원인 한국항공우주연구원
등록번호/일자 10-1147141-0000 (2012.05.10)
공개번호/일자
공고번호/일자 (20120525) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 소멸
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2010.12.17)
심사청구항수 8

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 한국항공우주연구원 대한민국 대전광역시 유성구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 고대호 대한민국 대전광역시 유성구
2 심은섭 대한민국 충청남도 논산시

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 특허법인다나 대한민국 서울특별시 강남구 역삼로 *길 **, 신관 *층~*층, **층(역삼동, 광성빌딩)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 한국항공우주연구원 대전광역시 유성구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2010.12.17 수리 (Accepted) 1-1-2010-0833615-12
2 선행기술조사의뢰서
Request for Prior Art Search
2011.10.13 수리 (Accepted) 9-1-9999-9999999-89
3 선행기술조사보고서
Report of Prior Art Search
2011.11.18 수리 (Accepted) 9-1-2011-0091653-20
4 의견제출통지서
Notification of reason for refusal
2011.11.25 발송처리완료 (Completion of Transmission) 9-5-2011-0689698-71
5 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2012.01.16 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2012-0038519-14
6 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2012.01.16 수리 (Accepted) 1-1-2012-0038521-17
7 등록결정서
Decision to grant
2012.04.30 발송처리완료 (Completion of Transmission) 9-5-2012-0254499-46
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
테스트할 FPGA 소자를 갖는 테스트 보드; 및상기 테스트 보드와 FMC 방식으로 연결되며, 상기 테스트 보드의 동작을 제어함과 아울러 상기 FPGA 소자로부터 테스트를 위한 데이터를 전송받는 컨트롤 보드를 포함하고,상기 테스트 보드는,상기 FPGA 소자가 실장되는 기판;상기 기판에 설치되며, 상기 컨트롤 보드로 상기 FPGA 소자의 연산에 의해 생성되는 데이터를 전송하기 위한 HPC 단자;상기 기판에 설치되며, 상기 컨트롤 보드로 상기 FPGA 소자의 구성 파일 및 상기 FPGA 소자의 연산에 의해 생성되는 데이터 중 적어도 하나를 전송하기 위한 LPC 단자; 및상기 구성 파일의 전송을 위한 제1모드와, 상기 FPGA 소자가 상기 구성 파일의 기능을 수행하도록 동작되는 제2모드 사이를 전환하기 위한 모드 선택 스위치를 포함하는 것을 특징으로 하는 FPGA 소자 테스트용 보드 어셈블리
2 2
제1항에 있어서,상기 HPC 및 LPC 단자는 FMC 표준인 VITA 57 방식의 연결 단자인 것을 특징으로 하는 FPGA 소자 테스트용 보드 어셈블리
3 3
삭제
4 4
제1항에 있어서,상기 HPC 단자는 상기 제1모드에서 상기 FPGA 소자의 연산에 의해 생성되는 데이터를 전송하도록 구성되고,상기 LPC 단자는 상기 제1모드에서 상기 FPGA 소자의 구성 파일 및 상기 FPGA 소자의 연산에 의해 생성되는 데이터를 전송하도록 구성되는 것을 특징으로 하는 FPGA 소자 테스트용 보드 어셈블리
5 5
제1항에 있어서,상기 HPC 및 LPC 단자는 상기 제2모드에서 상기 FPGA 소자의 연산에 의해 생성되는 데이터를 전송하도록 구성되는 것을 특징으로 하는 FPGA 소자 테스트용 보드 어셈블리
6 6
제1항에 있어서, 상기 테스트 보드는,상기 제1모드에서 상기 FPGA 소자의 DONE 신호 및 BUSY 신호를 검출하기 위한 신호검출포트를 더 포함하는 것을 특징으로 하는 FPGA 소자 테스트용 보드 어셈블리
7 7
제1항에 있어서, 상기 테스트 보드는,상기 제2모드에서 상기 FPGA 소자에 상기 구성 파일을 입력하기 위한 입력 포트; 및상기 입력된 구성 파일을 저장하기 위한 피롬(PROM)을 더 포함하는 것을 특징으로 하는 FPGA 소자 테스트용 보드 어셈블리
8 8
제1항에 있어서,상기 기판의 외곽에는 방사선 시험을 위한 시준기와의 부착면을 갖는 부착부가 형성되는 것을 특징으로 하는 FPGA 소자 테스트용 보드 어셈블리
9 9
제8항에 있어서,상기 FPGA 소자는 상기 부착면과 동일 평면을 이루는 상기 기판의 전면에 실장되고,상기 HPC 및 LPC 단자는 상기 기판의 후면에 설치되는 것을 특징으로 하는 FPGA 소자 테스트용 보드 어셈블리
지정국 정보가 없습니다
패밀리정보가 없습니다
국가 R&D 정보가 없습니다.