맞춤기술찾기

이전대상기술

커패시터 충전 시간을 이용한 입력전압에 반비례하는 출력전압 회로

  • 기술번호 : KST2015185359
  • 담당센터 : 대전기술혁신센터
  • 전화번호 : 042-610-2279
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 커패시터 충전 시간을 이용한 1/x 회로에 관한 것으로서, 입력전압 또는 리셋신호에 대응하여 생성된 입력 전류를 충방전하는 제1충방전부와, 제1충방전부의 충전에 따른 전압 변화에 대응하여 스위칭이 이루어지는 스위칭부와, 기준전압 또는 리셋신호에 대응하여 생성된 조정 전류를 스위칭부의 스위칭에 따라 충방전하는 제2충방전부와, 제2충방전부의 충전에 따른 샘플링 홀드 전압에 대응하여 출력 전압을 출력하는 출력부를 포함하는 아날로그 방식으로 1/x 회로를 구현함으로써 오차범위 ±0.5% 이내의 정확한 회로를 구현할 수 있을 뿐 아니라, 저항과 커패시터의 비를 이용하여 공정변화에 대한 민감도를 낮출 수 있다.
Int. CL G05F 1/10 (2006.01) G05F 1/565 (2006.01)
CPC H02M 3/07(2013.01) H02M 3/07(2013.01) H02M 3/07(2013.01)
출원번호/일자 1020120148713 (2012.12.18)
출원인 충북대학교 산학협력단
등록번호/일자 10-1398586-0000 (2014.05.16)
공개번호/일자
공고번호/일자 (20140523) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 소멸
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2012.12.18)
심사청구항수 5

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 충북대학교 산학협력단 대한민국 충청북도 청주시 서원구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 양병도 대한민국 충북 청주시 흥덕구
2 윤종현 대한민국 충북 청주시 흥덕구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 강세창 대한민국 서울 서초구 서초동 **** - ** 용빌딩 *층(명국제특허법률사무소)
2 원성수 대한민국 서울특별시 송파구 법원로**, ***호, ***호(문정동,문정법조프라자)(특허법인명)
3 박종경 대한민국 서울특별시 송파구 법원로**, ***호, ***호(문정동,문정법조프라자)(특허법인명)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 충북대학교 산학협력단 충청북도 청주시 서원구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2012.12.18 수리 (Accepted) 1-1-2012-1054964-17
2 [대리인선임]대리인(대표자)에 관한 신고서
[Appointment of Agent] Report on Agent (Representative)
2013.06.21 수리 (Accepted) 1-1-2013-0555952-43
3 선행기술조사의뢰서
Request for Prior Art Search
2013.10.07 수리 (Accepted) 9-1-9999-9999999-89
4 선행기술조사보고서
Report of Prior Art Search
2013.11.14 수리 (Accepted) 9-1-2013-0096624-47
5 의견제출통지서
Notification of reason for refusal
2013.12.09 발송처리완료 (Completion of Transmission) 9-5-2013-0855852-81
6 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2014.01.14 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2014-0039074-46
7 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2014.01.14 수리 (Accepted) 1-1-2014-0039069-17
8 등록결정서
Decision to grant
2014.04.30 발송처리완료 (Completion of Transmission) 9-5-2014-0298483-16
9 [대리인선임]대리인(대표자)에 관한 신고서
[Appointment of Agent] Report on Agent (Representative)
2014.06.09 수리 (Accepted) 1-1-2014-0537262-71
10 출원인정보변경(경정)신고서
Notification of change of applicant's information
2014.08.28 수리 (Accepted) 4-1-2014-5103343-45
11 출원인정보변경(경정)신고서
Notification of change of applicant's information
2015.06.17 수리 (Accepted) 4-1-2015-5081402-70
12 출원인정보변경(경정)신고서
Notification of change of applicant's information
2018.05.15 수리 (Accepted) 4-1-2018-5086612-26
13 출원인정보변경(경정)신고서
Notification of change of applicant's information
2020.07.06 수리 (Accepted) 4-1-2020-5149268-82
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
입력전압 또는 리셋신호에 대응하여 생성된 입력 전류를 충방전하는 제1충방전부;상기 제1충방전부의 충전에 따른 전압 변화에 대응하여 스위칭이 이루어지는 스위칭부;기준전압 또는 리셋신호에 대응하여 생성된 조정 전류를 상기 스위칭부의 스위칭에 따라 충방전하는 제2충방전부; 및상기 제2충방전부의 충전에 따른 샘플링 홀드 전압에 대응하여 출력 전압을 출력하는 출력부를 포함하는 커패시터 충전 시간을 이용한 입력전압에 반비례하는 출력전압 회로
2 2
제1항에 있어서,상기 제1충방전부는,MOS 트랜지스터들로 구성된 전류 미러 회로;상기 전류 미러 회로에 드레인단자가 접속된 MOS 트랜지스터(Mn1);상기 입력전압이 입력되며, 상기 MOS 트랜지스터(Mn1)의 게이트단자에 출력단이 접속되어 게이트 전압을 조정하는 앰프1;상기 MOS 트랜지스터(Mn1)의 소스단자에 일단이 접속되고 타단은 접지된 저항(RA);상기 전류 미러 회로에 드레인단자가 접속되고, 게이트단자에 상기 리셋신호가 입력되고, 소스단자는 접지된 리셋 트랜지스터(MR1); 및상기 전류 미러 회로로부터 공급되는 전류의 충방전이 이루어지는 커패시터(CA)를 포함하는 커패시터 충전 시간을 이용한 입력전압에 반비례하는 출력전압 회로
3 3
제2항에 있어서,상기 스위칭부는,상기 리셋 트랜지스터(MR1)의 드레인단자의 노드전압(VA)과 상기 기준전압을 비교하는 앰프2;상기 앰프2로부터 스위치 펄스를 생성하는 인버터; 및상기 조정 전류를 통과시키는 MOS 트랜지스터(MS1)와 상기 조정 전류를 차단하는 MOS 트랜지스터(MS2)로 구성된 스위치를 포함하는 커패시터 충전 시간을 이용한 입력전압에 반비례하는 출력전압 회로
4 4
제3항에 있어서,상기 제2충방전부는,MOS 트랜지스터들로 구성된 전류 조정 회로;상기 전류 조정 회로에 드레인단자가 접속된 MOS 트랜지스터(Mn2);상기 기준전압이 입력되며, 상기 MOS 트랜지스터(Mn2)의 게이트단자에 출력단이 접속되어 게이트 전압을 조정하는 앰프3;상기 MOS 트랜지스터(Mn2)의 소스단자에 일단이 접속되고 타단은 접지된 저항(RB);상기 NMOS 트랜지스터(MS1)의 소스단자에 드레인단자가 접속되고, 게이트단자에 상기 리셋신호가 입력되고, 소스단자는 접지된 리셋 트랜지스터(MR2);상기 전류 조정 회로 및 상기 스위치를 거쳐 공급되는 상기 조정전류의 충방전이 이루어지는 커패시터(CB)를 포함하며,상기 MOS 트랜지스터(MS1) 및 상기 MOS 트랜지스터(MS2)는 상기 전류 조정 회로에 드레인단자가 접속되고, 상기 인버터에 게이트단자가 접속되는 커패시터 충전 시간을 이용한 입력전압에 반비례하는 출력전압 회로
5 5
제4항에 있어서,상기 출력부는,상기 커패시터(CB)를 충전하는 전압(VB)을 샘플링 홀드 신호에 의해 스위칭되는 MOS 트랜지스터(M1, M2)를 통해 커패시터(CSH)에 충전하고, 샘플링 홀드에 의해 최고값을 출력 전압으로 출력하는 샘플링 홀드 회로를 포함하는 커패시터 충전 시간을 이용한 입력전압에 반비례하는 출력전압 회로
지정국 정보가 없습니다
패밀리정보가 없습니다
순번, 연구부처, 주관기관, 연구사업, 연구과제의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 국가R&D 연구정보 정보 표입니다.
순번 연구부처 주관기관 연구사업 연구과제
1 정보통신연구진홍원 한국전자통신연구원 지역인력양성사업 모바일 SoC를 위한 아날로그, DDI, PMIC, IP 설계