맞춤기술찾기

이전대상기술

온-칩 캐패시터를 이용한 씨모스 풀스윙 출력구동회로

  • 기술번호 : KST2015187060
  • 담당센터 : 대구기술혁신센터
  • 전화번호 : 053-550-1450
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 온-칩 캐패시터에 충전된 전하를 이용하여 스위칭 노이즈를 감쇄시키는 온-칩 캐패시터를 이용한 CMOS 풀스윙 출력구동회로에 관한 것이다.본 발명에 따른 온-칩 캐패시터를 이용한 CMOS 풀스윙 출력구동회로는, 입력신호를 입력받아 상기 입력신호에 반전되지 않은 제1 구동신호 및 상기 입력신호에 반전된 제2 구동신호를 발생하는 입력수단; 상기 입력수단에서 제공되는 제1 구동신호 및 제2 구동신호를 입력으로 하여 캐패시터를 충전하거나 방전하는 캐패시터 충전방전수단; 및 상기 입력수단에서 제공되는 제1 구동신호를 입력받고, 상기 캐패시터 충전방전수단으로부터 캐패시터에 충전된 전하를 입력받아 그 출력단자에 출력신호를 출력하는 메인 구동수단;을 구비하는 것을 특징으로 한다. 따라서, 본 발명의 온-칩 캐패시터를 이용한 CMOS 풀스윙 출력구동회로는 온-칩 캐패시터에 충전된 전하를 이용하여 스위칭시간을 단축하면서 스위칭노이즈도 감소시키며, 종래의 2차 LRC 등가회로가 아닌 3차 이상의 고차 LRC 등가회로를 제공함으로써 LRC ringing에 의한 overshoot를 감소시키고 고속동작이 가능하다.
Int. CL H03K 19/00 (2006.01)
CPC H03K 17/162(2013.01)
출원번호/일자 1020010034136 (2001.06.16)
출원인 학교법인 포항공과대학교
등록번호/일자 10-0407816-0000 (2003.11.19)
공개번호/일자 10-2002-0096092 (2002.12.31) 문서열기
공고번호/일자 (20031201) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 소멸
심사진행상태 수리
심판사항
구분
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2001.06.16)
심사청구항수 3

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 학교법인 포항공과대학교 대한민국 경상북도 포항시 남구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 박홍준 대한민국 경상북도포항시남구
2 손영수 대한민국 서울특별시강남구
3 박진석 대한민국 대구광역시동구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 이영필 대한민국 서울 강남구 언주로 **길 **, *층, **층, **층, **층(도곡동, 대림아크로텔)(리앤목특허법인)
2 이해영 대한민국 서울 강남구 언주로 **길 **, *층, **층, **층, **층(도곡동, 대림아크로텔)(리앤목특허법인)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 학교법인 포항공과대학교 대한민국 경북 포항시 남구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 특허출원서
Patent Application
2001.06.16 수리 (Accepted) 1-1-2001-0144511-89
2 선행기술조사의뢰서
Request for Prior Art Search
2003.01.15 수리 (Accepted) 9-1-9999-9999999-89
3 선행기술조사보고서
Report of Prior Art Search
2003.02.20 수리 (Accepted) 9-1-2003-0004640-43
4 의견제출통지서
Notification of reason for refusal
2003.02.27 발송처리완료 (Completion of Transmission) 9-5-2003-0073953-17
5 의견서
Written Opinion
2003.04.11 수리 (Accepted) 1-1-2003-0128455-13
6 명세서 등 보정서
Amendment to Description, etc.
2003.04.11 보정승인 (Acceptance of amendment) 1-1-2003-0128456-69
7 등록결정서
Decision to grant
2003.10.27 발송처리완료 (Completion of Transmission) 9-5-2003-0415290-88
8 [대리인선임]대리인(대표자)에 관한 신고서
[Appointment of Agent] Report on Agent (Representative)
2010.11.09 수리 (Accepted) 1-1-2010-0729132-09
9 출원인정보변경(경정)신고서
Notification of change of applicant's information
2019.07.25 수리 (Accepted) 4-1-2019-5149263-30
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1

CMOS 풀스윙 출력구동회로에 있어서,

입력신호를 입력받아 상기 입력신호에 반전되지 않은 제1 구동신호 및 상기 입력신호에 반전된 제2 구동신호를 발생하는 입력수단;

상기 입력수단에서 제공되는 제1 구동신호 및 제2 구동신호를 입력으로 하여 캐패시터를 충전하거나 방전하는 캐패시터 충전방전수단으로서, 상기 캐패시터 충전방전수단은 제1 및 제2 PMOS 트랜지스터, 제1 및 제2 NMOS 트랜지스터와 제1 및 제2 캐패시터를 포함하고, 상기 제1 PMOS 트랜지스터의 게이트와 상기 제1 NMOS 트랜지스터의 게이트가 공통으로 접속되어 상기 입력수단에서 제공되는 제1 구동신호를 입력받고, 상기 제2 PMOS 트랜지스터의 게이트와 상기 제2 NMOS 트랜지스터의 게이트가 공통으로 접속되어 상기 입력수단에서 제공되는 제2 구동신호를 입력받으며, 상기 제2 PMOS 트랜지스터의 소스에는 상기 제2 캐패시터에 접속되어 전원전압에 접속되고, 상기 제2 PMOS 트랜지스터의 드레인 및 상기 제1 PMOS 트랜지스터의 소스가 공통으로 접속되어 상기 제1 캐패시터에 접속되며, 상기 제1 PMOS 트랜지스터의 드레인 및 상기 제1 NMOS 트랜지스터의 드레인이 공통으로 접속되어 출력단자에 접속되고, 상기 제1 NMOS 트랜지스터의 소스 및 상기 제2 NMOS 트랜지스터의 드레인이 공통으로 접속되어 상기 제2 캐패시터에 접속되며, 상기 제2 NMOS 트랜지스터의 소스는 상기 제1 캐패시터에 접속되어 접지전압에 접속되는 캐패시터 충전방전수단; 및

상기 입력수단에서 제공되는 제1 구동신호를 입력받고, 상기 캐패시터 충전방전수단으로부터 캐패시터에 충전된 전하를 입력받아 그 출력단자에 출력신호를 출력하는 메인 구동수단;을 구비하는 것을 특징으로 하는 온-칩 캐패시터를 이용한 CMOS 풀스윙 출력구동회로

2 2

제 1 항에 있어서, 상기 입력수단은

입력신호를 입력받아 상기 입력신호에 반전되지 않은 제1 구동신호를 메인 구동수단에 제공하고, 상기 제1 구동신호 및 인버터를 통해 상기 입력신호가 반전된 제2 구동신호를 상기 캐패시터 충전방전수단에 제공하는 것을 특징으로 하는 온-칩 캐패시터를 이용한 CMOS 풀스윙 출력구동회로

3 3

삭제

4 4

제 1 항에 있어서, 상기 메인 구동수단은

상기 입력수단에서 제공되는 제1 구동신호에 따라 출력신호를 발생하기 위한 PMOS 트랜지스터 및 NMOS 트랜지스터로 구성된 CMOS 트랜지스터로 이루어지고, 상기 PMOS 트랜지스터의 게이트와 상기 NMOS 트랜지스터의 게이트가 공통으로 접속되어 상기 입력수단에서 제공되는 제1 구동신호를 입력받고, 상기 PMOS 트랜지스터의 소스는 전원전압에 접속되고 상기 PMOS 트랜지스터의 드레인과 상기 NMOS 트랜지스터의 드레인은 공통으로 접속되어 상기 캐패시터 충전방전수단에서의 상기 제1 PMOS 트랜지스터의 드레인 및 상기 제1 NMOS 트랜지스터의 드레인에 공통으로 접속되어 출력단자를 통해 출력신호가 출력되며, 상기 NMOS 트랜지스터의 소스는 접지전원에 접속되는 것을 특징으로 하는 온-칩 캐패시터를 이용한 CMOS 풀스윙 출력구동회로

지정국 정보가 없습니다
패밀리정보가 없습니다
국가 R&D 정보가 없습니다.