맞춤기술찾기

이전대상기술

호스트에 의한 칩 동작 제어 시스템

  • 기술번호 : KST2015188064
  • 담당센터 : 서울서부기술혁신센터
  • 전화번호 : 02-6124-6930
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 호스트에 의한 칩 동작 제어 시스템에 관한 것으로서 아날로그 초음파 신호를 수신하는 복수의 트랜스듀서들; 복수의 트랜스듀서들에 대응하는 복수의 채널들을 M개의 채널 그룹으로 나누는 경우, 나누어진 채널 그룹에 대응하는 M개의 칩들; 및 M개의 칩들을 제어하는 호스트를 포함하는 것을 특징으로 하며, 프로토콜의 대역폭에 의한 RF 데이터의 전송 제한을 완화시킬 수 있으며, 내부적인 데이터 전송으로 많은 핀을 필요로 하던 입출력 관계가 내부로 들어가 고정된 칩의 가용 입출력 핀 수의 제약을 제거할 수 있다.
Int. CL G01N 29/24 (2006.01) G10K 11/00 (2006.01) G01S 5/18 (2006.01) A61B 8/14 (2006.01)
CPC A61B 8/14(2013.01) A61B 8/14(2013.01) A61B 8/14(2013.01) A61B 8/14(2013.01) A61B 8/14(2013.01)
출원번호/일자 1020110075956 (2011.07.29)
출원인 서강대학교산학협력단
등록번호/일자 10-1408267-0000 (2014.06.10)
공개번호/일자 10-2013-0013980 (2013.02.06) 문서열기
공고번호/일자 (20140616) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 소멸
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2011.07.29)
심사청구항수 10

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 서강대학교산학협력단 대한민국 서울특별시 마포구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 장진호 대한민국 서울특별시 양천구
2 송태경 대한민국 서울특별시 서초구
3 유양모 대한민국 경기도 고양시 일산서구
4 강지운 대한민국 서울특별시 마포구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 특허법인충현 대한민국 서울특별시 서초구 동산로 **, *층(양재동, 베델회관)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 서강대학교산학협력단 서울특별시 마포구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2011.07.29 수리 (Accepted) 1-1-2011-0589648-39
2 선행기술조사의뢰서
Request for Prior Art Search
2012.07.13 수리 (Accepted) 9-1-9999-9999999-89
3 선행기술조사보고서
Report of Prior Art Search
2012.08.22 수리 (Accepted) 9-1-2012-0066764-48
4 의견제출통지서
Notification of reason for refusal
2012.10.09 발송처리완료 (Completion of Transmission) 9-5-2012-0601680-55
5 [지정기간연장]기간연장(단축, 경과구제)신청서
[Designated Period Extension] Application of Period Extension(Reduction, Progress relief)
2012.12.10 수리 (Accepted) 1-1-2012-1021869-15
6 [지정기간연장]기간연장(단축, 경과구제)신청서
[Designated Period Extension] Application of Period Extension(Reduction, Progress relief)
2013.01.08 수리 (Accepted) 1-1-2013-0018452-20
7 [지정기간연장]기간연장(단축, 경과구제)신청서
[Designated Period Extension] Application of Period Extension(Reduction, Progress relief)
2013.02.08 수리 (Accepted) 1-1-2013-0119043-51
8 [지정기간연장]기간연장(단축, 경과구제)신청서
[Designated Period Extension] Application of Period Extension(Reduction, Progress relief)
2013.03.08 수리 (Accepted) 1-1-2013-0204121-97
9 지정기간연장관련안내서
Notification for Extension of Designated Period
2013.03.14 발송처리완료 (Completion of Transmission) 1-5-2013-0027579-13
10 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2013.04.03 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2013-0289617-45
11 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2013.04.03 수리 (Accepted) 1-1-2013-0289616-00
12 최후의견제출통지서
Notification of reason for final refusal
2013.08.28 발송처리완료 (Completion of Transmission) 9-5-2013-0598475-64
13 [지정기간연장]기간연장(단축, 경과구제)신청서
[Designated Period Extension] Application of Period Extension(Reduction, Progress relief)
2013.10.25 수리 (Accepted) 1-1-2013-0966665-73
14 [지정기간연장]기간연장(단축, 경과구제)신청서
[Designated Period Extension] Application of Period Extension(Reduction, Progress relief)
2013.11.25 수리 (Accepted) 1-1-2013-1069138-17
15 [지정기간연장]기간연장(단축, 경과구제)신청서
[Designated Period Extension] Application of Period Extension(Reduction, Progress relief)
2013.12.26 수리 (Accepted) 1-1-2013-1187292-64
16 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2014.01.08 보정승인 (Acceptance of amendment) 1-1-2014-0018550-31
17 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2014.01.08 수리 (Accepted) 1-1-2014-0018541-20
18 등록결정서
Decision to grant
2014.05.20 발송처리완료 (Completion of Transmission) 9-5-2014-0345185-07
19 [출원서등 보정]보정서
[Amendment to Patent Application, etc.] Amendment
2014.06.23 수리 (Accepted) 1-1-2014-0581468-45
20 [출원서등 보정]보정서
[Amendment to Patent Application, etc.] Amendment
2014.12.12 수리 (Accepted) 1-1-2014-1212692-35
21 출원인정보변경(경정)신고서
Notification of change of applicant's information
2017.01.11 수리 (Accepted) 4-1-2017-5005781-67
22 출원인정보변경(경정)신고서
Notification of change of applicant's information
2019.01.22 수리 (Accepted) 4-1-2019-5014626-89
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
아날로그 초음파 신호를 수신하는 복수의 트랜스듀서들;상기 복수의 트랜스듀서들에 대응하는 복수의 채널들을 적어도 하나의 채널 그룹으로 나누는 경우, 상기 나누어진 채널 그룹의 수와 동일한 수가 상기 트랜스듀서의 후단에 각각 연결되어, 상기 복수 개의 채널로 반사되어 돌아오는 초음파 신호의 지연시간을 계산하고, 상기 초음파 신호에 계산된 지연시간을 적용하여 합산하는 칩들; 및상기 칩들을 제어하는 호스트를 포함하며,상기 호스트가 상기 칩들을 제어하기 위해 상기 호스트와 상기 칩들 사이에 하나의 버스가 공유되고, 상기 칩이 출력하는 채널 데이터의 부분 합을 상기 하나의 버스를 이용하여 복수 개의 채널 그룹에 할당된 복수 개의 칩들 중 상기 칩 이후에 상기 칩과 이격되어 배치되는 다음 칩으로 전달하고,상기 호스트와 상기 칩들 사이에 별도의 버스를 연결하여 칩 제어정보인 지연시간 값 또는 칩 번호를 포함하는 파라미터 및 호스트 어드레스와 호스트의 기본 구동에 사용되는 호스트 데이터를 포함하는 호스트 인터페이싱을 상기 호스트로부터 상기 칩들로 전송하는 것을 특징으로 하는 호스트에 의한 칩 동작 제어 시스템
2 2
제1 항에 있어서,상기 호스트가 상기 칩들을 제어하기 위해 상기 호스트와 상기 칩들 사이에 하나의 버스가 공유되고, 상기 하나의 버스를 이용하여 지연시간 값 또는 칩 번호를 포함하는 칩 제어정보인 파라미터 및 호스트 어드레스와 호스트의 기본 구동에 사용되는 호스트 데이터를 포함하는 호스트 인터페이싱을 상기 호스트로부터 물리적으로 가장 가까운 곳에 위치하는 칩으로 전송하고, 상기 칩이 출력하는 채널 데이터의 부분 합을 상기 하나의 버스를 이용하여 복수 개의 채널 그룹에 각각 할당된 복수 개의 칩들 중 상기 칩 이후에 상기 칩과 이격되어 배치되는 다음 칩으로 전달하는 것을 특징으로 하는 호스트에 의한 칩 동작 제어 시스템
3 3
제2 항에 있어서,상기 칩들 중 트랜스듀서로부터 수신한 초음파 신호에 지연시간을 적용하여 합산한 신호와, 이전 칩들로부터 수신한 파라미터, 호스트 어드레스 및 호스트 데이터의 합을 나타내는 마지막 칩의 부분 합 경로가 상기 호스트와 연결되어 있는 것을 특징으로 하는 호스트에 의한 칩 동작 제어 시스템
4 4
제1 항에 있어서,상기 호스트가 상기 칩들을 제어하기 위해 상기 호스트와 상기 칩들 사이에 하나의 버스가 공유되고, 상기 하나의 버스를 이용하여 칩 제어정보인 파라미터 및 호스트 데이터를 상기 호스트로부터 물리적으로 가장 가까운 곳에 위치하는 칩으로 전송하고, 상기 칩이 출력하는 채널 데이터의 부분 합을 상기 하나의 버스를 이용하여 복수 개의 채널 그룹에 할당된 복수 개의 칩들 중 상기 칩 이후에 상기 칩과 이격되어 배치되는 다음 칩으로 전달하고,상기 호스트와 상기 칩들 사이에 별도의 호스트 어드레스 버스를 연결하여 칩 선택을 하는 것을 특징으로 하는 호스트에 의한 칩 동작 제어 시스템
5 5
제4 항에 있어서,상기 호스트 어드레스 버스는 접근하고자 하는 칩을 지정하기 위해 할당되는 칩 셀렉트(chip select)와 칩 내부를 지정하는 로컬 어드레스가 할당되는 것을 특징으로 하는 호스트에 의한 칩 동작 제어 시스템
6 6
제4 항에 있어서,상기 칩들 중 트랜스듀서로부터 수신한 초음파 신호에 지연시간을 적용하여 합산한 신호와, 이전 칩들로부터 수신한 파라미터, 호스트 어드레스 및 호스트 데이터의 합을 나타내는 마지막 칩의 부분 합 경로가 상기 호스트와 연결되어 있는 것을 특징으로 하는 호스트에 의한 칩 동작 제어 시스템
7 7
삭제
8 8
제1 항에 있어서,상기 칩들 중 트랜스듀서로부터 수신한 초음파 신호에 지연시간을 적용하여 합산한 신호와, 이전 칩들로부터 수신한 파라미터, 호스트 어드레스 및 호스트 데이터의 합을 나타내는 마지막 칩의 부분 합 경로가 상기 호스트와 연결되어 있는 것을 특징으로 하는 호스트에 의한 칩 동작 제어 시스템
9 9
제1 항에 있어서,상기 칩은상기 트랜스듀서로부터 아날로그 초음파 신호를 수신하여 증폭한 후, 증폭된 아날로그 초음파 신호를 디지털 형태로 변환하는 아날로그 데이터 취득부; 및상기 초음파 신호의 지연시간을 계산하고, 상기 초음파 신호에 계산된 지연시간을 적용하여 합산하는 디지털 빔 집속부;를 포함하는 것을 특징으로 하는 호스트에 의한 칩 동작 제어 시스템
10 10
제9항에 있어서,상기 아날로그 데이터 취득부는상기 트랜스듀서로부터 수신한 아날로그 초음파 신호를 증폭시키는 LNA(Low Noise Amplifier);상기 초음파 신호의 증폭도를 조절하는 TGC(Time Gain Compensation); 및아날로그 상태의 상기 초음파 신호를 디지털 형태의 초음파 신호로 변환하는 ADC(Analog-to Digital Converter);를 포함하는 것을 특징으로 하는 호스트에 의한 칩 동작 제어 시스템
11 11
제9항에 있어서,상기 디지털 빔 집속부는각각의 채널에서 보상되어야 할 지연시간 값을 제공하는 지연시간 제공부;상기 지연시간 제공부로부터 수신한 지연시간 값을 상기 초음파 신호에 대한 채널 데이터에 적용하는 지연시간 조정부;전체 채널에 아포디제이션(Apodization) 윈도우 계수를 곱하는 동적 아포디제이션부;지연시간이 보상된 복수 개의 채널 데이터를 합성하는 합성부;상기 합성부로부터 출력된 채널 데이터를 보간하여 새로운 채널 데이터를 생성하는 사후 보간부;적응적 빔 집속을 위한 CF(Coherence Factor) 계수를 추정하고, 추정된 계수를 지연시간이 보상된 빔 집속 결과 데이터에 곱하는 적응적 계수 적용부;적어도 하나의 파라미터 정보를 저장하는 파라미터 메모리;각각의 칩에서 집속된 결과의 대기시간을 순차적으로 고려하여 합성하는 부분빔 합성부; 및상기 파라미터의 전송 및 호스트 인터페이싱, 부분 합 전송을 위한 버스를 공유하며 전송하는 데이터를 제어하는 경로 제어부;를 포함하는 것을 특징으로 하는 호스트에 의한 칩 동작 제어 시스템
지정국 정보가 없습니다
패밀리정보가 없습니다
순번, 연구부처, 주관기관, 연구사업, 연구과제의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 국가R&D 연구정보 정보 표입니다.
순번 연구부처 주관기관 연구사업 연구과제
1 지식경제부 서강대학교 산학협력단 IT융합 고급인력과정 지원사업 현장진료를 위한 IT융합 휴대용 초음파 영상시스템 개발