맞춤기술찾기

이전대상기술

출력전압의 풀 스윙이 가능한 디지털 아날로그 변환기 및 변환 방법

  • 기술번호 : KST2015188448
  • 담당센터 : 서울동부기술혁신센터
  • 전화번호 : 02-2155-3662
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 출력전압의 풀 스윙이 가능한 디지털 아날로그 변환기 및 변환방법에 관한 것으로서, 보다 구체적으로는 아날로그 형태로 변환하고자 하는 제1 디지털 신호를 출력하는 디지털 신호처리부; 출력된 상기 제1 디지털 신호를 입력받고, 상기 제1 디지털 신호에 응답하여 전류원이 포화영역에 도달하여 구동하도록 제어하는 복수 개의 제2 디지털 신호를 생성하여 출력하는 쿼터너리 드라이버; 상기 복수 개의 제2 디지털 신호를 입력받고, 상기 복수 개의 2 디지털 신호에 따라 포화영역에 도달하여 구동되어 출력전압별 아날로그 신호를 각각 출력하는 서로 다른 형태의 제1 전류원 내지 제2 전류원; 및 상기 제1 전류원 및 제2 전류원으로부터 출력된 각각의 아날로그 신호를 합성하여 최종 아날로그 신호를 생성한 후 출력하는 멀티플렉서;를 포함한다. 이러한 구성에 의해, 본 발명의 출력전압의 풀 스윙이 가능한 디지털 아날로그 변환기는 출력전압의 범위가 일정 부분만 해당하는 것이 아니라, 접지전압부터 전원전압의 레벨까지 풀 스윙이 가능하도록 함으로써, 디지털 신호에 대한 아날로그 신호로의 변환 성능을 향상시킬 수 있는 효과가 있다.
Int. CL H03M 1/66 (2006.01)
CPC H03M 1/66(2013.01) H03M 1/66(2013.01) H03M 1/66(2013.01) H03M 1/66(2013.01)
출원번호/일자 1020130114936 (2013.09.27)
출원인 동국대학교 산학협력단
등록번호/일자 10-1481151-0000 (2015.01.05)
공개번호/일자
공고번호/일자 (20150114) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 등록
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2013.09.27)
심사청구항수 8

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 동국대학교 산학협력단 대한민국 서울특별시 중구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 송민규 대한민국 서울 강남구
2 박근영 대한민국 서울 용산구
3 임채열 대한민국 경기 부천시 원미구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 특허법인충현 대한민국 서울특별시 서초구 동산로 **, *층(양재동, 베델회관)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 동국대학교 산학협력단 대한민국 서울특별시 중구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2013.09.27 수리 (Accepted) 1-1-2013-0876540-31
2 출원인정보변경(경정)신고서
Notification of change of applicant's information
2014.01.10 수리 (Accepted) 4-1-2014-0002002-62
3 선행기술조사의뢰서
Request for Prior Art Search
2014.07.08 수리 (Accepted) 9-1-9999-9999999-89
4 선행기술조사보고서
Report of Prior Art Search
2014.08.08 수리 (Accepted) 9-1-2014-0063623-74
5 의견제출통지서
Notification of reason for refusal
2014.09.29 발송처리완료 (Completion of Transmission) 9-5-2014-0665243-74
6 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2014.12.01 수리 (Accepted) 1-1-2014-1164315-88
7 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2014.12.01 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2014-1164323-43
8 등록결정서
Decision to grant
2014.12.21 발송처리완료 (Completion of Transmission) 9-5-2014-0873168-15
9 출원인정보변경(경정)신고서
Notification of change of applicant's information
2019.08.16 수리 (Accepted) 4-1-2019-5163486-33
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
아날로그 형태로 변환하고자 하는 제1 디지털 신호를 출력하는 디지털 신호처리부;출력된 상기 제1 디지털 신호를 입력받고, 상기 제1 디지털 신호에 응답하여 전류원이 포화영역에 도달하여 구동하도록 제어하는 복수 개의 제2 디지털 신호를 생성하여 출력하는 쿼터너리 드라이버;상기 복수 개의 제2 디지털 신호를 입력받고, 상기 복수 개의 2 디지털 신호에 따라 포화영역에 도달하여 구동되어 출력전압별 아날로그 신호를 각각 출력하는 서로 다른 형태의 제1 전류원 내지 제2 전류원; 및상기 제1 전류원 및 제2 전류원으로부터 출력된 각각의 아날로그 신호를 합성하여 최종 아날로그 신호를 생성한 후 출력하는 멀티플렉서;를 포함하되,상기 쿼터너리 드라이버는상기 제1 디지털 신호에 응답하여 내부 인버터를 구성하는 pMOS 및 nMOS 트랜지스터의 소스단에 서로 다른 레벨의 weak high positive, weak high negative, weak low positive, weak low negative 전압을 각각 인가하여 복수 개의 제2 디지털 신호를 생성하여 출력하는 것을 특징으로 하는 출력전압의 풀 스윙이 가능한 디지털 아날로그 변환기
2 2
삭제
3 3
제1항에 있어서, 상기 제1 전류원은 출력전압이 접지전압 이상이고 전원전압/2 이하인 경우에 구동하여, 상기 출력전압에 해당하는 제1 아날로그 신호를 생성하여 출력하는 것을 특징으로 하는 출력전압의 풀 스윙이 가능한 디지털 아날로그 변환기
4 4
제1항에 있어서, 상기 제2 전류원은 출력전압이 전원전압/2 초과하고 전원전압 이하인 경우에 구동하여, 상기 출력전압에 해당하는 제2 아날로그 신호를 출력하는 것을 특징으로 하는 출력전압의 풀 스윙이 가능한 디지털 아날로그 변환기
5 5
제1항에 있어서,상기 제1 전류원은 pMOS 전류원이고, 상기 제2 전류원은 nMOS 전류원인 것을 특징으로 하는 출력전압의 풀 스윙이 가능한 디지털 아날로그 변환기
6 6
디지털 신호처리부가 아날로그 형태로 변환하고자 하는 제1 디지털 신호를 출력하는 단계;쿼터너리 드라이버가 상기 제1 디지털 신호를 입력받고, 상기 제1 디지털 신호에 응답하여 전류원이 포화영역에 도달하여 구동하도록 제어하는 복수 개의 제2 디지털 신호를 생성하여 출력하는 단계;제1 전류원 내지 제2 전류원이 상기 복수 개의 제2 디지털 신호를 입력받고, 상기 복수 개의 2 디지털 신호에 따라 포화영역에 도달하여 구동되어 출력전압별 아날로그 신호를 각각 출력하는 단계; 및멀티플렉서가 상기 각각의 아날로그 신호를 합성하여 최종 아날로그 신호를 생성한 후 출력하는 단계;를 포함하되,상기 쿼터너리 드라이버가 복수 개의 제2 디지털 신호를 생성하여 출력하는 단계는상기 제1 디지털 신호에 응답하여 내부 인버터를 구성하는 pMOS 및 nMOS 트랜지스터의 소스단에 서로 다른 레벨의 weak high positive, weak high negative, weak low positive, weak low negative 전압을 각각 인가하여 복수 개의 제2 디지털 신호를 생성하여 출력하는 것을 특징으로 하는 출력전압의 풀 스윙이 가능한 디지털 아날로그 변환 방법
7 7
제6항에 있어서,상기 제1 디지털 신호는하이(High) 또는 로우(Low) 상태로만 이루어지는 것을 특징으로 하는 출력전압의 풀 스윙이 가능한 디지털 아날로그 변환 방법
8 8
삭제
9 9
제6항에 있어서,상기 제1 전류원 내지 제2 전류원이 출력전압별 아날로그 신호를 각각 출력하는 단계는 상기 제1 전류원이 출력전압이 접지전압 이상이고 전원전압/2 이하인 경우에 구동하여, 상기 출력전압에 해당하는 제1 아날로그 신호를 생성하여 출력하는 제1 출력과정; 및상기 제2 전류원이 전원전압/2 초과하고 전원전압 이하인 경우에 구동하여, 상기 출력전압에 해당하는 제2 아날로그 신호를 출력하는 제2 출력과정;을 포함하는 것을 특징으로 하는 출력전압의 풀 스윙이 가능한 디지털 아날로그 변환 방법
10 10
제6항 내지 제7항 및 제9항 중 어느 한 항에 따른 방법을 컴퓨터로 실행하기 위한 프로그램이 기록된 컴퓨터 판독가능 기록매체
지정국 정보가 없습니다
패밀리정보가 없습니다
국가 R&D 정보가 없습니다.