맞춤기술찾기

이전대상기술

프리스케일러, 듀얼 모드 프리스케일러 및 이를 이용한 위상 고정 회로

  • 기술번호 : KST2015194883
  • 담당센터 : 서울동부기술혁신센터
  • 전화번호 : 02-2155-3662
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 프리스케일러, 듀얼 모드 프리스케일러 및 이를 이용한 위상 고정 회로에 관한 것이다. 본 발명에 따르면, NOR 게이트(120) 및 직렬 연결되는 K개의 플립플롭을 이용하여 입력 클럭 신호를 N 분주하는 프리스케일러, 듀얼 모드 프리스케일러 및 이를 이용한 위상 고정 회로를 제공할 수 있다.
Int. CL H03L 7/183 (2006.01) H03K 23/64 (2006.01)
CPC H03K 23/667(2013.01) H03K 23/667(2013.01) H03K 23/667(2013.01)
출원번호/일자 1020120029507 (2012.03.22)
출원인 서울시립대학교 산학협력단
등록번호/일자 10-1323672-0000 (2013.10.24)
공개번호/일자 10-2013-0107596 (2013.10.02) 문서열기
공고번호/일자 (20131030) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 등록
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2012.03.22)
심사청구항수 18

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 서울시립대학교 산학협력단 대한민국 서울특별시 동대문구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 황선우 대한민국 서울특별시 동대문구
2 문용삼 대한민국 서울특별시 동대문구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 이창범 대한민국 서울특별시 서초구 서초대로**길 **,*층 (서초동, 헤라피스빌딩)(제이엠인터내셔널)
2 박준용 대한민국 서울특별시 강남구 강남대로**길 **(역삼동, 대우디오빌플러스) ***호(새론국제특허법률사무소)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 서울시립대학교 산학협력단 서울특별시 동대문구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2012.03.22 수리 (Accepted) 1-1-2012-0233293-65
2 [대리인선임]대리인(대표자)에 관한 신고서
[Appointment of Agent] Report on Agent (Representative)
2012.06.26 수리 (Accepted) 1-1-2012-0508205-30
3 보정요구서
Request for Amendment
2012.06.29 발송처리완료 (Completion of Transmission) 1-5-2012-0082155-68
4 [출원서등 보정]보정서
[Amendment to Patent Application, etc.] Amendment
2012.07.06 수리 (Accepted) 1-1-2012-0542759-09
5 [출원서등 보정]보정서
[Amendment to Patent Application, etc.] Amendment
2012.11.08 불수리 (Non-acceptance) 1-1-2012-0917098-12
6 [출원서등 보정]보정서
[Amendment to Patent Application, etc.] Amendment
2012.11.08 불수리 (Non-acceptance) 1-1-2012-0917140-43
7 서류반려이유통지서
Notice of Reason for Return of Document
2012.11.09 발송처리완료 (Completion of Transmission) 1-5-2012-0135916-28
8 [반려요청]서류반려요청(반환신청)서
[Request for Return] Request for Return of Document
2012.11.12 수리 (Accepted) 1-1-2012-0924609-18
9 [출원서등 보정]보정서
[Amendment to Patent Application, etc.] Amendment
2012.11.13 수리 (Accepted) 1-1-2012-0931455-48
10 서류반려통지서
Notice for Return of Document
2012.11.13 발송처리완료 (Completion of Transmission) 1-5-2012-0136668-78
11 서류반려이유통지서
Notice of Reason for Return of Document
2012.11.14 발송처리완료 (Completion of Transmission) 1-5-2012-0137280-35
12 [반려요청]서류반려요청(반환신청)서
[Request for Return] Request for Return of Document
2012.11.15 수리 (Accepted) 1-1-2012-0938805-33
13 서류반려통지서
Notice for Return of Document
2012.11.15 발송처리완료 (Completion of Transmission) 1-5-2012-0138032-08
14 선행기술조사의뢰서
Request for Prior Art Search
2013.05.20 수리 (Accepted) 9-1-9999-9999999-89
15 선행기술조사보고서
Report of Prior Art Search
2013.06.07 수리 (Accepted) 9-1-2013-0043939-93
16 의견제출통지서
Notification of reason for refusal
2013.06.24 발송처리완료 (Completion of Transmission) 9-5-2013-0432364-57
17 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2013.06.28 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2013-0580995-82
18 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2013.06.28 수리 (Accepted) 1-1-2013-0580994-36
19 등록결정서
Decision to grant
2013.10.22 발송처리완료 (Completion of Transmission) 9-5-2013-0724227-26
20 출원인정보변경(경정)신고서
Notification of change of applicant's information
2014.01.03 수리 (Accepted) 4-1-2014-0000287-10
21 출원인정보변경(경정)신고서
Notification of change of applicant's information
2017.01.17 수리 (Accepted) 4-1-2017-5009116-18
22 출원인정보변경(경정)신고서
Notification of change of applicant's information
2019.09.10 수리 (Accepted) 4-1-2019-5191631-69
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
입력 클럭 신호를 N으로 분주하여(단, N은 6이상의 자연수) 출력 클럭 신호를 생성하는 프리스케일러에 있어서,입력단과 출력단이 순차적으로 직렬 연결되며, 상기 입력 클럭 신호가 각각 인가되는 제1 내지 제K 플립플롭(단, K는 floor(2N/3)를 만족하는 자연수); 및상기 제1 내지 제R 플립플롭(단, R은 K+1-ceil(N/3)를 만족하는 자연수)의 출력단과 연결되며, 인가되는 신호를 NOR 연산하여 상기 제K 플립플롭의 입력단에 인가하는 NOR 게이트를 포함하는 것을 특징으로 하는 프리스케일러
2 2
제1항에 있어서,상기 제1 내지 제R 플립플롭의 출력단 중 어느 하나와 상기 NOR 게이트의 입력단 사이에 구비되는 AND 게이트를 더 포함하되,상기 AND 게이트는 선택 신호와 상기 제1 내지 제R 플립플롭 중 어느 하나의 출력 신호를 AND 연산하는 것을 특징으로 하는 프리스케일러
3 3
제2항에 있어서,상기 AND 게이트는 상기 제1 플립플롭의 출력단과 상기 NOR 게이트의 입력단 사이에 구비되고, 상기 선택 신호와 상기 제1 플립플롭의 출력 신호를 AND 연산하는 것을 특징으로 하는 프리스케일러
4 4
제2항에 있어서,상기 AND 게이트는 상기 제R 플립플롭의 출력단과 상기 NOR 게이트의 입력단 사이에 구비되고, 상기 선택 신호와 제R 플립플롭의 출력 신호를 AND 연산하는 것을 특징으로 하는 프리스케일러
5 5
제1항에 있어서,상기 출력 클럭 신호는 상기 제1 내지 제K 플립플롭의 출력단 중 어느 하나로부터 출력되는 것을 특징으로 하는 프리스케일러
6 6
제1항에 있어서,상기 제1 내지 제K 플립 플롭 각각은 D타입 플립플롭인 것을 특징으로 하는 프리스케일러
7 7
입력 클럭 신호를 선택 신호에 따라 N 및 M 중 어느 하나로 분주하여(단, N은 6이상의 자연수, M은 N에 인접한 자연수) 출력 클럭 신호를 생성하는 듀얼 모드 프리스케일러에 있어서,입력단과 출력단이 순차적으로 직렬 연결되며, 상기 입력 클럭 신호가 각각 인가되는 제1 내지 제K 플립플롭(단, K는 floor(2N/3)를 만족하는 자연수);상기 제1 내지 제R 플립플롭(단, R은 K+1-ceil(N/3)를 만족하는 자연수)의 출력단과 연결되며, 인가되는 신호를 NOR 연산하여 상기 제K 플립플롭의 입력단에 인가하는 NOR 게이트; 및상기 제1 내지 제R 플립플롭 중 어느 하나와 상기 NOR 게이트의 입력단 사이에 연결되며, 상기 선택 신호와 상기 제1 내지 제R 플립플롭 중 어느 하나의 출력 신호를 AND 연산하는 AND 게이트를 포함하는 것을 특징으로 하는 듀얼 모드 프리스케일러
8 8
제7항에 있어서,상기 선택 신호가 1이면 상기 입력 클럭 신호를 N으로 분주하여 상기 출력 클럭 신호를 생성하고,상기 선택 신호가 0이면 상기 입력 클럭 신호를 M으로 분주하여 상기 출력 클럭 신호를 생성하는 것을 특징으로 하는 듀얼 모드 프리스케일러
9 9
제8항에 있어서,상기 AND 게이트는 상기 제1 플립플롭의 출력단과 상기 NOR 게이트의 입력단 사이에 연결되며, 상기 선택 신호와 상기 제1 플립플롭의 출력 신호를 AND 연산하고,상기 M은 (N-1)인 것을 특징으로 하는 듀얼 모드 프리스케일러
10 10
제8항에 있어서,상기 AND 게이트는 상기 제R 플립플롭의 출력단과 상기 NOR 게이트의 입력단 사이에 연결되며, 상기 선택 신호와 상기 제R 플립플롭의 출력 신호를 AND 연산하고,상기 M은 (N+1)인 것을 특징으로 하는 듀얼 모드 프리스케일러
11 11
제7항에 있어서,상기 출력 클럭 신호는 상기 제1 내지 제K 플립플롭의 출력단 중 어느 하나로부터 출력되는 것을 특징으로 하는 듀얼 모드 프리스케일러
12 12
제7항에 있어서,상기 제1 내지 제K 플립 플롭 각각은 D타입 플립플롭인 것을 특징으로 하는 듀얼 모드 프리스케일러
13 13
기준 클럭 신호와 피드백 클럭 신호를 비교하여 차동 신호를 생성하는 위상 주파수 검출기;상기 차동 신호의 펄스폭에 따라 펌프 전류를 생성하는 챠지 펌프;상기 펌프 전류에 따라 충전 및 방전되는 커패시터를 포함하며, 상기 펌프 전류의 노이즈 성분을 제거하는 저대역 통과 필터;상기 커패시터의 전압의 크기에 따른 주파수의 출력 클럭 신호를 생성하는 전압 제어 발진기; 및상기 출력 클럭 신호를 분주하여 상기 피드백 클럭 신호를 생성하는 프리스케일러를 포함하되,상기 프리스케일러는 상기 출력 클럭 신호를 N으로 분주하여(단, N은 6이상의 자연수) 상기 피드백 클럭 신호를 생성하는 프리스케일러에 있어서,입력단과 출력단이 순차적으로 직렬 연결되며, 상기 출력 클럭 신호가 각각 인가되는 제1 내지 제K 플립플롭(단, K는 floor(2N/3)를 만족하는 자연수); 및상기 제1 내지 제R 플립플롭(단, R은 K+1-ceil(N/3)를 만족하는 자연수)의 출력단과 연결되며, 인가되는 신호를 NOR 연산하여 상기 제K 플립플롭의 입력단에 인가하는 NOR 게이트를 포함하는 것을 특징으로 하는 위상 고정 회로
14 14
제13항에 있어서,상기 제1 내지 제R 플립플롭의 출력단 중 어느 하나와 상기 NOR 게이트의 입력단 사이에 구비되는 AND 게이트를 더 포함하되,상기 AND 게이트는 선택 신호와 상기 제1 내지 제R 플립플롭 중 어느 하나의 출력 신호를 AND 연산하는 것을 특징으로 하는 위상 고정 회로
15 15
제14항에 있어서,상기 AND 게이트는 상기 제1 플립플롭의 출력단과 상기 NOR 게이트의 입력단 사이에 구비되고, 상기 선택 신호와 상기 제1 플립플롭의 출력 신호를 AND 연산하는 것을 특징으로 하는 위상 고정 회로
16 16
제14항에 있어서,상기 AND 게이트는 상기 제R 플립플롭의 출력단과 상기 NOR 게이트의 입력단 사이에 구비되고, 상기 선택 신호와 상기 제R 플립플롭의 출력 신호를 AND 연산하는 것을 특징으로 하는 위상 고정 회로
17 17
제13항에 있어서,상기 피드백 클럭 신호는 상기 제1 내지 제K 플립플롭의 출력단 중 어느 하나로부터 출력되는 것을 특징으로 하는 위상 고정 회로
18 18
제13항에 있어서,상기 제1 내지 제K 플립 플롭 각각은 D타입 플립플롭인 것을 특징으로 하는 위상 고정 회로
지정국 정보가 없습니다
패밀리정보가 없습니다
순번, 연구부처, 주관기관, 연구사업, 연구과제의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 국가R&D 연구정보 정보 표입니다.
순번 연구부처 주관기관 연구사업 연구과제
1 서울특별시 서울시립대학교 산학협력단 서울시 산학연 협력사업(2010년 특허기술상품화 기술개발 지원사업) 3Gbps 인터페이스를 위해 low-jitter PLL 및 SSCG를 장착한 3D 디스플레이 용 타이밍 컨트롤러 (TCON)
2 지식경제부 포항공과대학교 산학협력단 전자정보디바이스산업원천기술개발사업(반도체) 스마트폰 및 스마트 TV용 SoC를 위한 아날로그 및 인터페이스 IP 개발