1 |
1
제1 입력신호에 기초하여 제1 전압 또는 제2 전압을 제1 출력전압으로서 출력하고, 제2 입력신호의 상승에지 또는 하강에지에 기초하여 래치신호를 생성하는 제1 출력 전압발생부; 및
상기 래치신호에 기초하여 전하를 충전하고 충전된 전하와 상응하는 전압을 제2 출력전압으로서 출력하는 제2 출력 전압발생부를 포함하며,
상기 제1 출력 전압발생부는,
상기 제1 입력신호에 기초하여 상기 제1 전압 또는 상기 제2 전압을 상기 제1 출력전압으로서 출력하고, 상기 제2 입력신호의 상기 상승에지 또는 상기 하강에지에 기초하여 상기 래치신호를 생성하는 제1 드라이버; 및
상기 래치신호에 응답하여 스위칭되는 제1 다이오드를 포함하는 레벨 쉬프터
|
2 |
2
삭제
|
3 |
3
제1항에 있어서, 상기 제1 드라이버는,
상기 제2 입력신호의 상기 상승에지 또는 상기 하강에지를 검출하고
|
4 |
4
제3항에 있어서, 래치신호 발생부는,
상기 제2 입력신호의 상기 상승에지를 검출하고 검출결과와 상응하는 제1 상승에지 검출신호를 출력하는 제1 상승 에지 검출부;
상기 제2 입력신호의 상기 하강에지를 검출하고 검출결과와 상응하는 제1 하강에지 검출신호를 출력하는 제1 하강 에지 검출부; 및
상기 제1 상승에지 검출신호와 상기 제1 하강에지 검출신호와의 논리연산을 수행하고 논리연산결과를 상기 래치신호로서 출력하는 논리연산부를 포함하며,
상기 상승에지 검출부는,
상기 제2 입력신호가 상기 상승에지를 갖는 경우 상기 제1 구간동안 상기 제1 논리레벨을 갖는 상기 제1 상승에지 검출신호를 출력하고,
상기 하강에지 검출부는,
상기 제2 입력신호가 상기 하강에지를 갖는 경우 상기 제1 구간동안 상기 제1 논리레벨을 갖는 상기 제1 하강에지 검출신호를 출력하는 레벨 쉬프터
|
5 |
5
제1항에 있어서, 상기 제2 출력 전압발생부는,
상기 래치신호에 상응하는 전하를 충전하는 부트스트랩 커패시터; 및
상기 래치신호를 상기 부트스트랩 커패시터에 전송하고, 상기 래치신호의 신호레벨과 상응하는 래치신호 전압레벨에 기초하여 상기 래치신호의 상승에지 또는 하강에지에 기초하여 상기 부트스트랩 커패시터에 저장된 전하와 상응하는 전압을 상기 제2 출력전압으로서 출력하는 제2 드라이버를 포함하는 레벨 쉬프터
|
6 |
6
제5항에 있어서, 상기 제2 드라이버는,
상기 래치신호를 상기 부트스트랩 커패시터에 전송하고, 상기 래치신호의 신호레벨과 상응하는 상기 래치신호 전압레벨을 생성하는 제1 출력블록; 및
상기 래치신호 전압레벨에 기초하여 상기 부트스트랩 커패시터에 충전된 전하와 상응하는 전압을 상기 제2 출력전압으로서 출력하는 제2 출력블록을 포함하는 레벨 쉬프터
|
7 |
7
제6항에 있어서, 상기 제2 출력블록은, 상기 래치신호의 하강에지로부터 상기 래치신호의 상승에지 구간동안 상기 부트스트랩 커패시터에 충전된 전하와 상응하는 전압을 상기 제2 출력전압으로서 출력하는 레벨 쉬프터
|
8 |
8
제6항에 있어서, 상기 제2 출력블록은, 상기 래치신호의 하강에지로부터 소정 시간 동안 입력되는 상승에지 및 상승에지로부터 소정 시간 동안 입력되는 하강에지는 무시하고, 상기 하강에지에서 상기 소정 시간이후에 입력되는 상기 래치신호의 상승에지 구간동안 상기 부트스트랩 커패시터에 충전된 전하와 상응하는 전압을 상기 제2 출력전압으로서 출력하는 레벨 쉬프터
|
9 |
9
제6항에 있어서, 상기 제1 출력블록은,
상기 제1 출력 전압발생부와 상기 부트스트랩 커패시터의 제1 노드 사이에 접속되는 제2 다이오드;
상기 제2 노드와 공통노드 사이에 접속되는 제3 다이오드;
상기 제2 노드와 제3 노드 사이에 접속되는 제4 다이오드;
상기 제3 노드와 제4 노드 사이에 접속되는 제1 저항;
상기 제4 노드와 상기 공통노드 사이에 접속되는 제2 저항; 및
상기 제4 노드와 상기 공통노드 사이에 접속되는 커패시터를 포함하는 레벨 쉬프터
|
10 |
10
제6항에 있어서, 상기 제2 출력블록은,
제3 노드의 전압레벨의 상기 상승에지를 검출하고 검출결과와 상응하는 제2 상승에지 검출신호를 출력하는 제2 상승 에지 검출부;
상기 제3 노드의 전압레벨의 상기 하강에지를 검출하고 검출결과와 상응하는 제2 하강에지 검출신호를 출력하는 제2 하강 에지 검출부;
상기 제2 상승에지 검출신호와 상기 제2 하강에지 검출신호와의 논리 연산을 수행하고 논리연산결과를 소정 시간 필터링하여 출력하는 필터부;
상기 제2 상승에지 검출신호와 상기 필터부의 출력신호와의 논리연산을 수행하는 제3 논리연산부;
상기 제2 하강에지 검출신호와 상기 필터부의 출력신호와의 논리연산을 수행하는 제4 논리연산부;
상기 제3 논리연산부의 출력신호에 기초하여 상기 제4 논리연산부의 출력신호를 래치하는 래치; 및
상기 래치의 출력신호를 순차적으로 인버팅하는 적어도 하나의 인버터를 포함하는 레벨 쉬프터
|
11 |
11
제10항에 있어서, 상기 필터부는,
상기 제2 상승에지 검출신호와 상기 제2 하강에지 검출신호와의 논리 연산을 수행하고 논리연산결과를 출력하는 제4 논리연산부; 및
상기 제4 논리연산부의 출력신호를 소정시간 필터링하여 출력하는 와치독 블록을 포함하는 레벨 쉬프터
|
12 |
12
제1 입력신호에 기초하여 제1 전압 또는 제2 전압을 제1 출력전압으로서 출력하고, 제2 입력신호의 상승에지 또는 하강에지에 기초하여 래치신호를 생성하고 생성된 래치신호에 기초하여 전하를 충전하고 충전된 전하와 상응하는 전압을 제2 출력전압으로서 출력하는 레벨 쉬프터; 및
상기 레벨 쉬프터에서 출력된 상기 제1 출력전압 또는 상기 제2 출력전압의 레벨에 기초하여 제3 전압 또는 상기 제2 전압을 인버팅 신호로서 출력하는 출력부를 포함하고,
상기 레벨 쉬프터는,
상기 제1 입력신호에 기초하여 상기 제1 전압 또는 상기 제2 전압을 상기 제1 출력전압으로서 출력하고, 상기 제2 입력신호의 상기 상승에지 또는 상기 하강에지에 기초하여 상기 래치신호를 생성하는 제1 출력 전압발생부; 및
상기 래치신호에 기초하여 전하를 충전하고 충전된 전하와 상응하는 전압을 제2 출력전압으로서 출력하는 제2 출력 전압발생부를 포함하며,
상기 제1 출력 전압발생부는,
상기 제1 입력신호에 기초하여 상기 제1 전압 또는 상기 제2 전압을 상기 제1 출력전압으로서 출력하고, 상기 제2 입력신호의 상기 상승에지 또는 상기 하강에지에 기초하여 상기 래치신호를 생성하는 제1 드라이버; 및
상기 래치신호에 응답하여 스위칭되는 제1 다이오드를 포함하는 인버터
|
13 |
13
삭제
|
14 |
14
삭제
|
15 |
15
제12항에 있어서, 상기 제2 출력 전압발생부는,
상기 래치신호에 상응하는 전하를 충전하는 부트스트랩 커패시터; 및
상기 래치신호를 상기 부트스트랩 커패시터에 전송하고, 상기 래치신호의 신호레벨과 상응하는 래치신호 전압레벨에 기초하여 상기 래치신호의 상승에지 또는 하강에지에 기초하여 상기 부트스트랩 커패시터에 저장된 전하와 상응하는 전압을 상기 제2 출력전압으로서 출력하는 출력부를 포함하는 인버터
|
16 |
16
삭제
|