맞춤기술찾기

이전대상기술

On-Off Keying 변조방식 RF 송신기를 위한 펄스형상조절회로

  • 기술번호 : KST2015201006
  • 담당센터 : 서울서부기술혁신센터
  • 전화번호 : 02-6124-6930
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 RF 변조된 펄스신호를 송신하는 OOK 송신기 회로를 위해서 입력 전압인 VIN을 게이트 노드로 입력받는 공통 소스 증폭기를 구성하는 N-FET M1와 입력전압 VIN을 게이트 노드로 입력받는 공통 소스 증폭기를 구성하는 P-FET M2와 N-FET M1의 드레인 노드와 P-FET M2의 드레인 노드가 공통으로 연결되어 출력파형을 출력하는 출력단자와 N-FET M1의 게이트 노드와 P-FET M2의 게이트 노드에 공통 입력 VIN을 입력하는 입력단자와 N-FET M1의 게이트 노드에 특정 파형을 인가시키는 N-파형입력단자 및 P-FET M2의 게이트 노드에 특정 파형을 인가시키는 P-파형입력단자로 구성되어 출력파형을 조정할 수 있는 펄스형상조절회로를 통해서 구조가 간단하며 저전력 동작에 유리하고 가변 데이터 전송률을 효과적으로 지원하는 RF OOK송신기를 제공한다. Pulse shaping, OOK, CMOS RF송신기
Int. CL H04L 27/02 (2006.01) H04B 1/04 (2006.01)
CPC H04L 27/04(2013.01) H04L 27/04(2013.01) H04L 27/04(2013.01)
출원번호/일자 1020090066011 (2009.07.20)
출원인 광운대학교 산학협력단
등록번호/일자 10-1013461-0000 (2011.01.31)
공개번호/일자 10-2011-0008592 (2011.01.27) 문서열기
공고번호/일자 (20110214) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 소멸
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2009.07.20)
심사청구항수 7

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 광운대학교 산학협력단 대한민국 서울특별시 노원구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 신현철 대한민국 서울특별시 노원구
2 김현 대한민국 서울특별시 도봉구
3 김종식 대한민국 경기도 안산시

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 이원희 대한민국 서울특별시 강남구 테헤란로 ***, 성지하이츠빌딩*차 ***호 (역삼동)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 광운대학교 산학협력단 대한민국 서울특별시 노원구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2009.07.20 수리 (Accepted) 1-1-2009-0441207-34
2 [출원서등 보정]보정서
[Amendment to Patent Application, etc.] Amendment
2009.07.21 수리 (Accepted) 1-1-2009-0444813-18
3 보정요구서
Request for Amendment
2009.08.04 발송처리완료 (Completion of Transmission) 1-5-2009-0055593-26
4 [출원서등 보정]보정서(납부자번호)
[Amendment to Patent Application, etc.] Amendment(Payer number)
2009.08.06 수리 (Accepted) 1-1-2009-0476512-64
5 선행기술조사의뢰서
Request for Prior Art Search
2010.03.04 수리 (Accepted) 9-1-9999-9999999-89
6 선행기술조사보고서
Report of Prior Art Search
2010.04.16 수리 (Accepted) 9-1-2010-0025547-73
7 출원인정보변경(경정)신고서
Notification of change of applicant's information
2011.01.17 수리 (Accepted) 4-1-2011-5009922-84
8 등록결정서
Decision to grant
2011.01.18 발송처리완료 (Completion of Transmission) 9-5-2011-0031438-18
9 출원인정보변경(경정)신고서
Notification of change of applicant's information
2011.08.24 수리 (Accepted) 4-1-2011-5173743-65
10 출원인정보변경(경정)신고서
Notification of change of applicant's information
2014.06.03 수리 (Accepted) 4-1-2014-5067673-62
11 출원인정보변경(경정)신고서
Notification of change of applicant's information
2015.06.05 수리 (Accepted) 4-1-2015-5074994-12
12 출원인정보변경(경정)신고서
Notification of change of applicant's information
2016.05.09 수리 (Accepted) 4-1-2016-5056854-41
13 출원인정보변경(경정)신고서
Notification of change of applicant's information
2017.03.27 수리 (Accepted) 4-1-2017-5046666-19
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
입력 전압인 VIN을 게이트 노드로 입력받는 공통 소스 증폭기를 구성하는 N-FET M1; 상기 입력전압 VIN을 게이트 노드로 입력받는 공통 소스 증폭기를 구성하는 P-FET M2; 상기 N-FET M1의 드레인 노드와 상기 P-FET M2의 드레인 노드가 공통으로 연결되어 출력파형을 출력하는 출력단자; 상기 N-FET M1의 게이트 노드와 상기 P-FET M2의 게이트 노드에 공통 입력 VIN을 입력하는 입력단자; 상기 N-FET M1의 게이트 노드에 특정 파형을 인가시키는 N-파형입력단자;및 상기 P-FET M2의 게이트 노드에 특정 파형을 인가시키는 P-파형입력단자로 구성되어 출력파형을 조정할 수 있는 펄스형상조절회로
2 2
청구항 1에서, 상기 N-파형입력단자와 상기 P-파형입력단자에 입력되는 파형은 서로 반대 위상을 갖는 것을 특징으로 하는 출력파형을 조정할 수 있는 펄스형상조절회로
3 3
청구항 2에서, 상기 N-파형입력단자는 Lower triangular wave generator(L-TWG)이고 상기 P-파형입력단자는 Upper triangular wave generator(U-TWG)이고, 기준 클락신호를 이용하여 펄스형상 조절용 제어신호를 생성시키는 것을 특징으로 하는 출력파형을 조정할 수 있는 펄스형상조절회로
4 4
청구항 3에서, 상기 입력단자의 경우 전송하고자 하는 Non-Return-to-Zero(NRZ) 신호를 Return-to-Zero(RZ)신호로 바꾸어주는 NRZ-to-RZ Encoder인 것을 특징으로 하는 출력파형을 조정할 수 있는 펄스형상조절회로
5 5
청구항 3에서, 상기 L-TWG와 상기 U-TWG는 Op-Amp기반의 Integrator인 것을 특징으로 하는 출력파형을 조정할 수 있는 펄스형상조절회로
6 6
청구항 1에서, 입력 전압인 VIN을 변화시킬 수 있는 것을 특징으로 하는 출력파형을 조정할 수 있는 펄스형상조절회로
7 7
입력 전압인 VIN을 게이트 노드로 입력받는 공통 소스 증폭기를 구성하는 N-FET M1과 상기 입력전압 VIN을 게이트 노드로 입력받는 공통 소스 증폭기를 구성하는 P-FET M2, 상기 N-FET M1의 드레인 노드와 상기 P-FET M2의 드레인 노드가 공통으로 연결되어 출력파형을 출력하는 출력단자와 상기 N-FET M1의 게이트 노드와 상기 P-FET M2의 게이트 노드에 공통 입력 VIN을 입력하는 입력단자, 상기 N-FET M1의 게이트 노드에 특정 파형을 인가시키는 N-파형입력단자 및 상기 P-FET M2의 게이트 노드에 특정 파형을 인가시키는 P-파형입력단자로 구성되어 출력파형을 조정할 수 있는 펄스형상조절회로를 구비한 OOK(On-Off Keying) 송신기
지정국 정보가 없습니다
패밀리정보가 없습니다
순번, 연구부처, 주관기관, 연구사업, 연구과제의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 국가R&D 연구정보 정보 표입니다.
순번 연구부처 주관기관 연구사업 연구과제
1 지식경제부 전자부품연구원 전자부품기반기술개발사업 극저전력 ICTS (Implantable Cardioverter Telemerty Service) 부품 기술 개발