맞춤기술찾기

이전대상기술

병렬 커패시터 뱅크의 전압 차동 보호 방법 및 장치

  • 기술번호 : KST2015204517
  • 담당센터 : 경기기술혁신센터
  • 전화번호 : 031-8006-1570
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 커패시터 뱅크 내부에 발생하는 아크(arc)와 같은 고 저항 고장의 경우에도 정확한 사고 판별이 가능하고, 뱅크 내부의 고저항 고장의 경우와 비선형 부하 등 뱅크 외부 고조파 발생의 경우를 정확히 구분해 낼 수 있어 오동작의 우려가 없는 병렬 커패시터 뱅크 시스템 보호 방법 및 장치가 제안된다. 본 발명의 병렬 커패시터 뱅크 시스템 보호 방법은, 복수개의 소자 커패시터를 포함하는 하나 이상의 단위 커패시터 뱅크가 서로 병렬 연결된 제1 커패시터 뱅크 및 제2 커패시터 뱅크를 포함하며, 제1 커패시터 뱅크와 제2 커패시터 뱅크가 서로 직렬 연결된 병렬 커패시터 뱅크 시스템의 보호를 위한 방법이며, 제1 커패시터 뱅크 양단의 제1 전압 및 제2 커패시터 뱅크 양단에 인가되는 제2 전압을 측정하는 단계; 제1 전압 및 제2 전압의 차동 전압(differential voltage)을 구하는 단계; 차동 전압의 크기에 관한 정보를 이용하여, 커패시터 뱅크 시스템 내부의 고장저항이 없거나 작은 저 저항 고장 여부를 판별하는 단계; 차동 전압의 고조파 성분을 구하는 단계; 및 고조파 성분의 크기에 관한 정보를 이용하여, 커패시터 뱅크 시스템 내부의 고 저항 고장 여부를 판별하는 단계를 포함한다. 커패시터 뱅크, 차동 전압, 전압 차동, 고조파, 계전기, 지락, 단락, 아크
Int. CL G01R 31/01 (2020.01.01) G01R 31/50 (2020.01.01) H02J 3/18 (2019.01.01)
CPC G01R 31/016(2013.01)G01R 31/016(2013.01)G01R 31/016(2013.01)
출원번호/일자 1020040095645 (2004.11.22)
출원인 명지대학교 산학협력단
등록번호/일자 10-0637619-0000 (2006.10.17)
공개번호/일자 10-2006-0056527 (2006.05.25) 문서열기
공고번호/일자 (20061023) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 소멸
심사진행상태 수리
심판사항
구분
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2004.11.22)
심사청구항수 9

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 명지대학교 산학협력단 대한민국 경기도 용인시 처인구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 임정욱 대한민국 경기 용인시
2 강상희 대한민국 서울 서초구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 특허법인충정 대한민국 서울특별시 강남구 역삼로***,*층(역삼동,성보역삼빌딩)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 명지대학교 산학협력단 대한민국 경기도 용인시 처인구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 특허출원서
Patent Application
2004.11.22 수리 (Accepted) 1-1-2004-0542776-09
2 출원인정보변경(경정)신고서
Notification of change of applicant's information
2005.07.25 수리 (Accepted) 4-1-2005-5076477-19
3 출원인변경신고서
Applicant change Notification
2005.10.20 불수리 (Non-acceptance) 1-1-2005-0593931-09
4 출원인변경신고서
Applicant change Notification
2005.10.24 수리 (Accepted) 1-1-2005-0599684-55
5 선행기술조사의뢰서
Request for Prior Art Search
2006.02.08 수리 (Accepted) 9-1-9999-9999999-89
6 선행기술조사보고서
Report of Prior Art Search
2006.03.18 수리 (Accepted) 9-1-2006-0017865-16
7 의견제출통지서
Notification of reason for refusal
2006.04.21 발송처리완료 (Completion of Transmission) 9-5-2006-0225374-72
8 명세서등보정서
Amendment to Description, etc.
2006.06.21 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2006-0438623-39
9 의견서
Written Opinion
2006.06.21 수리 (Accepted) 1-1-2006-0438617-65
10 등록결정서
Decision to grant
2006.07.19 발송처리완료 (Completion of Transmission) 9-5-2006-0412186-26
11 출원인정보변경(경정)신고서
Notification of change of applicant's information
2007.05.21 수리 (Accepted) 4-1-2007-5077884-36
12 출원인정보변경(경정)신고서
Notification of change of applicant's information
2009.03.16 수리 (Accepted) 4-1-2009-5048837-01
13 출원인정보변경(경정)신고서
Notification of change of applicant's information
2019.09.17 수리 (Accepted) 4-1-2019-5194058-21
14 출원인정보변경(경정)신고서
Notification of change of applicant's information
2020.01.20 수리 (Accepted) 4-1-2020-5014795-00
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
복수개의 소자 커패시터를 포함하는 하나 이상의 단위 커패시터 뱅크가 서로 병렬 연결된 제1 커패시터 뱅크 및 제2 커패시터 뱅크를 포함하며, 상기 제1 커패시터 뱅크와 제2 커패시터 뱅크가 서로 직렬 연결된 병렬 커패시터 뱅크 시스템의 보호를 위한 방법에 있어서, 상기 제1 커패시터 뱅크 양단의 제1 전압 및 상기 제2 커패시터 뱅크 양단 에 인가되는 제2 전압을 측정하는 단계; 상기 제1 전압 및 상기 제2 전압의 차동 전압(differential voltage)을 구하는 단계; 상기 차동 전압의 크기에 관한 정보를 이용하여, 상기 커패시터 뱅크 시스템 내부의 저 저항 고장 여부를 판별하는 단계; 상기 차동 전압의 고조파 성분을 구하는 단계; 및 상기 고조파 성분의 크기에 관한 정보를 이용하여, 상기 커패시터 뱅크 시스템 내부의 고 저항 고장 여부를 판별하는 단계를 포함하는 병렬 커패시터 뱅크 시스템의 보호 방법
2 2
제1항에 있어서, 상기 커패시터 뱅크 시스템은 접지 Y 결선 방식의 커패시터 뱅크 시스템인 것을 특징으로 하는 병렬 커패시터 뱅크 시스템의 보호 방법
3 3
제1항에 있어서, 상기 커패시터 뱅크 시스템은 접지 Y 결선 방식의 언퓨즈드(unfused) 커패시터 뱅크 시스템인 것을 특징으로 하는 병렬 커패시터 뱅크 시스템의 보호 방법
4 4
제1항에 있어서, 상기 고조파는 제3 고조파인 것을 특징으로 하는 병렬 커패시터 뱅크 시스템의 보호 방법
5 5
제1항에 있어서, 상기 고 저항 고장은 상기 커패시터 뱅크 시스템 내부의 아크 발생인 것을 특징으로 하는 병렬 커패시터 뱅크 시스템의 보호 방법
6 6
제1항에 있어서, 상기 저 저항 고장 여부를 판별하는 단계는, 상기 차동 전압의 기본파의 실효치가 미리 정해진 제1 기준값 이상인지를 판별하는 것임을 특징으로 하는 병렬 커패시터 뱅크 시스템의 보호 방법
7 7
제1항에 있어서, 상기 고 저항 고장 여부를 판별하는 단계는, 상기 차동 전압의 기본파의 실효치에 대한 상기 고조파 실효치의 비율을 미리 정해진 제2 기준값 이상인지를 판별하는 것임을 특징으로 하는 병렬 커패시터 뱅크 시스템의 보호 방법
8 8
제1항 내지 제7항 중 어느 한 항의 단계들을 수행하기 위한 컴퓨터로 실행 가능한 프로그램을 기록한 기록 매체
9 9
복수개의 소자 커패시터를 포함하는 하나 이상의 단위 커패시터 뱅크가 서로 병렬 연결된 제1 커패시터 뱅크 및 제2 커패시터 뱅크를 포함하며, 상기 제1 커패시터 뱅크와 제2 커패시터 뱅크가 서로 직렬 연결된 병렬 커패시터 뱅크 시스템의 보호를 위한 시스템에 있어서, 상기 제1 커패시터 뱅크 양단의 제1 전압 및 상기 제2 커패시터 뱅크 양단 에 인가되는 제2 전압을 측정하는 측정부; 상기 제1 전압 및 상기 제2 전압의 차동 전압(differential voltage)을 구하고, 상기 차동 전압의 크기에 관한 정보를 이용하여 상기 커패시터 뱅크 시스템 내부의 저 저항 고장 여부를 판별하고, 상기 차동 전압의 고조파 성분을 구하여 상기 고조파 성분의 크기에 관한 정보를 이용하여 상기 커패시터 뱅크 시스템 내부의 고 저항 고장 여부를 판별하는 고장 판단부; 및 상기 고장 판단부의 신호를 수신하여, 상기 고 저항 고장 또는 상기 저 저항 고장 시에 상기 커패시터 뱅크 시스템을 계통으로부터 차단하는 차단부를 포함하는 병렬 커패시터 뱅크 시스템의 보호 장치
10 9
복수개의 소자 커패시터를 포함하는 하나 이상의 단위 커패시터 뱅크가 서로 병렬 연결된 제1 커패시터 뱅크 및 제2 커패시터 뱅크를 포함하며, 상기 제1 커패시터 뱅크와 제2 커패시터 뱅크가 서로 직렬 연결된 병렬 커패시터 뱅크 시스템의 보호를 위한 시스템에 있어서, 상기 제1 커패시터 뱅크 양단의 제1 전압 및 상기 제2 커패시터 뱅크 양단 에 인가되는 제2 전압을 측정하는 측정부; 상기 제1 전압 및 상기 제2 전압의 차동 전압(differential voltage)을 구하고, 상기 차동 전압의 크기에 관한 정보를 이용하여 상기 커패시터 뱅크 시스템 내부의 저 저항 고장 여부를 판별하고, 상기 차동 전압의 고조파 성분을 구하여 상기 고조파 성분의 크기에 관한 정보를 이용하여 상기 커패시터 뱅크 시스템 내부의 고 저항 고장 여부를 판별하는 고장 판단부; 및 상기 고장 판단부의 신호를 수신하여, 상기 고 저항 고장 또는 상기 저 저항 고장 시에 상기 커패시터 뱅크 시스템을 계통으로부터 차단하는 차단부를 포함하는 병렬 커패시터 뱅크 시스템의 보호 장치
지정국 정보가 없습니다
패밀리정보가 없습니다
국가 R&D 정보가 없습니다.