맞춤기술찾기

이전대상기술

디스플레이용 레벨 시프터

  • 기술번호 : KST2015205517
  • 담당센터 : 대전기술혁신센터
  • 전화번호 : 042-610-2279
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 아모포스-실리콘 박막 트랜지스터(a-Si TFT; amorphous silicon thin film transistor)를 이용하여 게이트 드라이버를 구성할 때 저전압의 입력신호에도 우수한 동작 특성을 확보할 수 있는 디스플레이용 레벨 시프터에 관한 것으로, 이를 위하여 입력된 클록신호에 따라 외부로부터 공급된 저전압의 입력신호를 출력하는 제1 입력부와, 상기 클록신호와 반대 위상을 갖는 반전 클록신호에 따라 외부로부터 공급된 저전압의 기준전압을 출력하는 제2 입력부와, 상기 제1 입력부 또는 제2 입력부로부터 입력된 신호의 충/방전에 따라 출력신호의 전압을 가변시키는 저전압구동부, 및 외부로부터 입력된 상기 반전 클록신호에 따라 상기 저전압구동부에 고전압을 충전하는 스위칭부를 구비한다. 게이트 드라이버, 레벨 시프터, 아모포스, 저전압, 부트스트랩
Int. CL G09G 3/20 (2006.01) G02F 1/133 (2006.01) G09G 3/36 (2006.01) H03K 19/0175 (2006.01)
CPC G09G 3/20(2013.01) G09G 3/20(2013.01) G09G 3/20(2013.01) G09G 3/20(2013.01)
출원번호/일자 1020080090389 (2008.09.12)
출원인 호서대학교 산학협력단
등록번호/일자 10-0956748-0000 (2010.04.30)
공개번호/일자 10-2010-0031342 (2010.03.22) 문서열기
공고번호/일자 (20100512) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 소멸
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2008.09.12)
심사청구항수 7

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 호서대학교 산학협력단 대한민국 충청남도 아산시

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 배병성 대한민국 경기도 수원시 팔달구
2 정남현 대한민국 서울특별시 성북구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 정종옥 대한민국 서울특별시 강남구 논현로**길 **, *층 노벨국제특허법률사무소 (도곡동, 덕영빌딩)
2 조현동 대한민국 서울특별시 강남구 논현로**길 **, *층 (도곡동, 덕영빌딩)(노벨국제특허법률사무소)
3 진천웅 대한민국 서울특별시 강남구 논현로**길 **, *층 노벨국제특허법률사무소 (도곡동, 덕영빌딩)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 호서대학교 산학협력단 대한민국 충청남도 아산시
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2008.09.12 수리 (Accepted) 1-1-2008-0648690-72
2 선행기술조사의뢰서(내부)
Request for Prior Art Search (Inside)
2009.10.22 수리 (Accepted) 9-1-9999-9999999-89
3 선행기술조사보고서
Report of Prior Art Search
2009.11.12 발송처리완료 (Completion of Transmission) 9-6-2009-0016855-67
4 의견제출통지서
Notification of reason for refusal
2010.01.27 발송처리완료 (Completion of Transmission) 9-5-2010-0037014-79
5 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2010.01.28 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2010-0060664-18
6 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2010.01.28 수리 (Accepted) 1-1-2010-0060662-27
7 등록결정서
Decision to grant
2010.04.06 발송처리완료 (Completion of Transmission) 9-5-2010-0145992-41
8 출원인정보변경(경정)신고서
Notification of change of applicant's information
2011.07.13 수리 (Accepted) 4-1-2011-5143226-24
9 출원인정보변경(경정)신고서
Notification of change of applicant's information
2019.08.30 수리 (Accepted) 4-1-2019-0045360-16
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
입력된 클록신호에 따라 외부로부터 공급된 저전압의 입력신호를 출력하는 제1 입력부; 상기 클록신호와 반대 위상을 갖는 반전 클록신호에 따라 외부로부터 공급된 저전압의 기준전압을 출력하는 제2 입력부; 상기 제1 입력부 또는 제2 입력부로부터 입력된 신호의 충/방전에 따라 출력신호의 전압을 가변시키는 저전압구동부; 외부로부터 입력된 상기 반전 클록신호에 따라 상기 저전압구동부에 고전압을 충전하는 스위칭부; 상기 저전압구동부의 충/방전 전압에 따라 개폐되어 입력신호와 반전된 위상을 갖는 고전압의 펄스를 출력하는 제1 인버터; 및 상기 제1 인버터로부터 입력된 신호에 따라 개폐되어 출력단으로 고전압의 펄스신호를 발생하는 제2 인버터;를 포함하는 디스플레이용 레벨 시프터
2 2
청구항 1에 있어서, 상기 제1 입력부는 제1 입력단과 제1 노드 사이에 전류통로가 연결되어 외부로부터 입력된 클록신호에 따라 개폐되어 외부로부터 공급된 저전압의 입력신호를 출력하는 제1 트랜지스터로 구성되어 있고, 상기 제2 입력부는 제2 입력단과 제1 노드 사이에 전류통로가 연결되어 외부로부터 입력된 반전 클록신호에 따라 개폐되어 외부로부터 공급된 기준전압을 출력하는 제2 트랜지스터로 이루어진 것을 특징으로 하는 디스플레이용 레벨 시프터
3 3
청구항 2에 있어서, 상기 제1 입력부로 입력되는 입력신호는 아모포스-실리콘 박막 트랜지스터의 문턱전압보다 낮은 저전압이고, 제2 입력부로 공급되는 기준전압은 입력신호의 최대 진폭보다 낮은 DC전압인 것을 특징으로 하는 디스플레이용 레벨 시프터
4 4
청구항 2에 있어서, 상기 저전압구동부는, 제1 노드와 제2 노드 사이에 설치되어 제1 노드로 공급되는 전압을 충/방전하는 제1 커패시터로 구성되어 상기 충/방전에 따라 제1 인버터의 스위칭용 문턱전압을 기준으로 스윙되는 펄스를 발생하는 것을 특징으로 하는 디스플레이용 레벨 시프터
5 5
청구항 4에 있어서, 상기 스위칭부는, 상기 제1 커패시터의 일측인 제2 노드와 제3 노드 사이에 전류통로가 연결되어 상기 제2 트랜지스터에 입력되는 클록신호와 동일한 반전 클록신호에 따라 개폐되어 제1 커패시터를 충전시키는 제3 트랜지스터로 이루어진 것을 특징으로 하는 디스플레이용 레벨 시프터
6 6
청구항 5에 있어서, 상기 제1 인버터는, 고전위와 제4 노드 사이에 전류통로가 연결되어 고전위로부터 공급되는 전원전압에 따라 개폐되어 고전압을 출력하는 제4 트랜지스터; 상기 고전위와 제3 노드 사이에 전류통로가 연결되어 제4 트랜지스터의 소스로부터 공급된 신호에 따라 개폐되어 고전압을 출력하는 제5 트랜지스터; 상기 제4 노드와 제3 노드 사이에 연결되어 제5 트랜지스터의 게이트를 부트스트래핑하는 제2 커패시터; 및 상기 제3 노드와 저전위 사이에 전류통로가 연결되어 제1 커패시터의 일측인 제2 노드로부터 공급된 신호에 따라 개폐되어 제3 노드의 전압을 풀다운시키는 제6 트랜지스터;로 이루어진 것을 특징으로 하는 디스플레이용 레벨 시프터
7 7
청구항 6에 있어서, 상기 제2 인버터는, 고전위와 제5 노드 사이에 전류통로가 연결되어 고전위로부터 공급되는 전원전압에 따라 개폐되어 고전압을 출력하는 제7 트랜지스터; 상기 고전위와 출력단 사이에 전류통로가 연결되어 제5 노드로부터 공급된 신호에 따라 개폐되어 고전압을 출력단으로 출력하는 제8 트랜지스터; 상기 제5 노드와 출력단 사이에 연결되어 제8 트랜지스터의 게이트를 부트스트래핑하는 제3 커패시터; 및 상기 출력단과 저전위 사이에 전류통로가 연결되어 제3 노드로부터 입력된 신호에 따라 개폐되어 출력단을 고전위로 풀업 또는 저전위로 풀다운시키는 제9 트랜지스터;로 이루어진 것을 특징으로 하는 디스플레이용 레벨 시프터
지정국 정보가 없습니다
패밀리정보가 없습니다
순번, 연구부처, 주관기관, 연구사업, 연구과제의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 국가R&D 연구정보 정보 표입니다.
순번 연구부처 주관기관 연구사업 연구과제
1 없음 산학협력중심대학 기술개발과제 없음 아모포스실리콘 직접회로 연구