맞춤기술찾기

이전대상기술

시프터 레지스터 입력 회로

  • 기술번호 : KST2015205675
  • 담당센터 : 대전기술혁신센터
  • 전화번호 : 042-610-2279
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 트랜지스터를 이용하여 시프터 레지스터를 제작하는 것에 관한 것이다. 제 1 및 제 2 클럭 신호를 교대로 입력 받아 출력 신호를 내는 복수의 시프터 레지스터로 구성이 되며 각 시프터레지스터 단은 전단의 출력 신호를 받아서 동작을 한다. 전단의 출력 신호를 받아서 동작을 시키도록 하는 입력 회로의 구성에 있어서 종래의 회로에서는 트랜지스터의 문턱 전압에 의한 전압 강하가 일어나서 회로의 동작에 불리하게 작용하여 수명을 단축 시키는 요인이 되며 이러한 문제점을 해결하기 위하여 전단의 출력 신호를 받아들이는 회로 부분을 개선하였으며 이 개선 효과로 인하여 출력전압을 받아서 동작 시키도록 할 때 전압 강하가 없어지도록 하였다. 따라서 본 발명의 회로에 의하여 시프터 레지스터의 동작 특성을 향상 시키고 수명이 길도록 할 수 있다. 시프터 레지스터, 트랜지스터, 구동회로
Int. CL G09G 3/36 (2006.01.01) G11C 19/18 (2006.01.01) G11C 19/28 (2006.01.01)
CPC G09G 3/3677(2013.01) G09G 3/3677(2013.01) G09G 3/3677(2013.01) G09G 3/3677(2013.01)
출원번호/일자 1020080072318 (2008.07.24)
출원인 호서대학교 산학협력단
등록번호/일자 10-0883772-0000 (2009.02.09)
공개번호/일자 10-2008-0073690 (2008.08.11) 문서열기
공고번호/일자 (20090218) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 소멸
심사진행상태 수리
심판사항
구분
원출원번호/일자 10-2006-0117043 (2006.11.24)
관련 출원번호 1020060117043
심사청구여부/일자 Y (2008.07.24)
심사청구항수 3

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 호서대학교 산학협력단 대한민국 충청남도 아산시

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 배병성 대한민국 경기 수원시 팔달구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 진천웅 대한민국 서울특별시 강남구 논현로**길 **, *층 노벨국제특허법률사무소 (도곡동, 덕영빌딩)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 호서대학교 산학협력단 대한민국 충청남도 아산시
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [분할출원]특허출원서
[Divisional Application] Patent Application
2008.07.24 수리 (Accepted) 1-1-2008-0533649-46
2 [출원인변경]권리관계변경신고서
[Change of Applicant] Report on Change of Proprietary Status
2008.08.07 수리 (Accepted) 1-1-2008-0567381-46
3 의견제출통지서
Notification of reason for refusal
2008.10.07 발송처리완료 (Completion of Transmission) 9-5-2008-0515256-31
4 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2008.10.14 수리 (Accepted) 1-1-2008-0713675-01
5 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2008.10.14 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2008-0713682-10
6 등록결정서
Decision to grant
2009.02.05 발송처리완료 (Completion of Transmission) 9-5-2009-0053440-67
7 출원인정보변경(경정)신고서
Notification of change of applicant's information
2011.07.13 수리 (Accepted) 4-1-2011-5143226-24
8 출원인정보변경(경정)신고서
Notification of change of applicant's information
2019.08.30 수리 (Accepted) 4-1-2019-0045360-16
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
삭제
2 2
이전단 시프터 레지스터의 출력 신호 전압이 드레인 전극에 인가되며, 게이트 전극은 시프터 레지스터의 전원 전압에 연결되는 제1 트랜지스터; 및게이트 전극이 상기 제1 트랜지스터의 소스 전극에 연결되며, 드래인 전극은 상기 전원 전압에 연결되고, 소스 전극은 현재단 시프터 레지스터 회로의 입력단(N1)에 연결되는 제2 트랜지스터를 포함하여 이루어지는 시프터 레지스터 입력 회로
3 3
이전단 시프터 레지스터의 출력 신호 전압이 드레인 전극에 인가되며, 게이트 전극은 상기 드레인 전극에 연결되는 제1 트랜지스터; 및게이트 전극이 상기 제1 트랜지스터의 소스 전극에 연결되며, 드래인 전극은 시프터 레지스터의 전원 전압에 연결되고, 소스 전극은 현재단 시프터 레지스터 회로의 입력단(N1)에 연결되는 제2 트랜지스터를 포함하여 이루어지는 시프터 레지스터 입력 회로
4 4
제 2 항 또는 제 3 항에 있어서,상기 제2 트랜지스터의 게이트 전극과 소스 전극에 연결되는 전기용량을 더 포함하는 것을 특징으로 하는 시프터 레지스터 입력 회로
지정국 정보가 없습니다
패밀리정보가 없습니다
국가 R&D 정보가 없습니다.