맞춤기술찾기

이전대상기술

HVDC 시스템의 전류 실패 방지를 위한 방법 및 시스템

  • 기술번호 : KST2015210640
  • 담당센터 : 인천기술혁신센터
  • 전화번호 : 032-420-3580
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 HVDC(High-Voltage Direct Current) 시스템의 전류 실패 방지를 위한 시스템에 있어서, 복수의 사이리스터(thyristor)로 구성되어 상기 복수의 사이리스터에 입력된 교류를 직류로 변환시키는 정류기(rectifier)와, 상기 정류기로부터 변환된 직류를 교류로 변환시키는 인버터를 포함하고, 상기 정류기는, 전류 제어기와 DC 선로 사고 발생 시 전류를 강제 지연하기 위한 강제 지연 신호(Forced Retard Signal) 중 최대값이 사이리스터 밸브의 점호각 신호로 입력되도록 제어되는 정류기 제어부와, 상기 인버터는, 소호각 제어기와 전류 제어기에 대응되는 점호 신호 중 최소값이 사이리스터 밸브의 점호각 신호로 입력되도록 제어되는 인버터 제어부를 통해 상기 소호각 제어기의 출력이 상기 전류 제어기의 출력을 추종하도록 함을 특징으로 한다.
Int. CL H02J 3/36 (2006.01.01) H02J 1/00 (2006.01.01) H02M 7/48 (2007.01.01)
CPC H02J 3/36(2013.01) H02J 3/36(2013.01) H02J 3/36(2013.01) H02J 3/36(2013.01)
출원번호/일자 1020140014796 (2014.02.10)
출원인 인천대학교 산학협력단
등록번호/일자 10-1553765-0000 (2015.09.10)
공개번호/일자 10-2015-0094029 (2015.08.19) 문서열기
공고번호/일자 (20150930) 문서열기
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 등록
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 Y (2014.02.10)
심사청구항수 7

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 인천대학교 산학협력단 대한민국 인천광역시 연수구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 김학만 대한민국 서울특별시 서대문구
2 손호익 대한민국 경기도 부천시 소사구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 특허법인충정 대한민국 서울특별시 강남구 역삼로***,*층(역삼동,성보역삼빌딩)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
1 인천대학교 산학협력단 대한민국 인천광역시 연수구
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2014.02.10 수리 (Accepted) 1-1-2014-0127018-97
2 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2014.03.07 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2014-0225485-61
3 [대리인선임]대리인(대표자)에 관한 신고서
[Appointment of Agent] Report on Agent (Representative)
2014.07.23 수리 (Accepted) 1-1-2014-0691653-98
4 출원인정보변경(경정)신고서
Notification of change of applicant's information
2014.10.14 수리 (Accepted) 4-1-2014-0091252-23
5 선행기술조사의뢰서
Request for Prior Art Search
2014.10.15 수리 (Accepted) 9-1-9999-9999999-89
6 선행기술조사보고서
Report of Prior Art Search
2014.11.12 수리 (Accepted) 9-1-2014-0087029-14
7 의견제출통지서
Notification of reason for refusal
2015.02.17 발송처리완료 (Completion of Transmission) 9-5-2015-0113124-37
8 [거절이유 등 통지에 따른 의견]의견(답변, 소명)서
[Opinion according to the Notification of Reasons for Refusal] Written Opinion(Written Reply, Written Substantiation)
2015.04.17 수리 (Accepted) 1-1-2015-0376118-62
9 [명세서등 보정]보정서
[Amendment to Description, etc.] Amendment
2015.04.17 보정승인간주 (Regarded as an acceptance of amendment) 1-1-2015-0376120-54
10 등록결정서
Decision to grant
2015.08.27 발송처리완료 (Completion of Transmission) 9-5-2015-0583836-72
11 출원인정보변경(경정)신고서
Notification of change of applicant's information
2016.06.10 수리 (Accepted) 4-1-2016-5075573-17
12 출원인정보변경(경정)신고서
Notification of change of applicant's information
2019.10.14 수리 (Accepted) 4-1-2019-5212872-93
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
HVDC(High-Voltage Direct Current)시스템의 전류 실패 방지를 위한 시스템에 있어서, 복수의 사이리스터(thyristor)로 구성되어 상기 복수의 사이리스터에 입력된 교류를 직류로 변환시키는 정류기(rectifier)와,상기 정류기로부터 변환된 직류를 교류로 변환시키는 인버터(inverter)를 포함하고,상기 정류기는,전류 제어기와 DC 선로 사고 발생 시 전류를 강제 지연하기 위한 강제 지연 신호(Forced Retard Signal) 중 최대값이 사이리스터 밸브의 점호각 신호로 입력되도록 제어되는 정류기 제어부와,상기 인버터는,소호각 제어기와 전류 제어기에 대응되는 점호 신호 중 최소값이 사이리스터 밸브의 점호각 신호로 입력되도록 제어되는 인버터 제어부를 통해 상기 소호각 제어기의 출력이 상기 전류 제어기의 출력을 추종하도록 함을 특징으로 하고,상기 인버터 제어부는,출력 상 전압 및 DC 선로 전류를 측정하여 상 전압 및 전류 값이 기설정된 값 이하로 감소되는지 여부를 체크하는 모니터링부와,상기 모니터링부 체크 결과, 각 상 전압이 AC 계통 전압 이하로 감소된 경우 상기 각 상 전압 중 최대값과 최소값에 해당하는 전압에 대한 차 연산을 통해 최대 상 전압과 최소 상 전압 간의 위상변이를 산출하는 상 전압 산출부와,AC 계통 전압감소 및 DC 전류증가에 의한 누설리액턴스의 전압강하에 대응되는 오버랩 앵글(overlap angle)을 계산하는 오버랩 앵글 계산부와,상기 DC 선로의 전류가 기설정된 전류 지령치 이하로 동작되는 경우 전류 제어기와 소호각 제어기의 각 점호각이 교차되는 지 여부를 확인하고, 교차되는 경우 소호각 제어기의 출력이 전류 제어기의 출력을 추종하도록 제어하는 점호각 처리부를 포함함을 특징으로 하는 HVDC 시스템의 전류 실패 방지를 위한 시스템
2 2
삭제
3 3
제1항에 있어서, 상기 점호각 처리부는,상기 소호각 제어기의 출력이 상기 전류 제어기 출력 추종 시 필요한 소호각 필요량, 상기 상 전압 산출부로부터 산출된 위상변이량, 상기 오버랩 앵글 계산부로부터 산출된 오버랩 앵글의 증가량을 모두 합하여 초기 소호각 지령치에 추가적으로 설정함을 특징으로 하는 HVDC 시스템의 전류 실패 방지를 위한 시스템
4 4
제1항에 있어서, 상기 점호각 처리부는,전류 제어기와 소호각 제어기의 각 출력에 대한 차이를 0과 비교한 결과와 상기 각 출력에 대한 오차를 제어기에 입력시킨 후 출력되는 결과를 각각 스위칭하여 소호각 제어기의 출력이 전류 제어기의 출력을 추종하도록 제어함을 특징으로 하는 HVDC 시스템의 전류 실패 방지를 위한 시스템
5 5
제4항에 있어서, 상기 제어기는,비례ㆍ적분ㆍ미분 요소를 구성한 제어기, 지능형 제어기, 최적제어기, 강인제어기를 포함함을 특징으로 하는 HVDC 시스템의 전류 실패 방지를 위한 시스템
6 6
HVDC(High-Voltage Direct Current)시스템의 전류 실패 방지를 위한 방법에 있어서,출력 상 전압 및 DC 전류를 측정하여 측정된 상 전압 및 DC 전류 값이 기설정된 값 이하로 감소되는지 여부를 체크하는 과정과,모니터링부 체크 결과, 각 상 전압이 기설정된 AC 계통 전압 이하로 감소된 경우 상기 각 상 전압 중 최대값과 최소값에 해당하는 전압에 대한 차 연산을 통해 최대 상 전압과 최소 상 전압 간의 위상변이를 산출하는 과정과,AC 계통 전압감소 및 DC 전류증가에 의한 누설리액턴스의 전압강하에 대응되는 오버랩 앵글(overlap angle)을 계산하는 과정과,DC 선로의 전류가 기설정된 전류 지령치 이하로 동작되는 경우 전류 제어기와 소호각 제어기의 각 점호각이 교차되는 지 여부를 확인하고, 교차되는 경우 소호각 제어기의 출력이 전류 제어기의 출력을 추종하도록 제어하는 과정을 포함함을 특징으로 하는 HVDC 시스템의 전류 실패 방지를 위한 방법
7 7
제6항에 있어서, 상기 소호각 제어기의 출력이 전류 제어기의 출력 추종은,전류 제어기와 소호각 제어기의 각 출력에 대한 차이 0과 비교한 결과 및 상기 각 출력에 대한 오차를 제어기에 입력시킨 후 출력되는 결과를 스위칭하여 수행됨을 특징으로 하는 HVDC 시스템의 전류 실패 방지를 위한 방법
8 8
제7항에 있어서, 상기 제어기는,비례ㆍ적분ㆍ미분 요소를 구성한 제어기, 지능형 제어기, 최적제어기, 강인제어기를 포함함을 특징으로 하는 HVDC 시스템의 전류 실패 방지를 위한 방법
지정국 정보가 없습니다
패밀리정보가 없습니다
국가 R&D 정보가 없습니다.