1 |
1
입력되는 디지털 데이터 신호에 대해, 위상반전 및 시간 지연을 수행하여 삼각파형 임펄스 신호를 생성하는 하나 이상의 삼각파 발생 셀; 및
상기 하나 이상의 삼각파 발생 셀로부터 전달된 상기 삼각파형 임펄스 신호가 서로 다른 지연시간을 갖도록 각각 지연시키는 하나 이상의 지연제어 셀
을 포함하며, 상기 각 지연제어 셀로부터 출력된 서로 다른 지연시간을 가진 상기 삼각파형 임펄스 신호를 합산하여 초광대역 임펄스 신호를 생성하는 초광대역 임펄스 발생기
|
2 |
2
제 1 항에 있어서,
상기 삼각파 발생 셀은, 클럭(clock) 및 상기 데이터 신호가 입력되는 논리소자;
상기 논리소자로부터 출력된 신호가, 위상과 지연시간이 서로 다른 두 개의 신호로 분리되도록 하는 지연경로; 및
상기 지연경로를 통해 전달된 상기 두 개의 신호를 연산하여 상기 삼각파형 임펄스 신호를 출력하는 AND 게이트
를 포함하는 초광대역 임펄스 발생기
|
3 |
3
제 2 항에 있어서,
상기 논리소자는 D래치(D- latch)로 구현되는 초광대역 임펄스 발생기
|
4 |
4
제 2 항에 있어서,
상기 클럭(clock)은 논리값 1에 해당하는 신호가 입력되는 초광대역 임펄스 발생기
|
5 |
5
제 2 항에 있어서,
상기 지연경로는, 소정의 지연소자를 포함하고, 상기 논리소자로부터 출력된 신호를 일정시간만큼 지연시키는 제 1 지연경로; 및
상기 제 1 지연경로와 병렬연결되며, 소정의 지연소자를 포함하여 상기 논리소자로부터 출력된 신호의 위상을 반전시키고 상기 제 1 지연경로에서의 지연시간과 다른 시간만큼 지연시키는 제 2 지연경로
를 포함하는 초광대역 임펄스 발생기
|
6 |
6
제 5 항에 있어서,
상기 제 2 지연경로는,
상기 제 1 지연경로를 통과한 신호의 파형이 상승을 완료하는 시점에서 상기 제 2 지연경로를 통과한 신호의 파형이 하강을 시작하도록 시간을 지연시키는 VCDL(Voltage Controlled Delay Line)
을 포함하는 초광대역 임펄스 발생기
|
7 |
7
제 1 항에 있어서,
상기 삼각파 발생 셀 및 지연제어 셀 사이에 각각 배치되어 상기 삼각파형 임펄스 신호의 위상을 반전시킬 수 있는 하나 이상의 2 위상 스위치 셀
을 포함하는 초광대역 임펄스 발생기
|
8 |
8
제 7 항에 있어서,
상기 제 2 위상 스위치 셀은,
상기 데이터 신호를 출력하는 디지털 신호처리부로부터 제어신호를 인가받아, 입력되는 상기 삼각파형 임펄스 신호의 위상과 동일한 위상의 신호 또는 180° 반전된 위상의 신호가 택일적으로 출력되도록 하는 초광대역 임펄스 발생기
|
9 |
9
제 1 항에 있어서,
상기 하나 이상의 지연제어 셀은,
소정의 VCDL을 포함하여 입력되는 상기 삼각파형 임펄스 신호의 위상을 반전시키고, 상기 삼각파형 임펄스 신호를 일정 시간만큼 지연시키는 제 1 지연제어 셀을 포함하는 초광대역 임펄스 발생기
|
10 |
10
제 9 항에 있어서,
상기 하나 이상의 지연제어 셀은,
입력되는 상기 삼각파 임펄스 신호가 2개의 경로로 분리되어 전달되도록 각각 소정의 VCDL을 포함하며,
상기 소정의 VCDL을 통해, 각 경로로 입력되는 상기 삼각파형 임펄스 신호의 위상을 반전시키고 상기 제 1 지연제어 셀에서 출력되는 신호로부터 일정 시간만큼 전후로 지연되도록 하는 제 2 지연제어 셀을 더 포함하는 초광대역 임펄스 발생기
|
11 |
11
제 9 항에 있어서,
상기 하나 이상의 지연제어 셀은,
입력되는 상기 삼각파 임펄스 신호가 2개의 경로로 분리되어 전달되도록 각각 소정의 VCDL을 포함하며,
상기 소정의 VCDL을 통해 각 경로로 입력되는 상기 삼각파형 임펄스 신호가 상기 제 1 및 제 2 지연제어 셀의 합성된 신호로부터 일정 시간만큼 전후로 지연되도록 하는 제 3 지연제어 셀을 더 포함하는 초광대역 임펄스 발생기
|
12 |
12
적어도 하나 이상의 데이터 신호가 입력되면, 각 데이터 신호에 대해 위상과 지연시간이 서로 다른 두 개의 신호를 출력하고 이를 논리곱 연산하여 삼각파형의 임펄스 신호를 출력하는 제 1 단계; 및
상기 각 데이터 신호에 대해 출력된 각각의 상기 삼각파형의 임펄스 신호가 서로 다른 지연시간을 갖도록 지연시킨 후 합산하여 임펄스 신호로 생성하는 제 2 단계
를 포함하는 초광대역 임펄스 생성방법
|
13 |
13
제 12 항에 있어서,
상기 제 1 단계는, 입력된 상기 데이터 신호가 논리소자를 통해 출력되면 제 1 지연경로를 통해 일정 시간만큼 지연시키는 단계; 및
입력된 상기 데이터 신호가 논리소자를 통해 출력되면 제 2 지연경로를 통해 출력된 신호의 위상을 반전시키고 상기 제 1 지연경로에서의 지연시간과 다른 시간만큼 지연시키는 단계
를 포함하는 초광대역 임펄스 생성방법
|
14 |
14
제 13 항에 있어서,
상기 제 1 지연경로에서의 지연시간과 다른 시간만큼 지연시키는 단계는,
VCDL을 이용하여 상기 제 1 지연경로를 통과한 신호의 파형이 상승을 완료하는 시점에서 상기 제 2 지연경로를 통과한 신호의 파형이 하강을 시작하도록 상기 제 2 지연경로에서의 지연시간을 조정하는 단계
를 포함하는 초광대역 임펄스 생성방법
|
15 |
15
제 12 항에 있어서,
상기 제 2 단계는,
상기 제 1 단계에 의해 둘 이상의 상기 삼각파형의 임펄스 신호가 생성된 경우, 하나의 삼각파형의 임펄스 신호를 중심으로 나머지 삼각파형 임펄스 신호를 두 개의 신호로 각각 분리한 후, 서로 다른 지연시간을 갖도록 지연시켜 합산하는
초광대역 임펄스 생성방법
|