맞춤기술찾기

이전대상기술

샘플링 레이트 컨버터 및 그 방법(SAMPLING RATE CONVERTER AND METHOD THEREOF)

  • 기술번호 : KST2016008081
  • 담당센터 : 대전기술혁신센터
  • 전화번호 : 042-610-2279
요약, Int. CL, CPC, 출원번호/일자, 출원인, 등록번호/일자, 공개번호/일자, 공고번호/일자, 국제출원번호/일자, 국제공개번호/일자, 우선권정보, 법적상태, 심사진행상태, 심판사항, 구분, 원출원번호/일자, 관련 출원번호, 기술이전 희망, 심사청구여부/일자, 심사청구항수의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 서지정보 표입니다.
요약 본 발명은 fractional 리샘플 ratio를 지원하는 비동기 클럭을 사용하는 샘플링 레이트 컨버전 알고리즘에서 Fractional Delay 필터에 입력되는 리샘플 ratio의 오차를 보상하여 정확한 리샘플링 위치를 찾기 위한 알고리즘을 구현하는 장치 및 방법을 제공하는 것이 목적이다. 이를 위해서, 입력 클럭에 따라 신호를 지연시켜 주는 데이터 지연부;와 상기 신호의 샘플링 레이트(sampling rate)를 변환시키는 클럭 레이트 변환부;와 레이트(rate)가 변환된 신호의 필터링 기능을 수행하는 Lagrange 방정식 필터부;와 설정된 리샘플(resample) ratio 값에 의해 상기 신호의 리샘플 포지션 값(Dint, dfrac)을 출력하는 리샘플 포지션 연산부; 및 상기 리샘플 포지션 값(Dint, dfrac)을 상기 신호에 적응하여 비정수배 샘플링 레이트 컨버전에 의해 발생하는 신호의 오차값을 보정해 주고 최종 신호를 출력하는 리샘플 포지션 보상부;를 포함하되, 상기 리샘플 포지션 값은 정수값(Dint)과 소수값(dfrac)을 포함하는 샘플링 레이트 컨버터가 제공된다.
Int. CL H03H 17/02 (2006.01.01)
CPC
출원번호/일자 1020140124737 (2014.09.19)
출원인 한국전자통신연구원
등록번호/일자
공개번호/일자 10-2016-0033916 (2016.03.29) 문서열기
공고번호/일자
국제출원번호/일자
국제공개번호/일자
우선권정보
법적상태 취하
심사진행상태 수리
심판사항
구분 신규
원출원번호/일자
관련 출원번호
심사청구여부/일자 N
심사청구항수 14

출원인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 출원인 표입니다.
번호 이름 국적 주소
1 한국전자통신연구원 대한민국 대전광역시 유성구

발명자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 발명자 표입니다.
번호 이름 국적 주소
1 김상균 대한민국 대전광역시 유성구
2 박미정 대한민국 대전광역시 유성구
3 어익수 대한민국 대전광역시 유성구

대리인

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 대리인 표입니다.
번호 이름 국적 주소
1 한양특허법인 대한민국 서울특별시 강남구 논현로**길 **, 한양빌딩 (도곡동)

최종권리자

번호, 이름, 국적, 주소의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 인명정보 - 최종권리자 표입니다.
번호 이름 국적 주소
최종권리자 정보가 없습니다
번호, 서류명, 접수/발송일자, 처리상태, 접수/발송일자의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 행정처리 표입니다.
번호 서류명 접수/발송일자 처리상태 접수/발송번호
1 [특허출원]특허출원서
[Patent Application] Patent Application
2014.09.19 수리 (Accepted) 1-1-2014-0888822-72
2 출원인정보변경(경정)신고서
Notification of change of applicant's information
2015.02.02 수리 (Accepted) 4-1-2015-0006137-44
번호, 청구항의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 청구항 표입니다.
번호 청구항
1 1
입력 클럭에 따라 신호를 지연시켜 주는 데이터 지연부;상기 신호의 샘플링 레이트(sampling rate)를 변환시키는 클럭 레이트 변환부;레이트(rate)가 변환된 신호의 필터링 기능을 수행하는 Lagrange 방정식 필터부;설정된 리샘플(resample) ratio 값에 의해 상기 신호의 리샘플 포지션 값(Dint, dfrac)을 출력하는 리샘플 포지션 연산부; 및상기 리샘플 포지션 값(Dint, dfrac)을 상기 신호에 적응하여 비정수배 샘플링 레이트 컨버전에 의해 발생하는 신호의 오차값을 보정해 주고 최종 신호를 출력하는 리샘플 포지션 보상부;를 포함하되,상기 리샘플 포지션 값은 정수값(Dint)과 소수값(dfrac)을 포함하는 샘플링 레이트 컨버터
2 2
제1항에 있어서,상기 클럭 레이트 변환부는 메모리를 포함하고 있어, 입력 클럭 레이트로 샘플링된 입력 신호를 순서대로 상기 메모리에 저장하고 상기 리샘플 포지션 연산부에서 출력된 상기 리샘플 포지션의 정수값(Dint)을 메모리 주소로 사용하여 해당 메모리에 저장되어 있는 신호를 출력 클럭 레이트로 샘플링하는 특징으로 하는 샘플링 레이트 컨버터
3 3
제1항에 있어서,상기 Lagrange 방정식 필터부의 필터 차수는 리샘플 레이트, 대역폭에 따라 가변적으로 적용할 수 있고 상기 차수에 따라 필터의 계수가 결정되는 것을 특징으로 하는 샘플링 레이트 컨버터
4 4
제1항에 있어서,상기 데이터 지연부는 상기 Lagrange 방정식 필터부의 필터 차수에 의해 지연 차수가 결정되고 상기 입력 클럭에 따라 상기 신호를 1샘플씩 지연시켜 주는 것을 특징으로 하는 샘플링 레이트 컨버터
5 5
제1항에 있어서,상기 리샘플 포지션 연산부는 입력 클럭과 출력 클럭의 비를 나타내는 값인 상기 리샘플 ratio 값을 기반으로 리샘플 포지션을 추정하는 데 사용하는 상기 리샘플 포지션 값을 출력하는 것을 특징으로 하는 샘플링 레이트 컨버터
6 6
제5항에 있어서,상기 리샘플 포지션 연산부는입력된 리샘플 ratio 값과 실제 동작 클럭비와의 오차를 추정하여 상기 리샘플 ratio 값을 업데이트하고, 업데이트된 상기 리샘플 비율 값에 상응하는 누적 오차를 보상하는 기능을 수행하는 리샘플 ratio 오차 보상부; 및상기 리샘플 ratio 오차 보상부에서 추정된 값을 입력받아 출력 샘플링 레이트에 맞는 상기 리샘플 포지션 값을 출력하는 리샘플 레이트 연산부;를 포함하는 것을 특징으로 하는 샘플링 레이트 컨버터
7 7
제6항에 있어서,상기 리샘플 ratio 오차 보상부는,입력된 리샘플 ratio 값과 실제 동작 클럭비와의 오차를 추정하는 리샘플 ratio 오차 추정부; 및상기 리샘플 ratio 값이 업데이트 됨에 따라 생기는 이전의 리샘플 ratio 값으로 동작된 누적 오차값을 보정하는 연산 오차 보상부;를 포함하는 것을 특징으로 하는 샘플링 레이트 컨버터
8 8
제7항에 있어서,상기 리샘플 ratio 오차 추정부는,상기 리샘플 포지션 값의 정수값(Dint)에 의해서 발생하는 데이터의 변화 포인트가 실제 클럭 사이에서 발생하는 데이터의 변화 포인트와 일치하지 않으면 입력된 리샘플 ratio 에 오차가 있다고 판단하여 리샘플 ratio의 소수 레이트 부분(fractional rate part) 값을 업데이트하는 것을 특징으로 하는 샘플링 레이트 컨버터
9 9
제7항에 있어서,상기 리샘플 ratio 오차 추정부는,입력 클럭으로 카운트 된 신호를 출력 클럭(Cclk(m))으로 출력하는 클럭 카운트 블럭;상기 클럭 카운트 블럭의 상기 출력 클럭(Cclk(m))과 상기 클럭의 리샘플 포지션 값의 정수값(Dint)의 해당 클럭에서의 값(D(m))을 이전 클럭의 출력 클럭(Cclk(m-1))과 이전 클럭의 리샘플 포지션 값의 정수값(D(m-1))과 각각 비교하여 그 차이((Cclk(m)-Cclk(m-1)) 및 D(m)-D(m-1))의 값이 상기 리샘플 ratio에 따라 미리 설정된 값(T)과 일치하는지를 비교하여, 상기 미리 설정된 값(T)과 일치하지 않으면, 소수 레이트 부분(fractional rate part)의 누적부에 의해 손실포인트가 발생하였다고 판단하여 펄스를 발생시키는 계산 및 펄스 발생블럭;상기 펄스의 펄스 발생 간격을 계산하는 펄스 카운트블럭;실제 클럭 동작에 의해 발생한 상기 펄스를 기준으로 상기 리샘플 포지션 값의 정수값(Dint)에 의해 발생된 펄스를 비교하여 입력된 상기 리샘플 포지션 값의 정수값(Dint)의 동작 속도를 판단하는 비교블럭; 및 상기 리샘플 포지션 값의 정수값(Dint)의 동작 상태를 입력받아 상기 리샘플 ratio 값을 보정 단위값(comp_Fdelay) 만큼 업데이트 해준 값(FracRate_comp)으로 출력하는 업데이트 블럭;을 포함하는 것을 특징으로 하는 샘플링 레이트 컨버터
10 10
제9항에 있어서,상기 연산 오차 보상부는,상기 리샘플 ratio 값을 보정 단위값(comp_Fdelay) 만큼 업데이트 해준 값(FracRate_comp)이 업데이트 될 때마다 이전 ratio 로 계산된 구간에 대한 카운트 값을 출력하는 카운터부; 및상기 카운터부에서 출력된 값과 상기 보정 단위값(comp_Fdelay)을 이용하여 이전 ratio 로 계산된 구간에 대한 오차 보상값을 계산하는 누적부;를 포함하는 것을 특징으로 하는 샘플링 레이트 컨버터
11 11
입력 클럭 레이트로 샘플링된 입력 신호를 순서대로 클럭 레이트 변환부의 메모리에 저장하는 단계;리샘플 포지션 연산부에서 설정된 리샘플 ratio 값에 의해 신호의 리샘플 포지션 값을 출력하는 단계;클럭 레이트 변환부가 리샘플 포지션의 정수값(Dint)을 메모리 주소로 사용하여 해당 메모리에 저장되어 있는 신호를 출력 클럭 레이트로 샘플링하는 단계; 및리샘플 포지션 보상부에서 상기 리샘플 포지션 값을 신호에 적용하여 비정수배 샘플링 레이트 컨버젼에 의해 발생하는 신호의 오차값을 보정하는 단계;를 포함하는 샘플링 레이트 컨버팅 방법
12 12
제11항에 있어서,상기 리샘플 포지션 값은 정수부분의 정수값(Dint)과 소수부분의 소수값(dfrac)을 포함하는 것을 특징으로 하는 샘플링 레이트 컨버팅 방법
13 13
제11항에 있어서,상기 클럭 레이트 변환부가 리샘플 포지션의 정수값(Dint)을 메모리 주소로 사용하여 해당 메모리에 저장되어 있는 신호를 출력 클럭 레이트로 샘플링하는 단계;는,상기 클럭 레이트 변환부가 입력 클럭 레이트로 샘플링된 입력 신호를 순서대로 상기 메모리에 저장하고, 상기 리샘플 포지션 연산부에서 계산된 리샘플 포지션의 정수값을 메모리 주소로 이용하여 해당 메모리에 저장되어 있는 신호를 출력 클럭 레이트로 샘플링하는 것을 특징으로 하는 샘플링 레이트 컨버팅 방법
14 14
제11항에 있어서,상기 리샘플 포지션 보상부에서 상기 리샘플 포지션 값을 신호에 적용하여 비정수배 샘플링 레이트 컨버젼에 의해 발생하는 신호의 오차값을 보정하는 단계;는,입력된 리샘플 ratio의 누적값 계산을 통해 샘플링하고자 하는 신호가 있는 메모리의 위치와 그에 대한 리샘플 포지션을 예측하여 비동기 클럭 간에 발생하는 위상 오프셋의 영향을 최소화하는 것을 특징으로 하는 샘플링 레이트 컨버팅 방법
지정국 정보가 없습니다
순번, 패밀리번호, 국가코드, 국가명, 종류의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 패밀리정보 - 패밀리정보 표입니다.
순번 패밀리번호 국가코드 국가명 종류
1 US09379886 US 미국 FAMILY
2 US20160087787 US 미국 FAMILY

DOCDB 패밀리 정보

순번, 패밀리번호, 국가코드, 국가명, 종류의 정보를 제공하는 이전대상기술 뷰 페이지 상세정보 > 패밀리정보 - DOCDB 패밀리 정보 표입니다.
순번 패밀리번호 국가코드 국가명 종류
1 US2016087787 US 미국 DOCDBFAMILY
2 US9379886 US 미국 DOCDBFAMILY
국가 R&D 정보가 없습니다.